隨著電力系統(tǒng)自動化水平的提高以及新的變電站通信標準IEC61850的正式頒布,研究新型數(shù)字保護裝置已經(jīng)變的刻不容緩。本論文圍繞設計和研制一套能符合IEC61850標準下變電站應用的新型數(shù)字保護裝置這一課題,主要研究以太網(wǎng)通信在數(shù)字保護中應用的可行性并參與設計基于雙網(wǎng)冗余的高速以太網(wǎng)通信網(wǎng)絡的網(wǎng)絡化數(shù)字保護平臺,在基于網(wǎng)絡化數(shù)字保護平臺上移植嵌入式操作系統(tǒng)Vxworks,討論基于VxWorks的微機保護任務的劃分并詳細介紹了實現(xiàn)饋線保護的功能和試驗測試結(jié)果。 論文開始概述了目前國內(nèi)外數(shù)字繼電保護產(chǎn)品技術的發(fā)展現(xiàn)狀并簡單分析了變電站自動化通信網(wǎng)絡和系統(tǒng)標準IEC61850,對未來保護裝置發(fā)展趨勢進行了展望,明確了微機繼電保護裝置網(wǎng)絡化、平臺化、標準化的發(fā)展方向。本課題組研制的網(wǎng)絡化數(shù)字保護裝置則充分的考慮了IEC61850標準分層的意義和未來變電站自動化系統(tǒng)發(fā)展的必然趨勢,其研究對變電站改造和建設符合lEC61850標準的變電站自動化系統(tǒng)有重要意義。 論文首先分析數(shù)字式繼電保護裝置硬件平臺的發(fā)展過程,介紹了基于以太網(wǎng)通信技術的通用網(wǎng)絡化數(shù)字保護硬件平臺設計構(gòu)想,并說明了全網(wǎng)絡化數(shù)字保護平臺的優(yōu)點。全網(wǎng)絡化數(shù)字保護平臺采用模件化設計,整個裝置具體功能模件包括交流變換模件、數(shù)據(jù)采集模件、數(shù)據(jù)計算和邏輯處理模件、開入開出模件、以太網(wǎng)Hub模件、電源模件以及人機接口模件。 其次,概述以太網(wǎng)通信技術的發(fā)展和技術特點,并分析以太網(wǎng)通信技術應用于變電站自動化系統(tǒng)的可行性。根據(jù)提高以太網(wǎng)通信實時性的研究現(xiàn)狀,介紹雙網(wǎng)冗余高速以太網(wǎng)通信方案的實現(xiàn),特別詳細闡述了基于以太網(wǎng)控制芯片LAN91Clll的以太網(wǎng)通信接口的設計,給出LAN91C111的初始化、以太網(wǎng)通信發(fā)送模塊以及以太網(wǎng)通信中斷接受模塊的流程。 再次,分析了在繼電保護產(chǎn)品軟件系統(tǒng)中應用前后臺系統(tǒng)和嵌入式實時操作系統(tǒng)的區(qū)別,闡明在繼電保護硬件平臺上應用嵌入式實時操作系統(tǒng)VxWorks的優(yōu)勢。并重點闡述在嵌入式處理器AT91RM9200上移植VxWorks實時操作系統(tǒng)的過程。 論文分析了數(shù)字繼電保護軟件任務劃分的基本原則,合理劃分數(shù)字保護的任務和任務優(yōu)先級,并通過調(diào)試工具WindView驗證任務調(diào)度的正確性。詳細的介紹網(wǎng)絡化數(shù)字保護平臺上實現(xiàn)饋線保護的具體功能和保護邏輯,最后通過試驗測試,證明裝置各項性能優(yōu)越。 最后,對本論文所開展的工作作了總結(jié),并對進一步研究的方向進行了展望。
標簽: 嵌入式 實時操作系統(tǒng) 保護裝置
上傳時間: 2013-04-24
上傳用戶:jiiszha
新型8 通道24 位模數(shù)轉(zhuǎn)換器ADS1216 及其應用
上傳時間: 2013-04-24
上傳用戶:lmeeworm
丘關源 電路原理課件 從第一章到第七章全是經(jīng)典 希望大家喜歡
標簽: 電路原理
上傳時間: 2013-05-20
上傳用戶:xhz1993
隨著電力電子技術的發(fā)展,開關電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關電源的電磁兼容性也越來越引起人們的重視。目前,軟開關技術因其能減少開關損耗和提高效率,在開關電源中應用越來越廣泛。本文的主要目的是針對開關電源中的電磁干擾進行分析,研究軟開關技術對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關電源EMI的特點,論述了開關電源中EMI的研究現(xiàn)狀。從電磁干擾的三要素出發(fā),介紹了開關電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩(wěn)定系統(tǒng)(LISN)的定義和作用。在了解了軟開關基本概念的基礎上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現(xiàn)過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設計了移相全橋ZVS的控制電路和主電路,實現(xiàn)了軟開關。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結(jié)合的EMI濾波器,即無源部分采用匹配網(wǎng)絡法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關條件下的傳導干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關,在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結(jié)論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統(tǒng)的無源EMI濾波器相比,在體積和重量上都有一定優(yōu)勢。
上傳時間: 2013-05-28
上傳用戶:iswlkje
滑??刂评碚摰幕驹?,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。
標簽: MATLAB 滑模變結(jié)構(gòu) 控制
上傳時間: 2013-04-24
上傳用戶:253189838
隨著通信技術的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實時、準確等特點已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優(yōu)點越來越受人們的關注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術和時分復用技術,提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設計方案,并詳細分析方案的設計過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進行設計,F(xiàn)PGA數(shù)據(jù)處理模塊實現(xiàn)了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數(shù)字信號的復接解復接仿真,同時完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實現(xiàn)了八路視頻信號在一根光纖上實時傳輸?shù)墓δ?。接收視頻圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標準,系統(tǒng)具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關鍵詞:FPGA,光纖傳輸,視頻信號
標簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時間: 2013-06-05
上傳用戶:zxh1986123
激光打標是指利用高能量密度的激光束在物件表面作永久性標刻。激光打標以其“打標速度快、性能穩(wěn)定、打標質(zhì)量好”等優(yōu)勢,獲得了日益廣泛的應用。傳統(tǒng)的激光打標系統(tǒng)一般是基于ISA總線或PCI總線的,運動控制卡必須插在計算機的PCI插槽內(nèi),且不支持熱捅拔,影響了控制卡的穩(wěn)定性;以單片機為主控制器的激光打標控制卡雖然成本低、運行可靠,但由于其運算速度慢、存儲容量有限,限制了它的應用范圍。 運動控制卡是激光打標系統(tǒng)的核心組成部分。本文設計了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標控制卡,它利用了USB總線高速、穩(wěn)定、易用和FPGA資源豐富、處理能力強、易擴展等優(yōu)點,將PC機強大的信息處理能力與運動控制卡的運動控制能力相結(jié)合,具有信息處理能力強、開放程度高、使用方便的特點。 本文首先介紹了激光打標的原理,激光打標技術的發(fā)展現(xiàn)狀以及激光打標系統(tǒng)的組成結(jié)構(gòu)。在對USB總線技術作了簡要介紹后,詳細討論了激光打標控制卡的硬件電路設計,包括USB接口電路,F(xiàn)PGA主控單元電路,D/A單元電路,存儲器電路,I/O接口電路等。接著對USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫控制功能模塊和SRAM讀寫控制功能模塊的程序做了詳細設計,通過軟硬件調(diào)試,控制卡實現(xiàn)了USB通信,輸出兩路模擬信號,SRAM數(shù)據(jù)讀寫,數(shù)字量輸入輸出等功能。
上傳時間: 2013-04-24
上傳用戶:prczsf
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I域得到了廣泛應用。 近年來,集成電路和數(shù)字通信技術飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展狀況、國內(nèi)國際的數(shù)字電視標準,并詳細介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標準格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
基于∑-△噪聲整形技術和過采樣技術的數(shù)模轉(zhuǎn)換器(DAC)可以可靠地把數(shù)字信號轉(zhuǎn)換成為高精度的模擬信號。采用這一結(jié)構(gòu)進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和高的可靠性,便于作為IP模塊嵌入到其他芯片系統(tǒng)中等,更重要的是可以得到其他DAC結(jié)構(gòu)所無法達到的精度和動態(tài)范圍。在高精度測量、音頻轉(zhuǎn)換、汽車電子等領域有著廣泛的應用價值。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設計與實現(xiàn)存在較大的難度。本設計綜合大量文獻中的經(jīng)驗原則和方法,首先闡述了∑-△調(diào)制器的一般原理,并討論了一般結(jié)構(gòu)調(diào)制器的設計過程,然后描述了穩(wěn)定的高階高精度調(diào)制器的設計流程。根據(jù)市場需求,設定了整個設計方案的性能指標,并據(jù)此設計了達到16bit精度和滿量程輸入范圍的三階128倍過采樣調(diào)制器。 本設計采用∑-△結(jié)構(gòu),根據(jù)系統(tǒng)要求設計了量化器位數(shù)、調(diào)制器過采樣比和階數(shù)。在分析高階單環(huán)路調(diào)制器穩(wěn)定性的基礎上,成功設計了六位量化三階單環(huán)路調(diào)制器結(jié)構(gòu)。在16比特的輸入信號下,達到了90dB左右的信噪比。該設計已經(jīng)在Cyclone系列FPGA器件下得到硬件實現(xiàn)和驗證,并實現(xiàn)了實時音頻驗證。測試表明,該DAC模塊輸出信號的信噪比能滿足16比特數(shù)據(jù)轉(zhuǎn)換應用的分辨率要求,并具備良好的兼容性和通用性。 本設計可作為IP核廣泛地在其他系統(tǒng)中進行復用,具有很強的應用性和一定的創(chuàng)新性。
上傳時間: 2013-07-10
上傳用戶:chuandalong
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對此需求,實現(xiàn)了一種應用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測量儀器提供良好的采集數(shù)據(jù)。 本文設計了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對此系統(tǒng)設計了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進行數(shù)據(jù)的壓縮以及緩沖存儲,最后由DSP調(diào)入數(shù)據(jù)進行數(shù)據(jù)的處理。本文的設計主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設計與調(diào)試,另一部分為采集控制模塊的設計與仿真。 經(jīng)設計與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實時地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測量儀器的要求。關鍵詞:數(shù)據(jù)采集;FPGA;AD9446
標簽: FPGA 高速數(shù)據(jù) 采集
上傳時間: 2013-06-04
上傳用戶:zzy7826