亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬鎖相環(huán)

  • 一種單相交流斬波變換器的研究.rar

    本文致力于可并聯(lián)運(yùn)行的斬控式單相交流斬波變換器的研究。交交變換技術(shù)作為電力電子技術(shù)一個(gè)重要的領(lǐng)域一直得到人們的關(guān)注,但大都將目光投向AC-DC-AC兩級(jí)變換上面。AC/AC直接變換具有單級(jí)變換、功率密度高、拓?fù)渚o湊簡單、并聯(lián)容易等優(yōu)勢,并且具有較強(qiáng)擴(kuò)展性,故而在工業(yè)加熱、調(diào)光電源、異步電機(jī)啟動(dòng)、調(diào)速等領(lǐng)域具有重要應(yīng)用。斬控式AC/AC 電壓變換是一種基于自關(guān)斷半導(dǎo)體開關(guān)器件及脈寬調(diào)制控制方式的新型交流調(diào)壓技術(shù)。 本文對全數(shù)字化的斬控式AC/AC 變換做了系統(tǒng)研究,工作內(nèi)容主要有:對交流斬波電路的拓?fù)浼捌銹WM方式做了詳細(xì)的推導(dǎo),著重對不同拓?fù)涞乃绤^(qū)效應(yīng)進(jìn)行了分析,并且推導(dǎo)了不同負(fù)載情況對電壓控制的影響。重點(diǎn)推導(dǎo)了單相Buck型變換器和Buck-Boost 變換器的拓?fù)淠P停蜗嘞到y(tǒng)的拓?fù)溟_關(guān)模式推導(dǎo)到三相的情況,然后分別對單相、三相的情況進(jìn)行了Matlab仿真。建立了單相Buck 型拓?fù)涞拈_關(guān)周期平均意義下的大信號(hào)模型和小信號(hào)模型,指導(dǎo)控制器的設(shè)計(jì)。建立了適合電路工作的基于占空比前饋的電壓瞬時(shí)值環(huán)、電壓平均值環(huán)控制策略。在理論分析和仿真驗(yàn)證的基礎(chǔ)上,建立了一臺(tái)基于TMS320F2808數(shù)字信號(hào)處理器的實(shí)驗(yàn)樣機(jī),完成樣機(jī)調(diào)試,并完成各項(xiàng)性能指標(biāo)的測試工作。

    標(biāo)簽: 單相交流 斬波 變換器

    上傳時(shí)間: 2013-04-24

    上傳用戶:visit8888

  • 用一片CPLD實(shí)現(xiàn)數(shù)字鎖相環(huán),用VHDL或V語言.rar

    用一片CPLD實(shí)現(xiàn)數(shù)字鎖相環(huán),用VHDL或V語言

    標(biāo)簽: CPLD VHDL 數(shù)字鎖相環(huán)

    上傳時(shí)間: 2013-05-27

    上傳用戶:hewenzhi

  • 異步電機(jī)直接轉(zhuǎn)矩控制理論和技術(shù)的研究.rar

    直接轉(zhuǎn)矩控制技術(shù)在電力機(jī)車牽引、汽車工業(yè)以及家用電器等工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用。在運(yùn)動(dòng)控制系統(tǒng)中,直接轉(zhuǎn)矩控制作為一種新型的交流調(diào)速技術(shù),其控制思想新穎、控制結(jié)構(gòu)簡單、控制手段直接、轉(zhuǎn)矩響應(yīng)迅速,正在運(yùn)動(dòng)控制領(lǐng)域中發(fā)揮著巨大的作用。雖然直接轉(zhuǎn)矩控制的優(yōu)勢是矢量控制所不能實(shí)現(xiàn)的,但是直接轉(zhuǎn)矩控制依然存在一系列不能忽視的問題。直接轉(zhuǎn)矩控制采用兩點(diǎn)式轉(zhuǎn)矩和磁鏈滯環(huán)控制器,使轉(zhuǎn)矩和磁鏈被控制在給定值的一定范圍以內(nèi),這種控制方法不可避免地帶來電機(jī)輸出轉(zhuǎn)矩脈動(dòng)過大和逆變器開關(guān)頻率不恒定等問題。直接轉(zhuǎn)矩控制采用定子磁鏈定向,只用便于測量的定子電阻來估計(jì)定子磁鏈,這樣在低速運(yùn)行時(shí)會(huì)帶來磁鏈估計(jì)的誤差。雖然在全速范圍內(nèi)估計(jì)定子磁鏈運(yùn)用低速時(shí)采用的電流-轉(zhuǎn)速模型和高速時(shí)采用的電壓-電流模型的合成模型,即電壓-轉(zhuǎn)速模型,然而兩種模型的平滑切換又是一個(gè)新的問題。直接轉(zhuǎn)矩控制在基頻以下調(diào)速的理論和應(yīng)用已經(jīng)實(shí)現(xiàn),在基頻以上的弱磁調(diào)速范圍內(nèi)的理論和應(yīng)用還需要進(jìn)一步的研究。 為了解決這些問題,本文針對異步電動(dòng)機(jī)在兩相靜止坐標(biāo)系下的數(shù)學(xué)模型,對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)進(jìn)行了研究。在傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中,詳細(xì)討論了定子磁鏈估計(jì)的三種基本模型,設(shè)計(jì)了定子磁鏈估計(jì)的加權(quán)模型,使電機(jī)在全速運(yùn)行的范圍內(nèi)都能夠得到準(zhǔn)確的定子磁鏈。針對轉(zhuǎn)矩脈動(dòng)過大和逆變器開關(guān)頻率不恒定的問題,本文設(shè)計(jì)了兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)。在基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)中,通過對一個(gè)采樣周期內(nèi)非零電壓矢量作用時(shí)間占采樣周期的占空比的優(yōu)化,解決了轉(zhuǎn)矩脈動(dòng)過大的問題;在一個(gè)采樣周期內(nèi),從非零電壓矢量到零電壓矢量的轉(zhuǎn)換只有一次,實(shí)現(xiàn)了開關(guān)頻率的恒定。在基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng)中,本文設(shè)計(jì)了轉(zhuǎn)矩和磁鏈滑模變結(jié)構(gòu)控制器代替?zhèn)鹘y(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中的轉(zhuǎn)矩和磁鏈滯環(huán)控制器;運(yùn)用空間矢量脈寬調(diào)制技術(shù),實(shí)現(xiàn)了開關(guān)頻率的恒定。本文把傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)擴(kuò)展到基頻以上的弱磁范圍內(nèi)的異步電動(dòng)機(jī)調(diào)速系統(tǒng)中,對其進(jìn)行了相關(guān)研究。 為了驗(yàn)證上述各種控制系統(tǒng)的正確性和有效性,本文采用Matlab/Simulink仿真軟件對其進(jìn)行了仿真驗(yàn)證。針對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),對定子磁鏈估計(jì)的加權(quán)模型進(jìn)行了仿真驗(yàn)證。仿真結(jié)果表明所設(shè)計(jì)的定子磁鏈的加權(quán)模型能夠在電機(jī)運(yùn)行的全速范圍內(nèi)準(zhǔn)確地估計(jì)定子磁鏈。針對基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)和基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng),本文分別對負(fù)載轉(zhuǎn)矩有擾動(dòng)和無擾動(dòng)、給定轉(zhuǎn)速為恒定值和不為恒定值四種情況進(jìn)行了仿真驗(yàn)證,并分別和傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)的仿真結(jié)果進(jìn)行了對比。仿真結(jié)果表明,兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)均能有效的減小轉(zhuǎn)矩脈動(dòng)和轉(zhuǎn)速的穩(wěn)態(tài)誤差。針對電機(jī)運(yùn)行在基頻以上的弱磁調(diào)速情形,本文運(yùn)用三種不同的直接轉(zhuǎn)矩控制方法分別進(jìn)行了仿真驗(yàn)證。仿真結(jié)果表明,兩種改進(jìn)的直接轉(zhuǎn)矩控制系統(tǒng)在弱磁調(diào)速范圍內(nèi)依然優(yōu)于傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),依然能夠減小轉(zhuǎn)矩脈動(dòng)和轉(zhuǎn)速的穩(wěn)態(tài)誤差。

    標(biāo)簽: 異步電機(jī) 直接轉(zhuǎn)矩 控制理論

    上傳時(shí)間: 2013-04-24

    上傳用戶:253189838

  • 50V50A移相全橋ZVSDCDC變換器的設(shè)計(jì).rar

    隨著通訊技術(shù)和電力系統(tǒng)的發(fā)展,對通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應(yīng)用于中大功率場合的全橋變換器與軟開關(guān)的結(jié)合解決了這一問題。因此,對其進(jìn)行研究設(shè)計(jì)具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關(guān)技術(shù),且根據(jù)移相控制PWM全橋變換器的主電路拓?fù)浣Y(jié)構(gòu),選定適合于本論文的零電壓開關(guān)軟開關(guān)技術(shù)的電路拓?fù)洌ζ浠竟ぷ髟磉M(jìn)行闡述,同時(shí)給出ZVS軟開關(guān)的實(shí)現(xiàn)策略。 其次,對選定的主電路拓?fù)浣Y(jié)構(gòu)進(jìn)行電路設(shè)計(jì),給出主電路中各參量的設(shè)計(jì)及參數(shù)的計(jì)算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數(shù)設(shè)計(jì)、高頻變壓器及諧振電感的參數(shù)設(shè)計(jì)以及輸出整流濾波電路的參數(shù)設(shè)計(jì)。 然后,論述移相控制電路的形成,對移相控制芯片進(jìn)行選擇,同時(shí)對移相控制芯片UC3875進(jìn)行詳細(xì)的分析和設(shè)計(jì)。對主功率管MOSFET的驅(qū)動(dòng)電路進(jìn)行分析和設(shè)計(jì)。 最后,基于理論計(jì)算,對系統(tǒng)主電路進(jìn)行仿真,研究其各部分設(shè)計(jì)的參數(shù)是否合乎實(shí)際電路。搭建移相控制ZV SDC/DC全橋變換器的實(shí)驗(yàn)平臺(tái),在系統(tǒng)實(shí)驗(yàn)平臺(tái)上做了大量的實(shí)驗(yàn)。 實(shí)驗(yàn)結(jié)果表明,論文所設(shè)計(jì)的DC/DC變換器能很好的實(shí)現(xiàn)軟開關(guān),提高效率,使輸出電壓得到穩(wěn)定控制,最后通過調(diào)整移相控制電路,可實(shí)現(xiàn)直流輸出的寬范圍調(diào)整,具有很好的工程實(shí)用價(jià)值。

    標(biāo)簽: ZVSDCDC 50V50A 移相全橋

    上傳時(shí)間: 2013-08-04

    上傳用戶:zklh8989

  • 滑模變結(jié)構(gòu)控制MATLAB仿真.rar

    滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細(xì),正確,能直接運(yùn)行。

    標(biāo)簽: MATLAB 滑模變結(jié)構(gòu) 控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:253189838

  • 基于FPGA的分布式采集系統(tǒng)時(shí)鐘同步控制技術(shù)研究與實(shí)現(xiàn).rar

    隨著電子技術(shù)的快速發(fā)展,各種電子設(shè)備對時(shí)間精度的要求日益提升。在衛(wèi)星發(fā)射、導(dǎo)航、導(dǎo)彈控制、潛艇定位、各種觀測、通信等方面,時(shí)鐘同步技術(shù)都發(fā)揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統(tǒng)來說,中心主站需要對來自于不同采集設(shè)備的采集數(shù)據(jù)進(jìn)行匯總和分析,得到各個(gè)采集點(diǎn)對同一事件的采集時(shí)間差異,通過對該時(shí)間差異的分析,最終做出對事件的準(zhǔn)確判斷。如果分布式采集系統(tǒng)中的各個(gè)采集設(shè)備不具有統(tǒng)一的時(shí)鐘基準(zhǔn),那么得到的各個(gè)采集時(shí)間差異就不能反映出實(shí)際情況,中心主站也無法準(zhǔn)確地對事件進(jìn)行分析和判斷,甚至得出錯(cuò)誤的結(jié)論。因此,時(shí)鐘同步是分布式采集系統(tǒng)正常運(yùn)作的必要前提。 目前國內(nèi)外時(shí)鐘同步領(lǐng)域常用的技術(shù)有GPS授時(shí)技術(shù),鎖相環(huán)技術(shù)和IRIG-B 碼等。GPS授時(shí)技術(shù)雖然精度高,抗干擾性強(qiáng),但是由于需要專用的GPS接收機(jī),若單純使用GPS 授時(shí)技術(shù)做時(shí)鐘同步,就需要在每個(gè)采集點(diǎn)安裝接收機(jī),成本較高。鎖相環(huán)是一種讓輸出信號(hào)在頻率和相位上與輸入?yún)⒖夹盘?hào)同步的技術(shù),輸出信號(hào)的時(shí)鐘準(zhǔn)確度和穩(wěn)定性直接依賴于輸入?yún)⒖夹盘?hào)。IRIG-B 碼是一種信息量大,適合傳輸?shù)臅r(shí)間碼,但是由于其時(shí)間精度低,不適合應(yīng)用于高精度時(shí)鐘同步的系統(tǒng)。基于上述分析,本文結(jié)合這三種常用技術(shù),提出了一種基于FPGA的分布式采集系統(tǒng)時(shí)鐘同步控制技術(shù)。該技術(shù)既保留了GPS 授時(shí)的高精確度和高穩(wěn)定性,又具備IRIG-B時(shí)間碼易傳輸和低成本的特性,為分布式采集系統(tǒng)中的時(shí)鐘同步提供了一種新的解決方案。 本文中的設(shè)計(jì)采用了Ublox公司的精確授時(shí)GPS芯片LEA-5T,通過對GPS芯片串行時(shí)間信息解碼,獲得準(zhǔn)確的UTC時(shí)間,并實(shí)現(xiàn)了分布式采集系統(tǒng)中各個(gè)采集設(shè)備的精確時(shí)間打碼。為了能夠使整個(gè)分布式采集系統(tǒng)具有統(tǒng)一的高精度數(shù)據(jù)采集時(shí)鐘,本論文采用了數(shù)模混合的鎖相環(huán)技術(shù),將GPS 接收芯片輸出的高精度秒信號(hào)作為參考基準(zhǔn),生成了與秒信號(hào)高精度同步的100MHZ 高頻時(shí)鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準(zhǔn)時(shí)標(biāo)志與GPS 秒信號(hào)同步,提高了IRIG-B 碼的時(shí)間精度。在分布式采集系統(tǒng)中,IRIG-B時(shí)間碼能直接通過串口或光纖將各個(gè)采集點(diǎn)時(shí)間與UTC時(shí)間統(tǒng)一,節(jié)約了各點(diǎn)布設(shè)GPS 接收機(jī)的高昂成本。最后,通過PC104總線對時(shí)鐘同步控制卡進(jìn)行了數(shù)據(jù)讀取和測試,通過實(shí)驗(yàn)結(jié)果的分析,提出了改進(jìn)方案。實(shí)驗(yàn)表明,改進(jìn)后的時(shí)鐘同步控制方案具有很高的時(shí)鐘同步精度,對時(shí)鐘同步技術(shù)有著重大的推進(jìn)意義!

    標(biāo)簽: FPGA 分布式 采集

    上傳時(shí)間: 2013-08-05

    上傳用戶:lz4v4

  • FPGA內(nèi)全數(shù)字延時(shí)鎖相環(huán)的設(shè)計(jì).rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時(shí)鐘分布質(zhì)量變的越來越重要,時(shí)鐘延遲和時(shí)鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時(shí)鐘延遲,減小時(shí)鐘偏差,主要有利用延時(shí)鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計(jì)和模擬設(shè)計(jì)。雖然用模擬的方法實(shí)現(xiàn)的DLL所占用的芯片面積更小,輸出時(shí)鐘的精度更高,但從功耗、鎖定時(shí)間、設(shè)計(jì)難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實(shí)現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時(shí)鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計(jì),在此基礎(chǔ)上設(shè)計(jì)出具有自主知識(shí)產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時(shí)間里,從對電路整體功能分析、邏輯電路設(shè)計(jì)、晶體管級(jí)電路設(shè)計(jì)和仿真以及最后對設(shè)計(jì)好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計(jì)出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識(shí)產(chǎn)權(quán)的FPGA奠定了堅(jiān)實(shí)的基礎(chǔ)。 本文先簡要介紹FPGA及其時(shí)鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時(shí)鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計(jì)考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計(jì)。最后對DLL整體電路進(jìn)行整體仿真分析,驗(yàn)證電路功能,得出應(yīng)用參數(shù)。在設(shè)計(jì)中,用Verilog-XL對部分電路進(jìn)行數(shù)字仿真,Spectre對進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計(jì)采用TSMC0.18μmCMOS工藝庫建模,設(shè)計(jì)出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動(dòng)時(shí)間為28ps,在輸入100MHz時(shí)鐘時(shí)的功耗為200MW,達(dá)到了國外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計(jì),可以實(shí)現(xiàn)時(shí)鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時(shí)鐘分頻等時(shí)鐘頻率合成功能。

    標(biāo)簽: FPGA 全數(shù)字 延時(shí)

    上傳時(shí)間: 2013-06-10

    上傳用戶:yd19890720

  • 基于以太網(wǎng)的數(shù)據(jù)采集系統(tǒng)在FPGA上實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)和自動(dòng)化測量技術(shù)的日益發(fā)展,測量儀器和計(jì)算機(jī)的關(guān)系日益密切。計(jì)算機(jī)的很多成果很快就應(yīng)用到測量和儀器領(lǐng)域,與計(jì)算機(jī)相結(jié)合已經(jīng)成為測量儀器和自動(dòng)測試系統(tǒng)發(fā)展的必然趨勢。高度集成的現(xiàn)場可編程門陣列(FPGA)是超大規(guī)模集成電路和計(jì)算機(jī)輔助設(shè)計(jì)技術(shù)發(fā)展的結(jié)果,由于FPGA器件具備集成度高、體積小、可以利用基于計(jì)算機(jī)的開發(fā)平臺(tái),用編寫軟件的方法來實(shí)現(xiàn)專門硬件的功能等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性。 本文研究基于網(wǎng)絡(luò)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)問題。論文完成了以FPGA結(jié)構(gòu)為系統(tǒng)硬件平臺(tái),uClinux為核心的系統(tǒng)的軟件平臺(tái)設(shè)計(jì),進(jìn)行信號(hào)的采集和遠(yuǎn)程網(wǎng)絡(luò)監(jiān)測的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進(jìn)行數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于uClinux操作系統(tǒng)的設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,F(xiàn)PGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語言在Xilinx公司提供的ISE輔助設(shè)計(jì)軟件中實(shí)現(xiàn)FPGA編程。將微處理器MicroBlaze、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器、以太網(wǎng)控制器、數(shù)模轉(zhuǎn)換控制器等數(shù)字邏輯電路通過CoreConnect技術(shù)用OPB總線集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)(SOPC)。采用基于FPGA的SOPC設(shè)計(jì)的突出優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統(tǒng)功能,移植了uClinux到MicroBlaze軟處理器上,設(shè)計(jì)實(shí)現(xiàn)了平臺(tái)上的ADC設(shè)備驅(qū)動(dòng)程序和數(shù)據(jù)采集應(yīng)用程序。并通過修訂內(nèi)核,實(shí)現(xiàn)了利用以太網(wǎng)TCP/IP協(xié)議來訪問數(shù)據(jù)采集程序獲得的數(shù)據(jù)。

    標(biāo)簽: FPGA 以太網(wǎng) 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-05-23

    上傳用戶:晴天666

  • 基于FPGA的PID控制器研究與實(shí)現(xiàn).rar

    基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實(shí)現(xiàn)PID軟算法的微處理器因?yàn)閺?qiáng)干擾或其他原因而出現(xiàn)故障,會(huì)引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個(gè)問題。因此,利用FPGA開發(fā)技術(shù),實(shí)現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn),總結(jié)FPGA設(shè)計(jì)技術(shù)及開發(fā)流程,指出實(shí)現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計(jì),降低設(shè)計(jì)難度,是擴(kuò)展設(shè)計(jì)功能、提高芯片性能和產(chǎn)品性價(jià)比的關(guān)鍵。控制系統(tǒng)由四個(gè)模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計(jì)結(jié)構(gòu)類型和特點(diǎn)的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計(jì)方法。在PID算法與FPGA的運(yùn)算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計(jì),增加整數(shù)運(yùn)算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運(yùn)算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計(jì)實(shí)現(xiàn)了PID控制器,用Modelsim仿真驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實(shí)現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計(jì)完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實(shí)驗(yàn)結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實(shí)現(xiàn)PID控制器的設(shè)計(jì)難度提供了有效的方法。

    標(biāo)簽: FPGA PID 控制器

    上傳時(shí)間: 2013-06-13

    上傳用戶:15071087253

  • 點(diǎn)陣取模軟件.rar

    點(diǎn)陣取模軟件,取字模和數(shù)字以及符號(hào),LED點(diǎn)陣大小8*8,16*16.

    標(biāo)簽: 點(diǎn)陣取模 軟件

    上傳時(shí)間: 2013-08-06

    上傳用戶:jacking

主站蜘蛛池模板: 盐津县| 剑川县| 柳林县| 牡丹江市| 井陉县| 长治市| 榕江县| 镇平县| 晋宁县| 万宁市| 蒙阴县| 静乐县| 梨树县| 东乡族自治县| 鄂尔多斯市| 隆化县| 淄博市| 浦东新区| 大足县| 余姚市| 秦皇岛市| 乐平市| 略阳县| 遂川县| 昭苏县| 颍上县| 秦安县| 三江| 漳平市| 济宁市| 桃园县| 三都| 峨边| 铅山县| 潜江市| 台南县| 商丘市| 海丰县| 商都县| 三亚市| 中方县|