編寫的關于PWM的DSP程序,用的是2808,是在CCS3.3下實現的。
上傳時間: 2013-04-24
上傳用戶:PresidentHuang
555 定時器是一種模擬和數字功能相結合的中規(guī)模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,除單定時器外,還有對應的雙定時器 556/7556。555 定時器的電源電壓范圍寬,可在 4.5V~16V 工作,7555 可在 3~18V 工作,輸出驅動電流約為 200mA,因而其輸出可與 TTL、CMOS 或者模擬電路電平兼容。 555 定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實現多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器及施密特觸發(fā)器等脈沖產生與變換電路。它也常作為定時器廣泛應用于儀器儀表、家用電器、電子測量及自動控制等方面。555 定時器的內部包括兩個電壓比較器,三個等值串聯電阻,一個 RS 觸發(fā)器,一個放電管 T 及功率輸出級。它提供兩個基準電壓VCC /3 和 2VCC /3 555 定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制 RS 觸發(fā)器和放電管的狀態(tài)。在電源與地之間加上電壓,當 5 腳懸空時,則電壓比較器 A1 的反相輸入端的電壓為 2VCC /3,A2 的同相輸入端的電壓為VCC /3。若觸發(fā)輸入端 TR 的電壓小于VCC /3,則比較器 A2 的輸出為 1,可使 RS 觸發(fā)器置 1,使輸出端 OUT=1。如果閾值輸入端 TH 的電壓大于 2VCC/3,同時 TR 端的電壓大于VCC /3,則 A1 的輸出為 1,A2 的輸出為 0,可將 RS 觸發(fā)器置 0,使輸出為 0 電平。
上傳時間: 2013-10-15
上傳用戶:PresidentHuang
555 定時器是一種模擬和數字功能相結合的中規(guī)模集成器件。一般用雙極性工藝制作的稱為555,用CMOS 工藝制作的稱為7555,除單定時器外,還有對應的雙定時器556/7556。555 定時器的電源電壓范圍寬,可在4.5V~16V 工作,7555 可在3~18V 工作,輸出驅動電流約為200mA,因而其輸出可與TTL、CMOS 或者模擬電路電平兼容。
上傳時間: 2013-10-18
上傳用戶:農藥鋒6
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發(fā)領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統(tǒng)復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優(yōu)化結果,在進行較復雜的設計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設計流程。如果要進行復雜系統(tǒng)的設計,則常規(guī)的方法是多種EDA工具協(xié)調工作,集各家之所長來完成設計流程。
上傳時間: 2013-11-19
上傳用戶:wxqman
1,電路板插件,浸錫,切腳的方法 1.制板(往往找專門制板企業(yè)制作,圖紙由自己提供)并清潔干凈。 2.插橫插、直插小件,如1/4W的電阻、電容、電感等等貼近電路板的小尺寸元器件。 3.插大、中等尺寸的元器件,如470μ電解電容和火牛。 4.插IC,如貼片IC可在第一步焊好。 原則上來說將元器件由低至高、由小至大地安排插件順序,其中高低原則優(yōu)先于水平尺寸原則。 若手工焊接,則插件時插一個焊一個。若過爐的話直接按錫爐操作指南操作即可。 切腳可選擇手工剪切也可用專門的切腳機處理,基本工藝要求就是剛好將露出錫包部分切除即可。 若你是想開廠進行規(guī)模生產的話,那么還是建議先熟讀掌握相關國家和行業(yè)標準為好,否則你辛苦做出的產品會無人問津的。而且掌握標準的過程也可以幫助你對制作電路板流程進行制訂和排序。 最后強烈建議你先找個電子廠進去偷師一番,畢竟眼見為實嘛。
上傳時間: 2013-11-14
上傳用戶:asdfasdfd
最新的HDMI I.3(高清晰度多媒體接口1.3)標準把以前的HDMI 1.0 - 1.2標準所規(guī)定的數據傳送速度提高了一倍,每對差動信號線的速度達到3.4 Gbps。由于數據傳送速度這么高,要求電路板的電容小,確保信號的素質很好,這給電路板的設計帶來了新的挑戰(zhàn)。在解決這個問題,實現可靠的靜電放電(ESD)保護時,這點尤其重要。在HDMI系統(tǒng)設計中增加ESD保護時,如果選用合適的辦法,就可以把問題簡化。泰科電子的ESD和過電流保護參考設計,符合3.4 GHz的HDMI 1.3規(guī)范,達到IEC 61000-4-2關于ESD保護的要求,并且可以優(yōu)化電路板的空間,所有這些可以幫助設計人員減少風險。本文探討在HDMI 1.3系統(tǒng)中設計ESD保護的要求和容易犯的錯誤。 概述 在高清晰度視頻系統(tǒng)中增加ESD保護,提出了許多復雜而且令人為難的問題,這會增加成本,會延長產品上市的時間。人們在選擇ESD保護方案時,往往是根據解決這個問題的辦法實現起來是否容易。不過,最簡單的辦法也許不可能提供充分的ESD保護,或者在電路板上占用的空間不能讓人最滿意。有些時候,在開始時看上去是解決ESD保護問題的最好辦法,到了后來,會發(fā)現需要使用多種電路板材來保證時基信號達到要求。在實現一個充分的靜電放電保護時,往往需要在尺寸、靜電放電保護的性能以及實現起來是否容易這幾方面進行折衷。一直到現在仍然是這樣。
上傳時間: 2013-10-22
上傳用戶:18602424091
印刷電路板PCB 的一般布局原則在一些相對難懂的文件中得到總結一些原則是特殊適用于微控制器的然而這些原則卻被試圖應用到所有的現代CMOS 集成電路上這個文件覆蓋了大部分已知和已經發(fā)表的使用在低噪聲無屏蔽環(huán)境的布局技術研究是針對兩層板的假設最大可接受的噪聲水平為30dB或更大比FCC 第15 部分更嚴格這個噪聲水平看起來是歐洲和美國汽車市場能接受的噪聲上限這個文件并不總是解釋給出技術中的為什么因為它的意圖只是作為參考文件而不是作為輔助教育文件要提醒讀者的是即使在原先的設計中并沒有使用一種給定的技術而電路仍然具有可以接受的性能并不代表這種技術沒有用處隨著時間的推移集成電路芯片的速度和集成度也在提高每一種隔離和減小噪聲的方法都會得到使用.
上傳時間: 2013-10-30
上傳用戶:410805624
利用RC高通電路的思想,針對LDO提出了一種新的瞬態(tài)增強電路結構。該電路設計有效地加快了LDO的瞬態(tài)響應速度,而且瞬態(tài)增強電路工作的過程中,系統(tǒng)的功耗并沒有增加。此LDO芯片設計采用SMIC公司的0.18 μm CMOS混合信號工藝。仿真結果表明:整個LDO是靜態(tài)電流為3.2 μA;相位裕度保持在90.19°以上;在電源電壓為1.8 V,輸出電壓為1.3 V的情況下,當負載電流在10 ns內由100 mA降到50 mA時,其建立時間由原來的和28 μs減少到8 μs;而在負載電流為100 mA的條件下,電源電壓在10 ns內,由1.8 V跳變到2.3 V時,輸出電壓的建立時間由47 μs降低為15 μs。
上傳時間: 2013-12-20
上傳用戶:niumeng16
LM2596開關電壓調節(jié)器是降壓型電源管理單片集成電路,能夠輸出3A的驅動電流,同時具有很好的線性和負載調節(jié)特性。固定輸出版本有3.3V、5V、12V, 可調版本可以輸出小于37V的各種電壓。 該器件內部集成頻率補償和固定頻率發(fā)生器,開關頻率為150KHz,與低頻開關調節(jié)器相比較,可以使用更小規(guī)格的濾波元件。由于該器件只需4個外接元件,可以使用通用的標準電感,這更優(yōu)化了LM2596的使用,極大地簡化了開關電源電路的設計。 其封裝形式包括標準的5腳TO-220封裝(DIP)和5腳TO-263表貼封裝(SMD)。 該器件還有其他一些特點:在特定的輸入電壓和輸出負載的條件下,輸出電壓的誤差可以保證在±4%的范圍內,振蕩頻率誤差在±15%的范圍內;可以用僅80μA的待機電流, 實現外部斷電;具有自我保護電路(一個兩級降頻限流保護和一個在異常情況下斷電的過溫完全保護電路) ※ 3.3V、5V、12V的固定電壓輸出和可調電壓輸出 ※ 可調輸出電壓范圍1.2V~37V±4% ※ 輸出線性好且負載可調節(jié) ※ 輸出電流可高達3A ※ 輸入電壓可高達40V ※ 采用150KHz的內部振蕩頻率,屬于第二代開關電壓調節(jié)器,功耗小、效率高 ※ 低功耗待機模式,IQ的典型值為80μA ※ TTL斷電能力 ※ 具有過熱保護和限流保護功能 ※ 封裝形式:TO-220(T)和TO-263(S) ※ 外圍電路簡單,僅需4個外接元件, 且使用容易購買的標準電感
上傳時間: 2014-12-24
上傳用戶:ttpay
提出一種生物信息檢測系統(tǒng)中無線傳感器網絡(WSN)節(jié)點的電源設計方案。除了通過內部3.7 V鋰電池,振動產生的機械能也可以用來提供能量。系統(tǒng)工作過程中能自動對供電方式進行選擇,并完成對鋰電池的充電任務。
標簽: 無線傳感器網絡 信息檢測 系統(tǒng)節(jié)點 電源設計
上傳時間: 2013-11-09
上傳用戶:止絮那夏