亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

條形碼識(shí)別

  • 精細結構對分形天線小型化的影響

    為了了解分形技術中的精細結構在分形天線的小型化設計中,對分形天線小型化的影響狀況,本文采用對比的方法,通過改變Koch分形單極子天線和普通單極子天線的結構參數,對比分析了不同的結構參數下天線上電流分布的仿真結果,得出的結論是精細結構的精細程度越精細,分形結構就能夠進行越多次數的分形,分形天線小型化的程度也就越好。

    標簽: 分形天線

    上傳時間: 2013-11-26

    上傳用戶:YUANQINHUI

  • 基于粒子群算法的陣列天線波束賦形

    粒子群算法是在遺傳算法基礎上發展起來的一種新的并行優化方法,可用于解決大量非線性、不可微和多峰值的復雜問題。與遺傳算法不同的是,粒子群算法中的粒子有記憶功能,整個搜索過程是跟隨當前最優粒子的過程,因此在大多數情況下,所有的粒子可能更快的收斂于最優解。而且粒子群算法理論簡單,參數少,因此其應用更為廣泛。文中把粒子群算法用于陣列天線的波束賦形,結果表明粒子群算法在對天線形狀進行設計方面有很好的發展前景。

    標簽: 粒子群算法 波束賦形 陣列天線

    上傳時間: 2013-11-14

    上傳用戶:lz4v4

  • 心形流水燈C51源程序

    心形流水燈C51源程序 32位流水燈

    標簽: C51 流水燈 源程序

    上傳時間: 2014-12-31

    上傳用戶:windgate

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • IC封裝製程簡介(IC封裝制程簡介)

    半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。     半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。

    標簽: 封裝 IC封裝 制程

    上傳時間: 2013-11-04

    上傳用戶:372825274

  • 分形圖 龍

    分形圖 龍

    標簽: 分形

    上傳時間: 2014-11-22

    上傳用戶:小寶愛考拉

  • 分形圖制作兩例

    分形圖制作兩例

    標簽: 分形

    上傳時間: 2014-11-18

    上傳用戶:guanliya

  • 最優控制中單純形表格法和梯度法

    最優控制中單純形表格法和梯度法

    標簽: 最優控制 表格 梯度

    上傳時間: 2015-01-08

    上傳用戶:woshiayin

  • 最優控制單純形表格法的實現

    最優控制單純形表格法的實現

    標簽: 最優控制 表格

    上傳時間: 2014-01-05

    上傳用戶:181992417

  • 演示如何畫“曼德羅勃”及“朱麗葉”分形圖(Delphi)

    演示如何畫“曼德羅勃”及“朱麗葉”分形圖(Delphi)

    標簽: Delphi 分形

    上傳時間: 2013-12-18

    上傳用戶:gundamwzc

主站蜘蛛池模板: 玛沁县| 兴宁市| 建湖县| 宝鸡市| 博湖县| 磐石市| 若羌县| 丹凤县| 额敏县| 湘阴县| 蒙山县| 西宁市| 来安县| 丰原市| 佳木斯市| 定结县| 汝南县| 绩溪县| 马公市| 民勤县| 淮滨县| 台前县| 随州市| 黑山县| 囊谦县| 酒泉市| 温州市| 内江市| 乌兰察布市| 城市| 普安县| 乌什县| 土默特左旗| 武邑县| 娄底市| 鹤岗市| 镇宁| 小金县| 永年县| 泰兴市| 铅山县|