SH367309是5-16串鋰電池BMS用數字前端芯片,適用于總電壓不超過70V的鋰電池Pack。 SH367309工作在保護模式下,可獨立保護鋰電池Pack。提供過充電保護、過放電保護、溫度保護、充放電過流保護、短路保護、二次過充電保護等。集成平衡開關提高電芯一致性。 SH367309工作在采集模式下,可配合MCU管理鋰電池Pack,同時使能所有保護功能。 SH367309內置VADC,用于采集電芯電壓、溫度以及電流;內置CADC采集電流,用于統計Pack剩余容量;內置EEPROM,用于保存保護閾值及延時等可調參數;內置TWI通訊接口,用于操作相關寄存器及EEPROM。產品特性介紹■ 硬件保護功能 - 過充電保護功能 - 過放電保護功能 - 充放電高溫保護功能 - 充放電低溫保護功能 - 充放電過流保護功能 - 短路保護功能 - 二次過充電保護功能 - 斷線保護功能■ 內置平衡開關■ 禁止低壓電芯充電功能■ 小電流檢測功能■ 支持亂序上下電■ 內置看門狗模塊■ 模式設計 - 采集模式(SH367309配合MCU應用) - 保護模式(SH367309獨立應用) - 倉運模式 - 燒寫模式■ 13-bit VADC用于采集電壓/溫度/電流 - 轉換頻率:10Hz - 16路電壓采集通道 - 1路電流采集通道 - 3路溫度采集通道■ 16-bit ?-?CADC用于采集電流 - 轉換頻率:4Hz■ 內置EEPROM - 編程/擦除次數:≤ 100次■ 穩壓電源 - 3.3V(25mA@MAX)■ MOSFET驅動:電池組負端NMOS驅動■ CTL管腳:優先控制充放電MOSFET關閉■ TWI通訊接口:支持CRC8校驗■ 低功耗設計: - IDLE狀態 - SLEEP狀態 - Powerdown狀態■ 封裝 - TQFP48L
標簽: sh367309
上傳時間: 2021-11-22
上傳用戶:jason_vip1
華為開關電源電感器設計 正激式開關電源變壓器設計步驟
上傳時間: 2021-12-03
上傳用戶:fliang
HR7P201 芯片在出廠時已做好內部振蕩器的校準,校準精度 16MHz±2%@25℃,3V~5.5V。如果用戶選擇芯片內部振蕩器作為系統時鐘源,在芯片上電復位完成后,內部電路會自動把校準值加載到校準寄存器 OSCCALH 與 OSCCALL,完成校準操作,因此不需要通過軟件進行賦值。
標簽: HR7P201
上傳時間: 2022-01-18
上傳用戶:zhanglei193
SM5101 是一款針對電子點煙器的專用芯片,具有完整的充電功能和完善的電池保護功能,還具有觸摸控制開關。SM5101 具有發熱絲短路保護功能,在負載電阻小于 0.8Ω 電阻時輸出截止。SM5101 還具有省電模式,在省電模式下靜態待機電流小于 1uA。SM5101 具有完善的電池保護功能,具有過流、過壓、恒流、恒壓、溫度保護等功能。當鋰電池充電電壓小于 2.7V 時為涓流充電,可以保證不損壞電池;當鋰電池電壓大于 2.7V 后,開始大電流恒流充電;當電壓接近 4.2V 時,充電電流逐步減小,充電電流小于一定閾值后,SM5101 就截止充電。充電電壓檢測誤差可以做到±1%。SM5101 具有觸摸檢測功能,其功能是用可變面積的按鍵取代傳統按鍵,可以減少外圍器件。
上傳時間: 2022-02-10
上傳用戶:
Verilog HDl語言實現CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼 //本模塊的功能是驗證實現和PC機進行基本的串口通信的功能。需要在//PC機上安裝一個串口調試工具來驗證程序的功能。//程序實現了一個收發一幀10個bit(即無奇偶校驗位)的串口控//制器,10個bit是1位起始位,8個數據位,1個結束//位。串口的波特律由程序中定義的div_par參數決定,更改該參數可以實//現相應的波特率。程序當前設定的div_par 的值是0x145,對應的波特率是//9600。用一個8倍波特率的時鐘將發送或接受每一位bit的周期時間//劃分為8個時隙以使通信同步.//程序的工作過程是:串口處于全雙工工作狀態,按動key1,FPGA/CPLD向PC發送“21 EDA"//字符串(串口調試工具設成按ASCII碼接受方式);PC可隨時向FPGA/CPLD發送0-F的十六進制
標簽: verilog hdl cpld 串口通訊 quartus
上傳時間: 2022-02-18
上傳用戶:
首先下載軟件,解壓軟件,安裝在程序中找到SEGGER,選里面的J-FLASH,進入界面,剛開始的那個界面可以忽略,不用建project也可以;單擊菜單欄的“Options---Project settings”打開設置,進行jlink配置;正在General選項,選擇“USB”,一般都是默認配置,確認一下即可;然后在CPU選項,選擇芯片型號,先選擇“Device”才能選擇芯片型號,芯片型號,要根據你使用的芯片進行選擇;在Target interface選項 里面選擇SWD模式;首先Target里面選“Connection”連接目標芯片,然后 Target--Auto進行程序燒寫;首先Target里面選擇“Connection”連接目標芯片,然后 Target--Auto進行程序燒寫.SEGGER J-Links are the most widely used line of debug probes available today. They've proven their value for more than 10 years in embedded development. This popularity stems from the unparalleled performance, extensive feature set, large number of supported CPUs, and compatibility with all popular development environments.
標簽: JLINK
上傳時間: 2022-03-22
上傳用戶:
VHDL 基礎程序百例 FPGA 邏輯設計源碼VHDL語言100例第1例 帶控制端口的加法器第2例 無控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫第9例 七值邏輯與基本數據類型第10例 函數第11例 七值邏輯線或分辨函數第12例 轉換函數第13例 左移函數第14例 七值邏輯程序包第15例 四輸入多路器第16例 目標選擇器第17例 奇偶校驗器第18例 映射單元庫及其使用舉第19例 循環邊界常數化測試第20例 保護保留字第21例 進程死鎖 第22例 振蕩與死鎖第23例 振蕩電路第24例 分辨信號與分辨函數第25例 信號驅動源第26例 屬性TRANSACTION和分辨信號第27例 塊保護及屬性EVENT,第28例 形式參數屬性的測試第29例 進程和并發語句第30例 信號發送與接收第31例 中斷處理優先機制建模第32例 過程限定第33例 整數比較器及其測試第34例 數據總線的讀寫第35例 基于總線的數據通道第36例 基于多路器的數據通道第37例 四值邏輯函數第38例 四值邏輯向量按位或運算第39例 生成語句描述規則結構第40例 帶類屬的譯碼器描述第41例 帶類屬的測試平臺第42例 行為與結構的混合描述第43例 四位移位寄存器第44例 寄存/計數器第45例 順序過程調用第46例 VHDL中generic缺省值的使用第47例 無輸入元件的模擬第48例 測試激勵向量的編寫第49例 delta延遲例釋第50例 慣性延遲分析第51例 傳輸延遲驅動優先第52例 多倍(次)分頻器第53例 三位計數器與測試平臺第54例 分秒計數顯示器的行為描述6第55例 地址計數器第56例 指令預讀計數器第57例 加.c減.c乘指令的譯碼和操作第58例 2-4譯碼器結構描述第59例 2-4譯碼器行為描述第60例 轉換函數在元件例示中的應用第61例 基于同一基類型的兩分辨類型的賦值相容問題第62例 最大公約數的計算第63例 最大公約數七段顯示器編碼第64例 交通燈控制器第65例 空調系統有限狀態自動機第66例 FIR濾波器第67例 五階橢圓濾波器第68例 鬧鐘系統的控制第69例 鬧鐘系統的譯碼第70例 鬧鐘系統的移位寄存器第71例 鬧鐘系統的鬧鐘寄存器和時間計數器第72例 鬧鐘系統的顯示驅動器第73例 鬧鐘系統的分頻器第74例 鬧鐘系統的整體組裝第75例 存儲器第76例 電機轉速控制器第77例 神經元計算機第78例ccAm2901四位微處理器的ALU輸入第79例ccAm2901四位微處理器的ALU第80例ccAm2901四位微處理器的RAM第81例ccAm2901四位微處理器的寄存器第82例ccAm2901四位微處理器的輸出與移位第83例ccAm2910四位微程序控制器中的多路選擇器第84例ccAm2910四位微程序控制器中的計數器/寄存器第85例ccAm2910四位微程序控制器的指令計數器第86例ccAm2910四位微程序控制器的堆棧第87例 Am2910四位微程序控制器的指令譯碼器第88例 可控制計數器第89例 四位超前進位加法器第90例 實現窗口搜索算法的并行系統(1)——協同處理器第91例 實現窗口搜索算法的并行系統(2)——序列存儲器第92例 實現窗口搜索算法的并行系統(3)——字符串存儲器第93例 實現窗口搜索算法的并行系統(4)——頂層控制器第94例 MB86901流水線行為描述組成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901內ALU的行為描述第97例 移位指令的行為描述第98例 單周期指令的描述第99例 多周期指令的描述第100例 MB86901流水線行為模型
上傳時間: 2022-05-14
上傳用戶:
旋轉編碼器速度檢測控制資料在電纜生產線上,通常需要檢測電纜的走線速度,用來控制收線電機的轉速和計算線纜的長度。成纜工藝參數的穩定,直接關系到電線電纜的質量。該項目是為某電纜廠的技術改造項目,要改造的設備是利用束線原理制造的盤絞式成纜機,改造的內容是更換全部電氣控制系統。這種成纜機的放線盤固定,而收線盤固在盤絞架上同時完成絞合和收線的雙重運動。工作時,在線纜盤直流電機的帶動下,完成電纜的收線運動,在排線電機的帶動下實現電纜在收線盤的整齊排列。在大盤電機的帶動下,通過齒輪箱帶動盤絞架實現軸向旋轉,完成電纜絞合運動,是保證節距的關鍵。線速度是由收線盤的旋轉速度決定的,如果收線電機的轉速恒定,收線盤隨著收線軸的變粗,線速度會增大,因此,為保證收線速度恒定,要逐漸降低收線電機的轉速。摘 要:通過對盤絞式成纜機工作過程的分析,說明了對收線電機的控制要求,采用AT89C51 單片機為控制核心,通過檢測旋轉編碼器在單位時間內輸出的脈沖數,與標準脈沖數進行比較,控制收線電機調速器的給定值,從而控制收線電機的旋轉速度,實現了線纜的均勻走線速度控制。給出單片機與旋轉編碼器組成的閉環線速度控制系統的電路原理及主要控制程序的設計方法。其簡潔的電路設計和典型的控制方法具有較高的參考價值。
標簽: 旋轉編碼器
上傳時間: 2022-06-06
上傳用戶:
新版本無人機.刷機用借助此實際應用程序,管理無人機的所有區域,例如電動機,GPS,傳感器,陀螺儀,接收器,端口和固件INAV-Chrome 的配置器中的新功能:修復了導致加速度計校準失敗的錯誤支持DJI FPV系統配置輸出選項卡中的怠速節氣門和馬達極現在可以在“混合器”選項卡中選擇“漫遊者”和“船用”平臺。 固件方面的支持仍然有限!閱讀完整的變更日誌 在過去的幾年中,無人駕駛飛機取得了相當大的進步,越來越多的人能夠獲取和使用無人機。 不用說,無人機可以基於特定固件在一組命令上運行。 在這方面, 用於Chrome的INAV-Configurator隨附的工具可幫助您輕鬆配置無人機的各個方面。支持多種硬件配置首先要提到的一件事是,要求Google Chrome瀏覽器能夠訪問INAV-Chrome的配置器功能。 儘管它已集成到Chrome中,但它可以作為獨立應用程序運行,甚至可以脫機使用,而與瀏覽器無關。 您甚至可以從Google Apps菜單為其創建桌面快捷方式。不用說,另一個要求是實際的飛行裝置。 該應用程序支持所有支持INAV的硬件配置,例如Sirius AIR3,SPRacingF3,Vortex,Sparky,DoDo,CC3D / EVO,Flip32 / + / Deluxe,DragonFly32,CJMCU Microquad,Chebuzz F3,STM32F3Discovery,Hermit ,Naze32 Tricopter框架和Skyline32。該窗口非常直觀,並提供各種令人印象深刻的提示和文檔。 在上方的工具欄上,您可以找到連接選項,這些選項可以通過COM端口,手動選擇或無線模式進行。 您也可以選擇自動連接。 連接後,您可以在上方的工具欄中查看設備的功能,並在側面板中輕鬆瀏覽配置選項。管理傳感器,電機,端口和固件本。
標簽: configurator 無人機
上傳時間: 2022-06-09
上傳用戶:
ADS1256 是TI(Texas I nstruments )公司推出的一款低噪聲高分辨率的24 位Si gma - Delta("- #)模數轉換器(ADC)。"- #ADC 與傳統的逐次逼近型和積分型ADC 相比有轉換誤差小而價格低廉的優點,但由于受帶寬和有效采樣率的限制,"- #ADC 不適用于高頻數據采集的場合。該款ADS1256 可適合于采集最高頻率只有幾千赫茲的模擬數據的系統中,數據輸出速率最高可為30K 采樣點/秒(SPS),有完善的自校正和系統校正系統, SPI 串行數據傳輸接口。本文結合筆者自己的應用經驗,對該ADC 的基本原理以及應用做簡要介紹。ADs1256 的總體電氣特性下面介紹在使用ADs1256 的過程中要注意的一些電氣方面的具體參數:模擬電源(AVDD )輸入范圍+ 4 . 75V !+ 5 .25V,使用的典型值為+ 5 .00V;數字電源(DVDD )輸入范圍+ 1 . 8V !+ 3 .6V,使用的典型值+ 3 .3V;參考電壓值(VREF= VREFP- VREFN)的范圍+ 0 .5V!+ 2 .6V,使用的典型值為+ 2 .5V;耗散功率最大為57mW;每個模擬輸入端(AI N0 !7 和AI NC M)相對于模擬地(AGND)的絕對電壓值范圍在輸入緩沖器(BUFFER)關閉的時候為AGND-0 .1 !AVDD+ 0 . 1 ,在輸入緩沖器打開的時候為AGND !AVDD-2 .0 ;滿刻度差分模擬輸入電壓值(VI N = AI NP -AI NN)為+ /-(2VREF/PGA);數字輸入邏輯高電平范圍0 .8DVDD!5 .25V(除D0 !D3 的輸入點平不可超過DVDD 外),邏輯低點平范圍DGND!0 .2DVDD;數字輸出邏輯高電平下限為0 .8DVDD,邏輯低電平上限為0 .2DVDD,輸出電流典型值為5mA;主時鐘頻率由外部晶體振蕩器提供給XTAL1和XTAL2 時,要求范圍為2 M!10 MHz ,僅由CLKI N 輸入提供時,范圍為0 .1 M!10 MHz 。
上傳時間: 2022-06-10
上傳用戶: