亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

有機發(fā)光二極管

  • 基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答處理器

    該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運作機理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點是結(jié)構(gòu)靈活,有較強的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號處理器中的應(yīng)用,使用VHDL語言設(shè)計FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計數(shù)、方位計數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報表等功能.長時間的成功試驗表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號處理器在3毫秒內(nèi)可以同時處理四個重疊應(yīng)答,計算所接收的每一個脈沖的到達(dá)方向,得到真實脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個重要意義是對傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個方面有質(zhì)的飛躍.

    標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器

    上傳時間: 2013-04-24

    上傳用戶:gokk

  • 二維離散小波變換的FPGA實現(xiàn)

    小波變換是一種新興的理論,是數(shù)學(xué)發(fā)展史上的重要成果。它無論對數(shù)學(xué)還是對工程應(yīng)用都產(chǎn)生了深遠(yuǎn)的影響。最新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000就以離散小波變換(DWT)作為核心變換算法。 本文首先較為詳細(xì)地分析了小波變換的理論基礎(chǔ),對多分辨率分析、Mallat算法和提升算法做了介紹。然后分析了JPEG2000所采用的小波濾波器,并引入了一個新的LS97小波。該小波系數(shù)簡單、易于硬件實現(xiàn),并且與CDF97小波有很好的兼容性,可作為CDF97小波的替代者。使用Matlab對CDF97小波和LS97小波的兼容性做仿真測試,結(jié)果表明這兩個小波具有幾乎相同的性能。在確定所用的小波后,本文設(shè)計了二維離散小波變換的硬件結(jié)構(gòu)。設(shè)計過程中對標(biāo)準(zhǔn)二維小波變換做了優(yōu)化,即將行變換和列變換的歸一化步驟合并計算,這樣可以減少兩次乘法操作。另外還使用移位加代替乘法,提取移位加中的公共算子等方式來優(yōu)化設(shè)計。對于邊界數(shù)據(jù)的處理,本文采用了嵌入式對稱延拓技術(shù),不需要額外的緩存,節(jié)約了硬件資源。為提高硬件利用率,本文將LeGall53小波變換和LS97小波變換統(tǒng)一起來,只要一個控制信號就可實現(xiàn)兩者之間的轉(zhuǎn)換。本文所提出的結(jié)構(gòu)采用基于行的變換方式,只需要六行中間數(shù)據(jù)即可完成全部行數(shù)據(jù)的小波變換。采用流水線技術(shù)提高了整個設(shè)計的運行速度。最后也給出了二維離散小波反變換的實現(xiàn)結(jié)構(gòu)。 在完成硬件結(jié)構(gòu)設(shè)計的基礎(chǔ)上,使用Verilog硬件描述語言對整個設(shè)計進(jìn)行了完全可綜合的RTL級描述,采用同步設(shè)計,提高了可靠性。在Xilinx公司的FPGA開發(fā)軟件ISE6.3i中對正反小波變換做了仿真和實現(xiàn),結(jié)果表明,本設(shè)計能高速高精度地完成正反可逆和不可逆小波變換,可以滿足各種實時性要求。

    標(biāo)簽: FPGA 二維 離散小 波變換

    上傳時間: 2013-07-25

    上傳用戶:sn2080395

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 美國機械工程師手冊英文原版

    ·詳細(xì)說明:美國機械工程師手冊英文原版 內(nèi)有大量PDF文件 可供閱讀 可以給你很大提高

    標(biāo)簽: 工程 手冊 英文

    上傳時間: 2013-06-17

    上傳用戶:eclipse

  • LCD仿真器V5.0

    LCD仿真器是一種電子產(chǎn)品的輔助開發(fā)工具。目前LCD(液晶屏)在各種電子產(chǎn)品的使用越來越廣泛,開發(fā)人員在開發(fā)帶LCD的產(chǎn)品時會用到各種各樣的LCD,這些LCD或是現(xiàn)有的,或是定制,現(xiàn)有的LCD不一定能完全滿足設(shè)計需要,定制LCD需要時間,需要資金,做好后還有修改的可能性,造成不必要的浪費。傳統(tǒng)的做法是用LED(發(fā)光管)+驅(qū)動電路來仿真LCD,其弊端有四,一、電路復(fù)雜,功耗大,100多點的LCD電流將達(dá)1A左右。二、圖案逼真性差,不直觀。三、制作、修改困難,靈活性差。四、通用性不強。 LCD仿真器完全克服了以上存在的問題,她采用軟硬件結(jié)合的方法,充分發(fā)揮軟件在作圖、運算方面的優(yōu)勢,使仿真的圖案與目標(biāo)LCD圖案完全一致,仿真LCD特性與目標(biāo)LCD特性幾乎一樣,并提供強大的LCD圖形編輯工具,對于不 同的LCD產(chǎn)品,LCD仿真器硬件不必更換,只需制作不同的LCD圖案,她的靈活性、通用性將是您開發(fā)LCD產(chǎn)品的理想選擇。 LCD仿真器由采樣板、仿真軟件和LCD圖形編輯軟件組成,采樣板通過USB口與PC機通信。 LCD仿真器可以方便地與HT1621、Winbond、SAMSUNG,中穎、十速HOLTEK、義隆等帶LCD DRIVER的單片機連接。

    標(biāo)簽: LCD 5.0 仿真器

    上傳時間: 2013-06-22

    上傳用戶:咔樂塢

  • 有時間顯示與設(shè)置、秒表、鬧鐘、日期顯示與設(shè)置功能

    有時間顯示與設(shè)置、秒表、鬧鐘、日期顯示與設(shè)置功能,用6個數(shù)碼管顯示。

    標(biāo)簽: 鬧鐘

    上傳時間: 2013-08-20

    上傳用戶:ttpay

  • skill語言在Cadence平臺二次開發(fā)中大量使用

    skill語言在Cadence平臺二次開發(fā)中大量使用,在IC設(shè)計中也有應(yīng)用。\r\n本文關(guān)鍵詞:SKILL Cadence SKILL開發(fā)程序源碼大集合,共有84個功能實現(xiàn)

    標(biāo)簽: Cadence skill 語言 二次開發(fā)

    上傳時間: 2013-09-09

    上傳用戶:qingzhuhu

  • skill語言在Cadence平臺二次開發(fā)中大量使用

    skill語言在Cadence平臺二次開發(fā)中大量使用,在IC設(shè)計中也有應(yīng)用。\r\n本文關(guān)鍵詞:SKILL Allegro二次開發(fā)參考 API函數(shù)

    標(biāo)簽: Cadence skill 語言 二次開發(fā)

    上傳時間: 2013-09-09

    上傳用戶:edisonfather

  • AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管

    通過AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管,采集溫度并在數(shù)碼管上實時顯示。\r\n并有相應(yīng)的不同顏色的led和蜂鳴器指示。\r\n下載后即可以運行。

    標(biāo)簽: 11.0592 MHz AT 89

    上傳時間: 2013-09-30

    上傳用戶:changeboy

  • AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管

    通過AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管,采集溫度并在數(shù)碼管上實時顯示。并有相應(yīng)的不同顏色的led和蜂鳴器指示。同時包括完整的PROTEUS演示,內(nèi)容完整,為初學(xué)者不可或缺的入門資料!2008年4月18號

    標(biāo)簽: 11.0592 MHz AT 89

    上傳時間: 2013-09-30

    上傳用戶:qiao8960

主站蜘蛛池模板: 仙游县| 英德市| 虎林市| 靖边县| 喀喇| 韶山市| 竹山县| 子洲县| 衡水市| 嵊州市| 钟祥市| 蓝山县| 行唐县| 沙田区| 肥乡县| 阿荣旗| 巍山| 寻乌县| 溧阳市| 景宁| 新干县| 钟山县| 讷河市| 乌兰察布市| 仲巴县| 新营市| 青川县| 潼南县| 扶沟县| 西丰县| 项城市| 汽车| 大理市| 萨嘎县| 峨边| 汝州市| 梁平县| 清流县| 桂阳县| 勃利县| 兴安县|