全志H6 開發板評估板 CADENCE_ORCAD硬件原理圖+PCB文件,全志H6采用arm 四核A53架構,搭配MaliT720 GPU,支持OpenGL3.1,支持DDR4、EMMC5.0,芯片性能比上一代提高77%,解碼支持4K@60fps,最高分辨率可達6K(5780×2890),支持 HDR10、HLG,并集成Allwinner Smartcolor3.0智能畫質引擎,另外,H6還提供了多種高速接口,包括USB3.0,PCIe2.0,千兆網口等,傳輸更快,信號更強。
上傳時間: 2022-05-12
上傳用戶:XuVshu
12.5mDEM數據,是ALOS(Advanced Land Observing Satellite,2006年發射)衛星相控陣型L波段合成孔徑雷達(PALSAR)采集。該傳感器具有高分辨率、掃描式合成孔徑雷達、極化三種觀測模式。該數據水平及垂直精度可達12.5米。該文件為江蘇省分市12.5m DEM數據
上傳時間: 2022-05-13
上傳用戶:
是一個集成的熱電偶測量系統,基于AD7124-4/AD7124-8低功耗、低噪聲、24位-型模數轉換器(ADC),針對高精度測量應用而優化。使用該系統的熱電偶測量在?50°C至+200°C的測量溫度范圍內具有±1°C的整體系統精度。系統的典型無噪聲碼分辨率約為15位。AD7124-4可配置為4個差分或7個偽差分輸入通道,而AD7124-8可配置為8個差分或15個偽差分輸入通道。片內低噪聲可編程增益陣列(PGA)確保ADC中可直接輸入小信號。
標簽: adc
上傳時間: 2022-05-25
上傳用戶:
CV2880是一顆數字信號轉模擬信號和數字信號的芯片。 類比于ADI,TI等外國芯片,此芯片性能不輸于以上,價格上卻實惠很多。 CV2880支持各類標準和非標的數字信號。 例如內嵌同步的BT656,外置同步的BT1120,RGB,YUV等等。 輸出也可輸出以上數字信號外加VGA,CVBS,YPBPR等模擬信號。 分辨率可以支持到1920x1080P 60Hz。
上傳時間: 2022-05-25
上傳用戶:1208020161
作為一種全新的探測技術,激光雷達已廣泛應用于大氣、陸地、海洋探測、空中交會對接、偵察成像、化學試劑探測等領域。與傳統雷達技術相比,激光雷達是一種通過發射特定波長的激光,處理并分析回波信號,實現目標探測的技術,具有高測量精度、精細的時間和空間分辨率,以及極大的探測距離等優點,目前已成為一種重要的探測手段。激光雷達探測系統需采用硬件電路實現系統的控制以及回波信號的處理、分析,從而實現目標距離、速度、姿態等參數的測量,因此研制高速、高精度、性能穩定、性價比高、保密性強的處理電路,對提升激光雷達探測系統的整體性能有著十分重要的意義。 激光雷達系統控制及信號處理電路有多種實現方案,傳統的MCU實現方案較為普遍,但受線程的帶寬限制,且難以提高系統的精度與復雜性;采用 FPGA、ARM或DSP實現信號處理架構,一定程度上提高了系統的帶寬與復雜度,但成本較高,功耗較大,且開發周期較長。針對目前激光目標探測系統中,對系統控制復雜度,信號處理實時性,整體性能與功耗等要求,論文提出了一種基于 CPLD與MCU架構的電路改進方案。該方案采用高速并行的現場可編程PLD器件,完成相關電路的控制與回波信號的實時處理、分析;同時選用線程處理優勢較強的MCU,實現相關信號的控制與高速串口的收發,完成PC軟件終端的通信。 本文結合所提出的基于 CPLD與 MCU架構的硬件電路設計方案,選用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增強型單片機STC12LE5A60S2,實現了激光雷達系統控制及信號處理等功能。文中詳細介紹了實驗系統的設備資源與硬件電路的模塊化設計,完成了相關外設的驅動控制,并采用 CPLD與 MCU完成了回波信號的采集、處理與分析,最終通過與所設計PC軟件終端的通信,實現與硬件電路板的實時數據上傳。 目前板卡在100MHz主頻下工作,可完成10kHz激光器的觸發,并行實現回波信號的實時處理與分析,以及921600波特率下的高速串口通信。結合激光雷達實驗系統,多次進行硬件電路的測試與實驗,表明本文設計的激光雷達系統控制及信號處理硬件電路功能正常,性能穩定,且功耗低,保密性強,符合設計的需求,實驗證明本文所提出方案的具有一定的可...
上傳時間: 2022-05-28
上傳用戶:xsr1983
隨著經濟發展,步進電機在工業生產與社會生活中的應用越來越廣泛,對精度的要求也在不斷提高。日益擴展的實際應用需求,不僅對步進電機結構提出了更高的要求,而且對步進電機的驅動控制也提出了更高的要求。雖然步進電機存在很多的優點,但是實際應用起來也有許多的不方便,很大程度上是受到步進電機驅動器的限制。步進電機的應用必須選用與之匹配的步進電機驅動器,以滿足電機對不同電流大小的要求。而且現在的很多控制器不夠智能化,實際應用中,除了要選用專門的驅動器之外,還要配備一個控制器,來發送一些脈沖,或者調節一些步進電機的運行參數。大多數驅動器都無法滿足高精度高效控制的需求,這些驅動器沒能更好的開發出步進電機的細分等方面的潛能。由上述可知,目前常用驅動器缺乏普適性,電流大小無法滿足不同類型電機的要求,細分分辨率不高,斬波頻率不可調,保護功能不足,智能化程度不高。 針對步進電機存在的上述問題,本課題設計了性能較為優越的步進電機驅動系統。該驅動器采用了恒流驅動與細分驅動的原理,結合單片機與電力電子應用技術,來提高驅動器的性能。該步進電機驅動系統,硬件上包括STM32與LV8726專用芯片組成的控制電路、功率放大電路、光耦隔離電路以及USB轉串口的通信電路。軟件上使用VB6.0編寫了驅動器的控制應用程序,通過上位機實時控制步進電機的運行狀態,以提高智能化的程度。 對整個系統的測試表明,電機的實際輸出波形與理論輸出波形接近。優化的加速曲線的設計,使得電機在高速啟動的時候,不會出現失步或者堵轉的情況。通過上位機的界面,可以實時控制步進電機在各種參數下運行,并實時地切換運行狀態,運行參數主要包括步進電機的速度,加速度,步距角細分,繞組電流,正反轉,啟動和停止,電流衰減率,上下橋臂切換的死區時間等參數。驅動器除具備以上功能之外,還具備多種保護功能,如欠壓保護,過流保護,過溫報警等功能。該驅動器能夠驅動多種不同類型的步進電機,具有更高的輸出電流,電流無極可調,具有更高的細分分辨率。能夠滿足多場合下,高精度高效的應用需求。
上傳時間: 2022-05-29
上傳用戶:qdxqdxqdxqdx
在各種顯示技術中,以液晶顯示器(LiquidCrystalDisplay)為代表的平板顯示器發展最快、應用最廣。而在高分辨率的液晶顯示器中,為了提高顯示畫面的質量。人們在每個顯示像素上設計了一個非線性的有源薄膜晶體管(TFT―ThinFilmTransistor)來對每一個液晶像素進行獨立驅動。因此,這種液晶顯示器被稱為TFT-LCD。 本文利用蘇州友達光電有限公司提供的TFT液晶模塊和背光源逆變器,設計并制作了由可編程門陣列(FPGA―FieldProgrammableGateArray)和單片機控制的顯示系統。為此,首先深入分析了TFT-LCD的驅動原理,針對蘇州友達光電有限公司提供的低壓差分信號(LVDS―LowVoltageDifferentialSignaling)接口方式的液晶模塊,又進一步分析了LVDS接口信號原理。 在深入分析了液晶顯示器驅動原理和LVDS接口特性的基礎上,基于FPGA設計了控制顯示器行/場同步信號和顯示像素信號輸出LVDS接口的驅動電路,并采用高性價比的FPGA芯片EP1C3T144和LVDS發送器芯片DS90C387制作和調試了相應的電路。 同時,蘇州友達光電有限公司為液晶顯示模塊的CCFL(ColdCathodeFluorescentLamp)背光源提供一塊逆變器。針對該逆變器,本文設計了基于單片機、D/A轉換器和三端可調穩壓電源模塊的輸出可調的直流穩壓電源來控制逆變器的工作,從而實現了對背光源亮暗的調節。該電源電路能將輸出的電壓值的大小用數碼管實時的顯示出來。 經過實際調試運行,本文設計的LVDS接口的TFT液晶顯示模塊驅動電路,和單片機控制的直流穩壓可調電源,能夠有效驅動TFT-LCD,并控制其像素的顯示。
上傳時間: 2022-05-31
上傳用戶:
引言伺服電機屬于一類控制電機,分為直流伺服電機和交流伺服電機兩種。由于交流伺服電機具有體積小、重量輕、大轉矩輸出、低慣量和良好的控制性能等優點,故被廣泛地應用于自動控制系統和自動檢測系統中作為執行元件,將控制電信號轉換為轉軸的機械轉動,由于伺服電機定位精度相當高,現代位置控制系統已越來越多地采用以交流伺服電機為主要部件的位置控制系統,本文的設計也正是用于噴印機的位置控制系統之中。1總體設計方案本控制系統選用松下MSMA082AIC型交流伺服電機,通過以單片機控制器實現對伺服電機的控制。同服電機的控制方式主要有位置控制、速度控制兩種,為了提高其帶動噴頭運行的平穩性,選用了速度控制方式實現對伺服電機的控制,以利用伺服電機系統自帶的s型曲線控制模型,達到理想的控制效果。系統組成框圖如圖1所示,其中單片機控制器向伺服驅動器輸出控制信號,再通過伺服驅動器驅動伺服電機按要求動作,同時,控制器接收固定在祠服電機轉軸上的光電編碼盤隨著電機轉動而產生的反饋脈沖信號,以實現對伺服電機帶動的噴頭運行位置的檢測控制,形成團環控制系統。為了實現對噴印位置的精確控制,所以選用了分辨率為2000p/r的光電編碼盤作位置傳感單元,將伺服電機轉軸的轉角位置變換成電脈沖信號,以供單片機控制器對噴印位置進行跟蹤控制。
上傳時間: 2022-06-01
上傳用戶:
特點:o ARM? Cortex?-M4 CPU 平臺o 高達150MHz 的高性能Cortex?-M4 處理器o 集成FPU 和MPUo 內存o 512KB 片上SRAMo 2KB 至512KB 可編程保持存儲區o 閃存o 1MB 集成閃存o 原地執行NOR 閃存接口,在閃存中執行時接近0 等待狀態o 供電和復位管理系統o 片上穩壓器,支持1.7V-3.6V 輸入o 上電復位(POR)o 時鐘管理o 10-30MHz 晶體振蕩器o 內部16MHz RCo 32kHz 晶體振蕩器o 內部32kHz RCo 具有可編程輸出頻率的低功耗PLLo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真隨機數發生器)的簡單加密引擎o 定時器/計數器o 1x 系統節拍定時器o 4x 32 位定時器o 1x 看門狗定時器o 功耗(待確認)o 滿載:待定uA/MHz @ 25°Co 運行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存儲器o 待機:待定@ 25°C,內部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 樣本o 可通過8:1 多路復用器選擇輸入o 1 個帶有集成PHY 的USB 2.0 高速雙角色端口o 兩個SD / SDIO 主機接口o SD/SDIO 2.0 模式:時鐘高達50MHzo LCD 控制器o 分辨率高達480x320o 6800 和8080 異步模式(8 位)o JTAG 調試功能o 3 個PWM(6 個輸出),3 個捕捉和3 個QEP 模塊o 4x UART,帶有HW 流控制,最高可達4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高達25MHz,1x SPI 從器件高達10MHzo 32 個GPIOo 68 引腳QFN 封裝o 溫度范圍:-40 至85°C4.1 帶FPU 內核的ARM?CORTEX?-M4帶有FPU 處理器的ARM?Cortex?-M4 是一款32 位RISC 處理器,具有出色的代碼和功率效率。它支持一組DSP 指令,以允許高效執行信號處理算法,非常適合于可穿戴和其他嵌入式市場。集成的單精度FPU(浮點單元)便于重用第三方庫,從而縮短開發時間。內部內存保護單元(MPU)用于管理對內的訪問,以防止一個任務意外破壞另一個活動任務使用的內存。集成緊密耦合的嵌套向量中斷控制器,提供多達16 個優先級。4.2 系統內存Bock 包含512kB 零等待狀態SRAM,非常適合于當今算法日益增長的需求。同時,內存被細分為更小的區,從而可以單獨地關閉以降低功耗。4.3 閃存和XIP 單元提供1MB 的集成NOR 閃存,以支持CPU 直接執行。為了提高性能,XIP 單元具有集成的緩存系統。緩沖內存與系統內存共享。與從系統內存運行性能相比,XIP 單元使得許多應用程序的運行接近100%。4.4 ROM集成ROM 固件包含通過NOR 閃存正常引導所需的引導加載程序,支持用于批量生產的閃存編程,還包括用于調試目的的UART 和USB 啟動功能。
標簽: tg401
上傳時間: 2022-06-06
上傳用戶:qdxqdxqdxqdx
ADS1256 是TI(Texas I nstruments )公司推出的一款低噪聲高分辨率的24 位Si gma - Delta("- #)模數轉換器(ADC)。"- #ADC 與傳統的逐次逼近型和積分型ADC 相比有轉換誤差小而價格低廉的優點,但由于受帶寬和有效采樣率的限制,"- #ADC 不適用于高頻數據采集的場合。該款ADS1256 可適合于采集最高頻率只有幾千赫茲的模擬數據的系統中,數據輸出速率最高可為30K 采樣點/秒(SPS),有完善的自校正和系統校正系統, SPI 串行數據傳輸接口。本文結合筆者自己的應用經驗,對該ADC 的基本原理以及應用做簡要介紹。ADs1256 的總體電氣特性下面介紹在使用ADs1256 的過程中要注意的一些電氣方面的具體參數:模擬電源(AVDD )輸入范圍+ 4 . 75V !+ 5 .25V,使用的典型值為+ 5 .00V;數字電源(DVDD )輸入范圍+ 1 . 8V !+ 3 .6V,使用的典型值+ 3 .3V;參考電壓值(VREF= VREFP- VREFN)的范圍+ 0 .5V!+ 2 .6V,使用的典型值為+ 2 .5V;耗散功率最大為57mW;每個模擬輸入端(AI N0 !7 和AI NC M)相對于模擬地(AGND)的絕對電壓值范圍在輸入緩沖器(BUFFER)關閉的時候為AGND-0 .1 !AVDD+ 0 . 1 ,在輸入緩沖器打開的時候為AGND !AVDD-2 .0 ;滿刻度差分模擬輸入電壓值(VI N = AI NP -AI NN)為+ /-(2VREF/PGA);數字輸入邏輯高電平范圍0 .8DVDD!5 .25V(除D0 !D3 的輸入點平不可超過DVDD 外),邏輯低點平范圍DGND!0 .2DVDD;數字輸出邏輯高電平下限為0 .8DVDD,邏輯低電平上限為0 .2DVDD,輸出電流典型值為5mA;主時鐘頻率由外部晶體振蕩器提供給XTAL1和XTAL2 時,要求范圍為2 M!10 MHz ,僅由CLKI N 輸入提供時,范圍為0 .1 M!10 MHz 。
上傳時間: 2022-06-10
上傳用戶: