Sigma-Delta A/D轉(zhuǎn)換器利用過(guò)采樣,噪聲整形和數(shù)字濾波技術(shù),有效衰減了輸出信號(hào)帶內(nèi)的量化噪聲,提高了信噪比。與傳統(tǒng)的Nyquist轉(zhuǎn)換器相比,它降低了對(duì)模擬電路性能指標(biāo)和元件精度的要求,簡(jiǎn)化了模擬電路的設(shè)計(jì),降低了生產(chǎn)成本。 本論文在對(duì)Sigma-Delta A/D轉(zhuǎn)換器原理研究的基礎(chǔ)上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過(guò)采樣率,6.4MHz的采樣頻率,設(shè)計(jì)了一個(gè)主要應(yīng)用于音頻信號(hào)處理的Sigma-Delta A/D轉(zhuǎn)換器,分辨率達(dá)到16位。在調(diào)制器的設(shè)計(jì)中,本文采用了多級(jí)噪聲整形MASH(2-1)級(jí)聯(lián)調(diào)制器結(jié)構(gòu),同時(shí),考慮了各種非理想因素對(duì)系統(tǒng)性能的影響,在SDtoolbox工具的幫助下使用Simulink進(jìn)行調(diào)制器系統(tǒng)設(shè)計(jì)。并使用Cadence Spectre對(duì)模塊電路進(jìn)行設(shè)計(jì)仿真,包括運(yùn)放,比較器,帶隙基準(zhǔn)電壓源,CMOS開(kāi)關(guān),非交疊時(shí)鐘產(chǎn)生電路等。在數(shù)字抽取濾波器的設(shè)計(jì)中,采用了分級(jí)抽取技術(shù),使用MATLAB軟件中的SPTool和FDATool工具對(duì)各級(jí)抽取濾波器進(jìn)行優(yōu)化設(shè)計(jì)。并在原有的濾波器算法的基礎(chǔ)上,采用了CIC濾波器和半帶濾波器,設(shè)計(jì)出了運(yùn)算量和存儲(chǔ)量都相對(duì)少的三級(jí)抽取濾波器系統(tǒng),大大降低了功耗和面積。 論文的仿真結(jié)果表明,所設(shè)計(jì)的Sigma-Delta A/D轉(zhuǎn)換器信噪比達(dá)到102.3dB,滿(mǎn)足系統(tǒng)需要的16位精度要求。 關(guān)鍵詞:Sigma-Ddta; 信噪比; 多級(jí)噪聲整形; 數(shù)字抽取濾波器
標(biāo)簽: SigmaDelta 音頻 模數(shù)轉(zhuǎn)換器
上傳時(shí)間: 2013-06-27
上傳用戶(hù):songyuncen
隨著無(wú)線(xiàn)通信技術(shù)的不斷發(fā)展和社會(huì)需求的日益增長(zhǎng),對(duì)通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來(lái)越大?,F(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對(duì)功率放大器的非線(xiàn)性非常敏感,加上現(xiàn)代通信系統(tǒng)對(duì)功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線(xiàn)性度,這就使功率放大器線(xiàn)性化技術(shù)成為無(wú)線(xiàn)通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對(duì)功率放大器的線(xiàn)性化技術(shù)進(jìn)行了系統(tǒng)的研究。首先,介紹功率放大器的非線(xiàn)性特性、記憶效應(yīng)產(chǎn)生原理和常見(jiàn)的各種線(xiàn)性化技術(shù),重點(diǎn)研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無(wú)記憶模型和有記憶模型,以及兩種實(shí)用的預(yù)失真實(shí)現(xiàn)方法--查表法和多項(xiàng)式法,在此基礎(chǔ)上重點(diǎn)研究了基于QRD_RLS自適應(yīng)算法的記憶多項(xiàng)式法預(yù)失真技術(shù),對(duì)該算法進(jìn)行了Matlab仿真分析,為后面的FPGA實(shí)現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實(shí)現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實(shí)現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細(xì)闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實(shí)現(xiàn),從而在FPGA上實(shí)現(xiàn)了數(shù)字預(yù)失真。 在軟件無(wú)線(xiàn)電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項(xiàng)式法的數(shù)字預(yù)失真的FPGA設(shè)計(jì),并且在硬件平臺(tái)上檢驗(yàn)了預(yù)失真效果。
標(biāo)簽: FPGA 射頻功放 數(shù)字預(yù)失真
上傳時(shí)間: 2013-04-24
上傳用戶(hù):84425894
焊有元件的印制電路板在線(xiàn)測(cè)試是印制電路板生產(chǎn)過(guò)程中的一個(gè)重要環(huán)節(jié),關(guān)系著整個(gè)電子產(chǎn)品的質(zhì)量。本文在深入研究國(guó)內(nèi)外印制電路板自動(dòng)測(cè)試技術(shù)的基礎(chǔ)上,結(jié)合當(dāng)前先進(jìn)的電子技術(shù),設(shè)計(jì)出一套高性能,低價(jià)位,小體積,便于攜帶和操作的印制電路板在線(xiàn)測(cè)試儀。 本文設(shè)計(jì)的在線(xiàn)測(cè)試儀系統(tǒng)包括控制器電路、信號(hào)發(fā)生電路、信號(hào)采集電路、元件測(cè)試電路、USB通信電路和開(kāi)關(guān)矩陣電路等,其中控制器電路是以FPGA可編程控制芯片為核心,負(fù)責(zé)控制下位機(jī)其它所有電路的正常工作,并實(shí)現(xiàn)與上位機(jī)間的通信。 針對(duì)模擬元件的測(cè)試,本文首先探討了對(duì)印制電路板上模擬元件測(cè)試時(shí)的隔離原理,繼而詳細(xì)闡述了電阻、電容(電感)、二極管、三極管、運(yùn)算放大器等的測(cè)試方法,并分別設(shè)計(jì)了硬件測(cè)試電路。因?yàn)闇y(cè)試時(shí)需向被測(cè)元件施加測(cè)試激勵(lì)信號(hào),本文設(shè)計(jì)并完成了一信號(hào)發(fā)生電路,可輸出幅值可調(diào)的直流恒壓源信號(hào)和直流恒流源信號(hào)、幅值和頻率都可調(diào)的交流信號(hào)。 針對(duì)數(shù)字器件的測(cè)試,本文將數(shù)字器件分為兩種,一種為具有邊界掃描功能單元的器件,另一類(lèi)為非邊界掃描器件,并分別對(duì)兩種類(lèi)型的數(shù)字器件的測(cè)試原理和方法進(jìn)行了詳細(xì)的描述,在文中給出了相關(guān)的硬件測(cè)試電路圖。 本設(shè)計(jì)中,所有測(cè)試激勵(lì)信號(hào)經(jīng)測(cè)試電路后輸出的測(cè)試結(jié)果都是直流電壓信號(hào),所以本文設(shè)計(jì)了一通用信號(hào)采集電路來(lái)完成對(duì)測(cè)試結(jié)果的取樣。本文還設(shè)計(jì)了開(kāi)關(guān)矩陣電路,用于將被測(cè)印制電路板上的元件接入到測(cè)試電路中。對(duì)通信電路的設(shè)計(jì),本文采用USB通信方式與上位機(jī)進(jìn)行有效的數(shù)據(jù)交換,并通過(guò)USB接口芯片完成了硬件電路的設(shè)計(jì)。 在軟件方面,本文采用NiosⅡ C語(yǔ)言完成所有軟件設(shè)計(jì),以協(xié)助硬件部分來(lái)完成對(duì)印制電路板的測(cè)試工作。 本文已完成各部分電路試驗(yàn)及系統(tǒng)聯(lián)調(diào),試驗(yàn)證明設(shè)計(jì)達(dá)到了項(xiàng)目預(yù)定要求。
標(biāo)簽: FPGA ICT 在線(xiàn)測(cè)試儀
上傳時(shí)間: 2013-08-02
上傳用戶(hù):fywz
隨著圖像分辨率的越來(lái)越高,軟件實(shí)現(xiàn)的圖像處理無(wú)法滿(mǎn)足實(shí)時(shí)性的需求;同時(shí)FPGA等可編程器件的快速發(fā)展使得硬件實(shí)現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國(guó)內(nèi)外的一個(gè)熱門(mén)領(lǐng)域。 本文在FPGA平臺(tái)上,用Verilog HDL實(shí)現(xiàn)了一個(gè)研究圖像處理算法的可重復(fù)配置的硬件模塊架構(gòu),架構(gòu)包括PC機(jī)預(yù)處理和通信軟件,控制模塊,計(jì)算單元,存儲(chǔ)器模塊和通信適配模塊五個(gè)部分。其中的計(jì)算模塊負(fù)責(zé)具體算法的實(shí)現(xiàn),根據(jù)不同的圖像處理算法可以獨(dú)立實(shí)現(xiàn)。架構(gòu)為計(jì)算模塊實(shí)現(xiàn)了一個(gè)可添加、移出接口,不同的算法設(shè)計(jì)只要符合該接口就可以方便的加入到模塊架構(gòu)中來(lái)進(jìn)行調(diào)試和運(yùn)行。 在硬件架構(gòu)的基礎(chǔ)上本文實(shí)現(xiàn)了排序?yàn)V波,中值濾波,卷積運(yùn)算及高斯濾波,形態(tài)學(xué)算子運(yùn)算等經(jīng)典的圖像處理算法。討論了FPGA的圖像處理算法的設(shè)計(jì)方法及優(yōu)化策略,通過(guò)性能分析,F(xiàn)PGA實(shí)現(xiàn)圖像處理在時(shí)間上比軟件處理有了很大的提高;通過(guò)結(jié)果的比較,發(fā)現(xiàn)FPGA的處理結(jié)果達(dá)到了軟件處理幾乎同等的效果水平。最后本文在實(shí)現(xiàn)較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進(jìn),提高了算法的可用性,同時(shí)為進(jìn)一步的研究提供了更加便利的平臺(tái)。 整個(gè)設(shè)計(jì)都是在ISE8.2和ModelSim第三方仿真軟件環(huán)境下開(kāi)發(fā)的,在xilinx的Spartan-3E XC3S500E硬件平臺(tái)上實(shí)現(xiàn)。在軟件仿真過(guò)程中利用了ISE8.2自帶仿真工具和ModelSim結(jié)合使用。 本課題為制造FPGA的專(zhuān)用圖像處理芯片做了有益的探索性研究,為實(shí)現(xiàn)FPGA為核心處理芯片的實(shí)時(shí)圖像處理系統(tǒng)有著積極的作用。
上傳時(shí)間: 2013-07-29
上傳用戶(hù):愛(ài)順不順
目前在各行各業(yè)中應(yīng)用種類(lèi)繁多的測(cè)量?jī)x器隨著儀器性能指標(biāo)要求的逐漸提升以及功能的不斷拓展,對(duì)儀器控制系統(tǒng)的實(shí)時(shí)性和集成化程度等性能的要求也越來(lái)越高。目前發(fā)展的趨勢(shì)是開(kāi)放式、集成度向芯片級(jí)靠攏的高實(shí)時(shí)性?xún)x器。針對(duì)目前傳統(tǒng)的系統(tǒng)設(shè)計(jì)存在著功能簡(jiǎn)單、速度慢、實(shí)時(shí)性差、對(duì)數(shù)據(jù)的再加工處理能力極為有限等問(wèn)題,本文根據(jù)課題需要提出了一種基于ARM+FPGA架構(gòu)的高速實(shí)時(shí)數(shù)據(jù)采集嵌入式系統(tǒng)方案,應(yīng)用在小功率半導(dǎo)體測(cè)量?jī)x器上。方案采用三星S3C2410的ARM處理器進(jìn)行管理控制,處理數(shù)據(jù),界面顯示;Altera公司的Cyclone系列的1C12 FPGA器件用來(lái)進(jìn)行高速數(shù)據(jù)采集,提高了系統(tǒng)的實(shí)時(shí)性和集成化程度。 本文首先給出了ARM+FPGA架構(gòu)的總體設(shè)計(jì)。硬件方面,簡(jiǎn)要討論了ARM處理器的特點(diǎn)和優(yōu)勢(shì),F(xiàn)PGA在高速采集和并行性上的優(yōu)勢(shì),給出了硬件的總體結(jié)構(gòu)和主要部件及相關(guān)接口。軟件方面,研究了基于嵌入式Linux的嵌入式系統(tǒng)的構(gòu)建和BootLoader的啟動(dòng)以及內(nèi)核和根文件系統(tǒng)的結(jié)構(gòu),構(gòu)建了嵌入式Linux系統(tǒng)包括建立交叉開(kāi)發(fā)環(huán)境,修改移植BootLoader和裁減移植Linux內(nèi)核,并且根據(jù)課題實(shí)際需要精簡(jiǎn)建立了根文件系統(tǒng)。 為了滿(mǎn)足測(cè)量?jī)x器的實(shí)時(shí)性,設(shè)計(jì)了ARM與FPGA的高速數(shù)據(jù)采集接口。進(jìn)行了FPGA內(nèi)部與ARM接口相關(guān)部分的硬件電路設(shè)計(jì);通過(guò)分析ARM與FPGA內(nèi)部時(shí)序的差異,針對(duì)ARM與FPGA內(nèi)部FIFO時(shí)序不匹配的問(wèn)題,解決了測(cè)量?jī)x器中高速數(shù)據(jù)采集與處理速度不匹配的問(wèn)題。接著,通過(guò)研究Linux設(shè)備驅(qū)動(dòng)基本原理和驅(qū)動(dòng)程序的開(kāi)發(fā)過(guò)程,設(shè)計(jì)了Linux下的FPGA數(shù)據(jù)采集接口驅(qū)動(dòng)程序,并且實(shí)現(xiàn)了中斷傳輸。使得FPGA芯片通過(guò)高效可靠的驅(qū)動(dòng)程序可以很好的與ARM進(jìn)行通訊。 最后為了方便用戶(hù)操作,進(jìn)行了人機(jī)交互系統(tǒng)的設(shè)計(jì)。為了降低成本和提高實(shí)用性利用FPGA芯片剩余的資源實(shí)現(xiàn)了對(duì)PS/2鍵盤(pán)鼠標(biāo)接口的控制,應(yīng)用到系統(tǒng)中,大大提高了人機(jī)交互能力;通過(guò)比較分析目前比較流行的幾種嵌入式GUI圖形設(shè)計(jì)工具的優(yōu)缺點(diǎn),結(jié)合課題的實(shí)際情況選擇了MiniGUI作為課題圖形界面的開(kāi)發(fā)。根據(jù)具體要求設(shè)計(jì)了適合測(cè)量?jī)x器方面上使用的人機(jī)交互界面,并且移植到了ARM平臺(tái)上,給測(cè)量?jī)x器的使用提供了更好的交互操作。 本課題完成了嵌入式Linux開(kāi)發(fā)環(huán)境的建立,針對(duì)課題實(shí)際硬件電路設(shè)計(jì)修改移植了bootloader,裁減移植了內(nèi)核以及根文件系統(tǒng)的建立;設(shè)計(jì)了FPGA內(nèi)部硬件電路,解決了接口中ARM與FPGA時(shí)序不匹配的問(wèn)題,實(shí)現(xiàn)了ARM與FPGA之間的高速數(shù)據(jù)采集;設(shè)計(jì)了高速采集接口在嵌入式Linux下的驅(qū)動(dòng)程序以及中斷傳輸和應(yīng)用程序;合理設(shè)計(jì)了適合測(cè)量?jī)x器使用的人機(jī)交互界面,并巧妙設(shè)計(jì)了PS/2鍵盤(pán)鼠標(biāo)接口,進(jìn)一步提高了交互操作。
標(biāo)簽: ARMFPGA 嵌入式系統(tǒng)設(shè)計(jì) 測(cè)量?jī)x器
上傳時(shí)間: 2013-06-21
上傳用戶(hù):01010101
心血管系統(tǒng)疾病是現(xiàn)今世界上發(fā)病率和死亡率最高的疾病之一。T波交替(T-wavealtemans,TWA)作為一種非穩(wěn)態(tài)的心電變異性現(xiàn)象,是指心電T波段振幅、形態(tài)甚至極性逐拍交替變化。大量研究表明,TWA與室性心律失常、心臟性猝死等有直接密切的關(guān)系,已成為一種無(wú)創(chuàng)獨(dú)立性預(yù)測(cè)指標(biāo)。隨著數(shù)字信號(hào)處理技術(shù)和計(jì)算機(jī)技術(shù)的迅速發(fā)展,微伏級(jí)的TWA已經(jīng)可以被檢出,并且精度越來(lái)越高。本文以T波交替檢測(cè)為中心,基于ARM給出了T波交替檢測(cè)技術(shù)原理性樣機(jī)的硬件及軟件,實(shí)現(xiàn)實(shí)時(shí)監(jiān)護(hù)的目的。 在TWA檢測(cè)研究中,需要對(duì)心電信號(hào)進(jìn)行預(yù)處理,即信號(hào)去噪和特征點(diǎn)檢測(cè)。小波分析以其多分辨率的特性和表征時(shí)頻兩域信號(hào)局部特征的能力成為我們選取的心電信號(hào)自動(dòng)分析手段。文中采用小波變換將原始心電信號(hào)分解為不同頻段的細(xì)節(jié)信號(hào),根據(jù)三種主要噪聲的不同能量分布,采用自適應(yīng)閾值和軟硬閾值折衷處理策略用閾值濾波方法對(duì)原始信號(hào)進(jìn)行去噪處理:同時(shí)基于心電信號(hào)的特征點(diǎn)R峰對(duì)應(yīng)于Mexican-hat小波變換的極值點(diǎn),因此我們使用Mexican-hat小波檢測(cè)R峰,通過(guò)附加檢測(cè)方案確保了位置的準(zhǔn)確性,并根據(jù)需要提出了T波矩陣提取方法。 隨后文章介紹了T波交替的產(chǎn)生機(jī)理及研究進(jìn)展,分別從臨床應(yīng)用和檢測(cè)方法上展現(xiàn)了目前TWA的發(fā)展進(jìn)程,并利用了譜分析法、相關(guān)分析法和移動(dòng)平均修正算法分別從時(shí)域和頻域?qū)σ恍颖緮?shù)據(jù)進(jìn)行T波交替檢測(cè)。在檢測(cè)中譜分析法抗噪能力較強(qiáng),但作為一種頻域檢測(cè)方法,無(wú)法檢測(cè)非穩(wěn)態(tài)TWA信號(hào),而相關(guān)分析法受呼吸、噪聲影響較大,數(shù)據(jù)要求較高,因此可以在譜分析檢測(cè)為陽(yáng)性TWA基礎(chǔ)上,再對(duì)信號(hào)進(jìn)行相關(guān)分析,從而克服自身算法缺陷,確定交替幅度和時(shí)間段。最后對(duì)影響檢測(cè)結(jié)果的因素進(jìn)行討論研究,從而降低檢測(cè)誤差。 文章還設(shè)計(jì)了T波交替檢測(cè)技術(shù)原理性樣機(jī)的關(guān)鍵部分電路和軟件框架。硬件部分圍繞ARM核的Samsung S3C44BOX為核心,設(shè)計(jì)了該樣機(jī)的關(guān)鍵電路,包括采集模塊、數(shù)據(jù)處理模塊(外部存儲(chǔ)電路、通信接口電路等)。其中在采集模塊中針對(duì)心電信號(hào)是微弱信號(hào)并且干擾大的特點(diǎn),采用了具有高共模抑制比和高輸入阻抗的分級(jí)放大電路,有效的提取了信號(hào)分量:A/D轉(zhuǎn)換電路保證了信號(hào)量化的高精度。利用USB接口芯片和刪內(nèi)部異步串行通訊實(shí)現(xiàn)系統(tǒng)與外界聯(lián)系。系統(tǒng)軟件中首先介紹了系統(tǒng)的軟件開(kāi)發(fā)環(huán)境,然后給出了心電信號(hào)分析及處理程序設(shè)計(jì)流程圖及實(shí)現(xiàn),使它們共同完成系統(tǒng)的軟件監(jiān)護(hù)功能。
標(biāo)簽: ARM 檢測(cè)技術(shù)
上傳時(shí)間: 2013-07-27
上傳用戶(hù):familiarsmile
超聲波電機(jī)是一種全新原理的直接驅(qū)動(dòng)電機(jī),它利用壓電陶瓷逆壓電效應(yīng)激發(fā)的超聲振動(dòng)作為驅(qū)動(dòng)力,通過(guò)定轉(zhuǎn)子間的摩擦力來(lái)驅(qū)動(dòng)轉(zhuǎn)子運(yùn)動(dòng)。與傳統(tǒng)的電磁電機(jī)相比,它具有低速大轉(zhuǎn)矩、無(wú)電磁干擾、動(dòng)作相應(yīng)快、運(yùn)行無(wú)噪聲、無(wú)輸入自鎖等卓越特性,在非連續(xù)運(yùn)動(dòng)領(lǐng)域、精密控制領(lǐng)域要比傳統(tǒng)的電磁電機(jī)性能優(yōu)越得多。超聲波電機(jī)在工業(yè)控制系統(tǒng)、汽車(chē)專(zhuān)用電器、精密儀器儀表、辦公自動(dòng)化設(shè)備、智能機(jī)器人等領(lǐng)域有廣闊的應(yīng)用前景,近年來(lái)倍受科技界和工業(yè)界的重視,成為當(dāng)前機(jī)電控制領(lǐng)域的一個(gè)研究熱點(diǎn)。 本文主要研究了行波型超聲波電機(jī)的嵌入式驅(qū)動(dòng)控制系統(tǒng)設(shè)計(jì)。系統(tǒng)是基于ARM嵌入式微控芯片設(shè)計(jì)的。全文共分為6部分。第一章主要介紹了國(guó)內(nèi)外超聲波電機(jī)驅(qū)動(dòng)控制技術(shù)在國(guó)內(nèi)外的發(fā)展?fàn)顩r,ARM芯片的結(jié)構(gòu)原理以及本課題的選題意義。第二章在前人的研究基礎(chǔ)上做了系統(tǒng)仿真,為系統(tǒng)的硬件設(shè)計(jì)提供設(shè)計(jì)指導(dǎo)。第三章提出了基于ARM的超聲波電機(jī)嵌入式驅(qū)動(dòng)控制系統(tǒng)設(shè)計(jì)方案,并介紹了系統(tǒng)各個(gè)模塊的設(shè)計(jì)與調(diào)試的過(guò)程和結(jié)果。第四章介紹了uC/OS-Ⅱ操作系統(tǒng)在ARM上的移植,以及基于該操作系統(tǒng)的電機(jī)控制系統(tǒng)軟件設(shè)計(jì)流程。第五章介紹了系統(tǒng)各子程序的設(shè)計(jì),速度控制與定位控制的算法設(shè)計(jì),以及系統(tǒng)調(diào)試的結(jié)果。第六章總結(jié)了本論文的主要貢獻(xiàn)、存在問(wèn)題以及后續(xù)課題的研究方向。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):gpyz253344
隨著現(xiàn)代計(jì)算機(jī)技術(shù)和互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)成為了當(dāng)前信息行業(yè)最熱門(mén)的焦點(diǎn)之一。ARM以其高性能低功耗的特點(diǎn)成為目前主流的32位嵌入式處理器而在數(shù)碼產(chǎn)品中廣泛使用,隨著數(shù)碼相機(jī)的普及,數(shù)碼相框產(chǎn)品得到推廣,數(shù)碼相框通過(guò)一個(gè)液晶的屏幕顯示數(shù)碼照片而非紙質(zhì)照片,數(shù)碼相框比普通相框更靈活多變,也給現(xiàn)在日益使用的數(shù)碼相片一個(gè)新的展示空間。在嵌入式操作系統(tǒng)方面,uC/OS—Ⅱ憑借其小內(nèi)核、多任務(wù)、豐富的系統(tǒng)服務(wù)、容易使用以及源碼公開(kāi)等特點(diǎn)被嵌入式系統(tǒng)開(kāi)發(fā)者廣泛用在各種嵌入式設(shè)備開(kāi)發(fā)中。uC/FS嵌入式文件系統(tǒng)由于穩(wěn)定性,可移植性以及與uC/OS—Ⅱ內(nèi)核的相兼容被廣泛用在基于uC/OS—Ⅱ的嵌入式系統(tǒng)開(kāi)發(fā)中。NAND Flash存儲(chǔ)器由于其大容量數(shù)據(jù)存儲(chǔ)、高速存取速度、易于擦除和重寫(xiě)、功耗小等特點(diǎn)被廣泛應(yīng)用于便攜式電子設(shè)備的數(shù)據(jù)存儲(chǔ)、嵌入式系統(tǒng)的程序存儲(chǔ)載體中。 本論文的硬件工作平臺(tái)是艾科公司研發(fā)的數(shù)碼相框芯片方案ARK1600,該平臺(tái)集成了嵌入式系統(tǒng)設(shè)計(jì)所需的相關(guān)硬件模塊。本論文的主要設(shè)計(jì)目標(biāo)是在該平臺(tái)上實(shí)現(xiàn)NAND Flash存儲(chǔ)設(shè)備驅(qū)動(dòng)的系統(tǒng)級(jí)方案,即在ARK1600平臺(tái)上通過(guò)構(gòu)建uC/OS—Ⅱ操作系統(tǒng)以及uC/FS文件系統(tǒng)來(lái)實(shí)現(xiàn)NAND Flash設(shè)備驅(qū)動(dòng)掛接。本論文是在Windows環(huán)境下通過(guò)ARM ADS實(shí)現(xiàn)代碼的編譯,通過(guò)Multi—ICE進(jìn)行前期調(diào)試以及USB—Debug進(jìn)行后期的系統(tǒng)整合調(diào)試。 本論文的主要研究工作具體涉及以下三個(gè)的方面:首先研究了ARM相關(guān)構(gòu)架以及uC/OS—Ⅱ操作系統(tǒng)的特點(diǎn),并在此基礎(chǔ)上移植uC/OS—Ⅱ操作系統(tǒng)到ARK1600平臺(tái),分析ARK1600硬件體系結(jié)構(gòu)的基礎(chǔ)上詳細(xì)分析了BootLoader的相關(guān)概念,并重點(diǎn)闡述了NAND BootLoader程序設(shè)計(jì)與實(shí)現(xiàn)過(guò)程;其次在文件系統(tǒng)方面,本論文成功移植uC/FS嵌入式文件系統(tǒng)到ARK1600平臺(tái),在移植的過(guò)程中采用了動(dòng)態(tài)文件緩沖區(qū)算法提高了該文件系統(tǒng)的數(shù)據(jù)傳輸效率;最后重點(diǎn)討論了NAND Flash驅(qū)動(dòng)在ARK1600的實(shí)現(xiàn),主要分析了NAND Flash的數(shù)據(jù)存儲(chǔ)結(jié)構(gòu),并從物理層,邏輯層和文件系統(tǒng)接口層三個(gè)方面具體分析了NAND Flash驅(qū)動(dòng)程序的實(shí)現(xiàn),并在NAND Flash邏輯層驅(qū)動(dòng)實(shí)現(xiàn)時(shí)通過(guò)采用壞塊處理表算法實(shí)現(xiàn)了NAND的磨損均衡問(wèn)題。
上傳時(shí)間: 2013-07-31
上傳用戶(hù):xcy122677
當(dāng)今嵌入式技術(shù)的發(fā)展突飛猛進(jìn),嵌入式系統(tǒng)在很多產(chǎn)業(yè)中得到廣泛應(yīng)用并逐步改變著這些產(chǎn)業(yè)。嵌入式技術(shù)的發(fā)展同樣也影響到了數(shù)控技術(shù)的發(fā)展。論文綜述了當(dāng)前開(kāi)放式數(shù)控系統(tǒng)國(guó)內(nèi)外發(fā)展現(xiàn)狀,并分析了幾種主流開(kāi)放式數(shù)控系統(tǒng)體系結(jié)構(gòu)的優(yōu)缺點(diǎn),進(jìn)而提出了利用ARM處理器和Windows CE操作系統(tǒng)開(kāi)發(fā)一個(gè)基于ARM-WinCE嵌入式數(shù)控系統(tǒng)的原型系統(tǒng)的想法。 論文論述了如何構(gòu)建ARM-WinCE數(shù)控系統(tǒng)基于S3C2410開(kāi)發(fā)板的硬件平Z口-x和基于Windows CE.Net的軟件平臺(tái);在ARM微處理器上構(gòu)建了基于Windows CE的數(shù)控操作系統(tǒng)內(nèi)核,并利用VIVI Boot Loader把定制的映像加載到S3C2410開(kāi)發(fā)板中去。 本文重點(diǎn)針對(duì)ARM處理器芯片,利用流接口驅(qū)動(dòng)程序結(jié)構(gòu)實(shí)現(xiàn)了藍(lán)牙串口驅(qū)動(dòng)程序的開(kāi)發(fā),實(shí)現(xiàn)了ARM-WinCE數(shù)控系統(tǒng)中機(jī)床控制器和移動(dòng)控制器的藍(lán)牙通信;研究了如何利用S3C2410處理器的PWM定時(shí)器和Windows CE的中斷機(jī)制進(jìn)行數(shù)控系統(tǒng)的實(shí)時(shí)控制。
標(biāo)簽: ARMWindowsCE 嵌入式 數(shù)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):klin3139
加密算法一直在信息安全領(lǐng)域起著無(wú)可替代的作用,它直接影響著國(guó)家的未來(lái)和發(fā)展.隨著密碼分析水平、芯片處理能力和計(jì)算技術(shù)的不斷進(jìn)步,原有的數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)算法及其變形的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實(shí)現(xiàn)速度、代碼大小和跨平臺(tái)性均難以繼續(xù)滿(mǎn)足新的應(yīng)用需求.在未來(lái)的20年內(nèi),高級(jí)加密標(biāo)準(zhǔn)(AES)將替代DES成為新的數(shù)據(jù)加密標(biāo)準(zhǔn).高級(jí)加密標(biāo)準(zhǔn)算法是采用對(duì)稱(chēng)密鑰密碼實(shí)現(xiàn)的分組密碼,支持128比特分組長(zhǎng)度及128比特、192比特與256比特可變密鑰長(zhǎng)度.無(wú)論在反饋模式還是在非反饋模式中使用AES算法,其軟件和硬件對(duì)計(jì)算環(huán)境的適應(yīng)性強(qiáng),性能穩(wěn)定,密鑰建立時(shí)間優(yōu)良,密鑰靈活性強(qiáng).存儲(chǔ)需求量低,即使在空間有限的環(huán)境使用也具備良好的性能.在分析高級(jí)加密標(biāo)準(zhǔn)算法原理的基礎(chǔ)上,描述了圈變換及密鑰擴(kuò)展的詳細(xì)編制原理,用硬件描述語(yǔ)言(VHDL)描述了該算法的整體結(jié)構(gòu)和算法流程.詳細(xì)論述了分組密碼的兩種運(yùn)算模式(反饋模式和非反饋模式)下算法多種體系結(jié)構(gòu)的實(shí)現(xiàn)原理,重點(diǎn)論述了基本體系結(jié)構(gòu)、循環(huán)展開(kāi)結(jié)構(gòu)、內(nèi)部流水線(xiàn)結(jié)構(gòu)、外部流水線(xiàn)結(jié)構(gòu)、混合流水線(xiàn)結(jié)構(gòu)及資源共享結(jié)構(gòu)等.最后在XILINX公司XC2S300E芯片的基礎(chǔ)上,采用自頂向下設(shè)計(jì)思想,論述了高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)方法,提出了具體模塊劃分方法并對(duì)各個(gè)模塊的實(shí)現(xiàn)進(jìn)行了詳細(xì)論述.圈變換采用內(nèi)部流水線(xiàn)結(jié)構(gòu),多個(gè)圈變換采用資源共享結(jié)構(gòu),密鑰調(diào)度與加密運(yùn)算并行執(zhí)行.占用芯片面積及引腳資源較少,在芯片選型方面具有很好的適應(yīng)性.
上傳時(shí)間: 2013-06-20
上傳用戶(hù):fairy0212
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1