采用按時間抽選的基4原位算法和坐標旋轉數字式計算機(CORDIC)算法實現了一個FFT實時譜分析系統。整個設計采用流水線工作方式,保證了系統的速度,避免了瓶勁的出現;整個系統采用FPGA實現,實驗表明,該系統既有DSP器件實現的靈活性又有專用FFT芯片實現的高速數據吞吐能力,可以廣泛地應用于數字信號處理的各個領域。
標簽: CORDIC FFT 算法 旋轉
上傳時間: 2013-09-01
上傳用戶:731140412
將各種元器件的封裝集成到一起,做了PDF文件,對Protel畫電路板的人很有幫助
標簽: 元器件 封裝 集成
上傳時間: 2013-09-13
上傳用戶:bpgfl
集成運放開發應用電路設計360例
標簽: 360 集成運放 應用電路
上傳時間: 2014-08-21
上傳用戶:541657925
本電路為寬帶直接變頻發射機模擬部分的完整實施方案(模擬基帶輸入、RF輸出)。通過使用鎖相環(PLL)和寬帶集成電壓控制振蕩器(VCO),本電路支持500 MHz至4.4 GHz范圍內的RF頻率。PLL中的LO執行諧波濾波,確保提供出色的正交精度。低噪聲LDO確保電源管理方案對相位噪聲和EVM沒有不利影響。這種器件組合可以提供500 MHz至4.4 GHz頻率范圍內業界領先的直接變頻發射機性能。
標簽: EVM 寬帶 發射機 直接變頻
上傳時間: 2013-11-23
上傳用戶:墻角有棵樹
肖特基二極管SR520-SR5100
標簽: SR 5100 520 肖特基二極管
上傳時間: 2013-11-04
上傳用戶:fdfadfs
集成運算放大器原理和運用
標簽: 集成運算放大器
上傳時間: 2013-10-09
上傳用戶:ligi201200
根據基帶成型濾波器的工作原理,文中設計出了一種基帶成型濾波器的數字實現方案。該方案首先運用MATALB仿真工具得到信號基帶成型后的仿真數據,并將仿真數據存儲在FPGA中,然后通過查表操作實現了數字基帶成型濾波器的功能。文中還給出了通過MODELSIM得到的信號基帶成型后的仿真結果,仿真結果表明,由該方案所設計的基帶成型濾波器可以很好地完成通信系統中信號的成型特性。
標簽: 基帶成形濾波器 數字設計
上傳時間: 2013-11-09
上傳用戶:563686540
§4.1 概述 §4.2 集成運放中的電流源電路 §4.3 集成運放電路簡介 §4.4 集成運放的性能指標及低頻等效電路 §4.5 集成運放的種類及選擇 §4.6 集成運放的使用
標簽: 集成運算 放大電路
上傳時間: 2013-11-24
上傳用戶:xuanchangri
為了對中頻PCM信號進行直接解調,提出一種全新的數字化PCM中頻解調器的設計方法。在實現過程中,采用大規模的FPGA芯片對位幀同步器進行了融合,便于設備的集成化和小型化。這種新型的中頻解調器比傳統的基帶解調器具有硬件成本低和誤碼率低等優點。
標簽: FPGA PCM 數字化 中頻
上傳時間: 2013-12-20
上傳用戶:jiangxiansheng
555 定時器是一種模擬和數字功能相結合的中規模集成器件。一般用雙極性工藝制作的稱為555,用CMOS 工藝制作的稱為7555,除單定時器外,還有對應的雙定時器556/7556。555 定時器的電源電壓范圍寬,可在4.5V~16V 工作,7555 可在3~18V 工作,輸出驅動電流約為200mA,因而其輸出可與TTL、CMOS 或者模擬電路電平兼容。
標簽: 555 時基集成 電路簡介
上傳時間: 2013-10-18
上傳用戶:農藥鋒6
蟲蟲下載站版權所有 京ICP備2021023401號-1