摘要本文介紹了一種用CPLD設計GPS數字通道相關器中C/A碼產生囂的方法,詳細分析了設計原理并給出了相應的仿真結果.這種設計方法已在我們研制的GPS,GLONASS兼容機中得到實際應用。
標簽: CPLD GPS 數字
上傳時間: 2013-09-01
上傳用戶:wangdean1101
JPEG2000分數位平面編碼器的fpga電路實現
標簽: JPEG 2000 fpga 分
上傳時間: 2013-09-03
上傳用戶:牛布牛
本人編寫的FPGA光電編碼器輸入模塊,沒有實驗,但仿真基本實現,希望有參考價值.
標簽: FPGA 光電編碼器 輸入 模塊
上傳用戶:s363994250
論文格式,內含Viterbi編解碼器的完整vhdl代碼,文件為.nh格式
標簽: Viterbi vhdl 編解碼器 代碼
上傳用戶:qiaoyue
基于CPLD-FPGA的半整數分頻器的設計,用于設計EDA
標簽: CPLD-FPGA 整數 分頻器
上傳用戶:pioneer_lvbo
JTAG CPLD實現源代碼,比用簡單并口調試器快5倍以上。\r\n以前總覺得簡單的并口jtag板速度太慢,特別是調試bootloader的時候,簡直難以忍受。最近沒什么事情,于是補習了幾天vhdl,用cpld實現了一個快速的jtag轉換板。cpld用epm7128stc100-15,晶振20兆,tck頻率5兆。用sjf2410作測試,以前寫50k的文件用時5分鐘,現在則是50秒左右。tck的頻率還可以加倍,但是不太穩定,而且速度的瓶頸已經不在tck這里,而在通訊上面了。\r\n
標簽: JTAG CPLD 源代碼
上傳時間: 2013-09-04
上傳用戶:LANCE
JTAG仿真器CPLD
標簽: JTAG CPLD 仿真器
上傳時間: 2013-09-05
上傳用戶:xuanjie
利用FPGA實現的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
標簽: FPGA 可編程 采樣
上傳時間: 2013-09-06
上傳用戶:z754970244
\r\n經典的Protel99se入門教程,孫輝著北京郵電大學出版社出版
標簽: Protel 99 se
上傳時間: 2013-09-11
上傳用戶:Yukiseop
Protel99se SDK\r\n\r\nProtel向用戶提供SDK軟件包。SDK軟件包包括:服務器生成向導和Protel API及相關文檔資料。\r\n\r\n 服務器生成向導是一個運行于設計資源管理器的插入式服務器,它為用戶生成第三方EDA軟件模板的原代碼和安裝文件(.INS文件),安裝文件用于將用戶開發的第三方EDA軟件安裝在設計資源管理器平臺上。服務器生成向導可以為用戶生成兩種格式的原代碼:Delphi和C++ Builder。\r\n\r\n為方便用戶開發第三方EDA軟件,Protel向用戶
標簽: Protel SDK 99 se
上傳時間: 2013-09-18
上傳用戶:txfyddz
蟲蟲下載站版權所有 京ICP備2021023401號-1