本文主要圍繞車用CAN總線抗電磁干擾能力進行了研究。 首先,在在參考國內(nèi)外相關(guān)研究資料的基礎(chǔ)上,依據(jù)FORD公司的ES-XW7T-1A278-AC電磁兼容標準、IS07637-3對非電源線的瞬態(tài)傳導(dǎo)抗干擾測試標準和IS011452-4大電流注入(BCI)電磁兼容性標準,利用瑞士EMTEST公司的UCS-200M、CSW500D等設(shè)備,搭建了3個用于測試CAN總線抗干擾能力的實驗平臺。 在所搭建的測試平臺上,著重從CAN總線通訊介質(zhì)選擇和CAN節(jié)點抗干擾設(shè)計兩個方面進行了理論分析和對比實驗研究,得出了當采用屏蔽雙絞線和非屏蔽雙絞線作為總線通訊介質(zhì)時,影響其抗干擾能力的因素;當CAN總線節(jié)點采用的不同的物理層參數(shù)時,如光耦、共模線圈、磁珠、濾波電容、分裂端接電阻、不同的總線發(fā)送電平、不同的CAN收發(fā)器等,對CAN總線抗干擾能力的影響,給出了一些增強CAN節(jié)點電路抗干擾能力的建議及一種推薦電路。 最后提出了一種新的提高CAN總線抗干擾能力的方法,即通過把CAN總線的CANH和CANL數(shù)據(jù)線分別通過一個電阻連接到總線收發(fā)器的地和電源端,使總線的差分電平整體下拉,從而降低總線收發(fā)器對某些干擾引起的電平波動所產(chǎn)生的誤判斷以達到增強抗電磁干擾的目的。并在基于FORD公司的ES-XW7T-1A278-AC電磁兼容標準所搭建的CAN總線測試平臺上進行實驗,驗證了其有效性。
上傳時間: 2013-06-19
上傳用戶:zhang469965156
在伺服系統(tǒng)中,為了實現(xiàn)高精度的控制,往往需要實時地檢測出電動機轉(zhuǎn)子的位置。用來檢測電動機轉(zhuǎn)子位置的角度傳感器主要有光電編碼器和旋轉(zhuǎn)變壓器。光電編碼器雖然能夠達到很高的精度,但是它的抗干擾性差,不宜應(yīng)用在條件惡劣的場合中;相比較而言,旋轉(zhuǎn)變壓器(簡稱旋變)由于結(jié)構(gòu)簡單,堅固耐用,抗干擾性強,能夠應(yīng)用在各種條件惡劣的場合中,所以獲得了越來越廣泛的應(yīng)用。 本文采用的旋變樣機是一種新型的磁阻式旋轉(zhuǎn)變壓器。分析了它的定轉(zhuǎn)子結(jié)構(gòu)、定子繞組的連接方式以及轉(zhuǎn)子形狀的優(yōu)化;并在此基礎(chǔ)上,推導(dǎo)出了它的正余弦輸出反電勢的表達式;最后在電磁場分析軟件Ansoft中,以樣機為原型建立了仿真模型,分析了它內(nèi)部的電磁場分布以及正余弦輸出反電勢的波形。 其次,本文設(shè)計了一種以DSP為核心的R2D電路系統(tǒng)。它以振蕩電路產(chǎn)生的正弦波電壓信號作為旋變的激勵信號,加上相關(guān)的外圍電路,構(gòu)成了旋轉(zhuǎn)變壓器一數(shù)字轉(zhuǎn)換器,解算出了旋變的軸角θ;并在此基礎(chǔ)上,分析了產(chǎn)生角度解算誤差的各種因素,同時計算出了旋變的轉(zhuǎn)速n。 最后,在上述解算方案的基礎(chǔ)上,本文又給出了第二種解算方案,即:DSP產(chǎn)生的方波經(jīng)過濾波之后作為旋變的激勵信號,解算出了旋變的軸角θ;然后比較了這兩種解算方案的優(yōu)缺點,重點分析了激勵信號中的諧波分量對正余弦輸出反電勢以及角度解算的影響。
標簽: R2D 旋轉(zhuǎn)變壓器 電路
上傳時間: 2013-04-24
上傳用戶:pioneer_lvbo
本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預(yù)估器和前饋控制展開研究。為了提高控制器的穩(wěn)定性和魯棒性,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器,將其應(yīng)用于大時滯溫度控制系統(tǒng),并在此基礎(chǔ)上設(shè)計了吹塑機控制系統(tǒng)解決方案,通過大量的理論研究、仿真和實驗,實現(xiàn)了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術(shù)和溫度控制的現(xiàn)狀以及溫度控制的特點。 2.研究了ADRC的發(fā)展史,深入了解ADRC的原理與優(yōu)點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數(shù)調(diào)節(jié)理論不完善,阻礙了其廣泛應(yīng)用。 3.通過MATLAB仿真,得到ADRC參數(shù)之間的內(nèi)在規(guī)律,通過將ADRC的參數(shù)統(tǒng)一到一個時間因子上,達到簡化調(diào)節(jié)參數(shù)個數(shù)的目的,從而降低調(diào)試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數(shù)調(diào)節(jié)規(guī)律的可行性。 4.自抗擾控制器在大時滯溫控上的應(yīng)用,以前文獻一般將時滯環(huán)節(jié)等效成一階慣性環(huán)節(jié),這樣就要求增加ADRC的階次,增加了調(diào)節(jié)參數(shù)個數(shù),在參數(shù)調(diào)節(jié)理論不完善的情況下無疑是增加了調(diào)試難度。本文將ADRC分別與Smith預(yù)估器和前饋控制器相結(jié)合,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優(yōu)點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應(yīng)用上的一次創(chuàng)新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結(jié)果表明前饋ADRC控制器在穩(wěn)定性、魯棒性等方面都優(yōu)于PIDXH控制器。 6.研究了吹塑機控制系統(tǒng)解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。
標簽: 自抗擾 控制器 溫控系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:1234xhb
近些年來,隨著電力電子技術(shù)的發(fā)展,電力電子系統(tǒng)集成受到越來越多的關(guān)注,其中標準化模塊的串并聯(lián)技術(shù)成為研究熱點之一。輸入并聯(lián)輸出串聯(lián)型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關(guān)系,在此基礎(chǔ)上提出一種輸出均壓控制方案,該方案對系統(tǒng)輸出電壓調(diào)節(jié)沒有影響。選擇移相控制全橋(Full-Bridge,F(xiàn)B)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數(shù)學模型,推導(dǎo)出采用輸出均壓控制方案的IPOS-FB系統(tǒng)的數(shù)學模型,該模型證明各模塊輸出均壓閉環(huán)不影響系統(tǒng)輸出電壓閉環(huán)的調(diào)節(jié),給出了模塊輸出均壓閉環(huán)和系統(tǒng)輸出電壓閉環(huán)的補償網(wǎng)絡(luò)參數(shù)設(shè)計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應(yīng),輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統(tǒng)輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據(jù)所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結(jié)果均表明本控制方案是正確有效的。
上傳時間: 2013-06-17
上傳用戶:cwyd0822
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴頻信號的解擴解調(diào)處理。論文對該直擴通信系統(tǒng)和FPGA設(shè)計方法進行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴解調(diào)等模塊。 論文首先介紹了擴頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進型CORDIC算法實現(xiàn)NCO來方便的進行擴展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達到課題各項指標的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
上傳時間: 2013-05-23
上傳用戶:磊子226
正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢;然后針對OFDM中的信道估計技術(shù),深入分析了基于FFT級聯(lián)的信道估計理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計理論,在此基礎(chǔ)上詳細研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計算法,并利用Matlab做了相應(yīng)的仿真比較,驗證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺。在此平臺上,對OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進行了仿真,并給出了數(shù)據(jù)曲線,通過分析結(jié)果可正確評價OFDM系統(tǒng)在多個方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計并實現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對串/并轉(zhuǎn)換,QPSK映射,過采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設(shè)計,詳細介紹了各個模塊的設(shè)計和實現(xiàn)過程,并給出了相應(yīng)的仿真波形和參數(shù)說明。其中,針對定點運算的局限性,為系統(tǒng)設(shè)計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優(yōu)化和設(shè)計實現(xiàn),針對原始快速傅立葉變換FPGA實現(xiàn)算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計方案,使之運用于OFDM基帶處理系統(tǒng)當中并加以實現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對整個OFDM的基帶處理系統(tǒng)進行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計、仿真和實現(xiàn)。本設(shè)計為OFDM通信系統(tǒng)的進一步改進提供了大量有用的數(shù)據(jù)。
標簽: FPGA OFDM 調(diào)制解調(diào)器
上傳時間: 2013-07-25
上傳用戶:14786697487
可編程控制器PLC以抗擾性強、可靠性高和編程靈活等特點在工業(yè)上得到廣泛應(yīng)用,為了優(yōu)化PLC系統(tǒng)設(shè)計,介紹一種基于MCS.51單片機的PLC仿真器,并給出了硬、軟件設(shè)計與實現(xiàn)方法。編程設(shè)計主要包括監(jiān)控主
上傳時間: 2013-07-07
上傳用戶:yzhl1988
Turbo碼是一類并行級聯(lián)的系統(tǒng)卷積碼,它是在綜合級聯(lián)碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過對編碼器結(jié)構(gòu)的巧妙設(shè)計,多個子碼通過交織器隔離進行并行級聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機引擎廢氣反復(fù)利用的機理進行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯能力。計算機仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強的抗衰落、抗干擾能力,當交織長度足夠長時,其糾錯性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計周期短、投資小、靈活性強等優(yōu)點,逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的理想選擇。 本論文以東南大學移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統(tǒng)的迭代接收機中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計。整個譯碼器模塊的設(shè)計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現(xiàn)。
上傳時間: 2013-04-24
上傳用戶:shanml
信息化社會的到來以及IP技術(shù)的興起,正深刻的改變著電信網(wǎng)絡(luò)的面貌以及未來技術(shù)發(fā)展的走向。無線通信技術(shù)的發(fā)展為實現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務(wù)的核心。如何在環(huán)境惡劣的無線環(huán)境中,實時傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點。 對于無線移動信道來說,網(wǎng)絡(luò)的可用帶寬是有限的。由于多徑、衰落、時延擴展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點,而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯誤。無線信道可用帶寬與傳輸速率的時變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴格的實時性要求,這就要求網(wǎng)絡(luò)為視頻的傳輸提供足夠的帶寬.有保障的延時和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時延非常敏感。然而無線移動網(wǎng)絡(luò)卻無法提供可靠的服務(wù)質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標準H.264/AVC研究的基礎(chǔ)上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實現(xiàn)H.264解碼器進行了研究。 結(jié)合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實驗表明該方法可以使用較少的碼率對感興趣區(qū)域進行更好的錯誤控制,以提高區(qū)域圖像質(zhì)量,同時能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應(yīng)FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復(fù)雜度自適應(yīng)地選擇編碼所需的FMO模式。仿真結(jié)果表明這種FMO編碼方式完全可行,且在運動復(fù)雜度頻繁變化時效果更加明顯,完全可應(yīng)用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結(jié)構(gòu)和X264研究的基礎(chǔ)上,基本實現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎(chǔ)上進行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標機。利用開發(fā)工具EVC實現(xiàn)在PC機上的實時開發(fā)和在線仿真調(diào)試,最終實現(xiàn)了對無差錯H.264碼流實時解碼。
上傳時間: 2013-06-18
上傳用戶:也一樣請求
本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過載模擬試車臺的各種參數(shù),來評價導(dǎo)彈在飛行過程中的性能,由于試車臺是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實現(xiàn)多路數(shù)據(jù)采集器的設(shè)計,其優(yōu)點是FPGA技術(shù)在數(shù)據(jù)采集器中可以進行模塊化設(shè)計,增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個PCM通信系統(tǒng)設(shè)計成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測路數(shù)、幀結(jié)構(gòu)、碼速率、標度等均可改變以適應(yīng)任何場合。并且采用合理的糾錯和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個模塊的具體建模與設(shè)計,系統(tǒng)采用的是FPGA技術(shù)來實現(xiàn)數(shù)據(jù)采集和信號處理,采用VHDL實現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計。采用基于NiosII實現(xiàn)串口通訊,構(gòu)建了實時性和準確性通信網(wǎng)絡(luò),實現(xiàn)了數(shù)據(jù)的采集。 測試數(shù)據(jù)和數(shù)據(jù)采集的實驗結(jié)果證明,采用FPGA技術(shù)實現(xiàn)PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠遠優(yōu)于傳統(tǒng)的方法。
標簽: FPGA PCM 通信實現(xiàn) 多路
上傳時間: 2013-04-24
上傳用戶:com1com2
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1