中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications. The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation. Some of the UltraScale architecture breakthroughs include: • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50% • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets • Greatly enhanced DSP and packet handling The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.
標簽: UltraScale Xilinx 架構
上傳時間: 2013-11-13
上傳用戶:瓦力瓦力hong
深度包檢測技術通過對數據包內容的深入掃描和檢測,能夠有效識別出隱藏在數據包有效載荷內的非法數據,但該技術存在功耗非常大的缺點。針對該問題,提出了采用Bloom Filter(布隆過濾器)進行字符串模糊匹配方式,利用Bloom Filter將信息流中大部分正常流量過濾掉,從而減輕了后端的字符串精確匹配的壓力,降低了系統功耗,大大提高了處理速度。
上傳時間: 2013-11-04
上傳用戶:dazhihui66
賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術,并將該技術與新型一體化 ASMBLTM 架構相結合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實現了前所未有的高集成度和高帶寬,為系統架構師和設計人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。
上傳時間: 2013-10-10
上傳用戶:TF2015
通信工程施工新技術
上傳時間: 2013-11-06
上傳用戶:后時代明明
利用系介質陶瓷材料研制的微波元器件,廣泛應用于航空航天、軍事及民用通信及電子設備中,在理論分析和工藝試驗的基礎上,通過對介質陶瓷材料組分和控制溫度工藝研究,優化BaO-Nd2O3-TiO2組分材料,改進煅燒溫度等工藝方法,研制出性能穩定性介質陶瓷材料。為研制用于高頻、超高頻電子設備中性能穩定微波元器件找到了有效的途徑。
上傳時間: 2013-11-05
上傳用戶:kangqiaoyibie
為了在數據加密工程中推進一步推廣AES標準,提高用AES標準加密數據的效率、安全性和靈活性,節省數據加密的軟硬件資源,本論文用邏輯代數、二進制數、模2四則運算知識和GF域的四則運算知識對按照AES的數據加密算法Rijndael的具體實現進行了深入仔細地分析研究,提出了實現Rijndael的新方法和新技術,并對相關技術用通俗明確的語句進行了說明。本論文提出的數據加密的實現方法可以應用到實際工程中,具有節省數據加密器的軟硬件資源的特點。
上傳時間: 2014-12-29
上傳用戶:新手無憂
射頻識別 (RFID) 技術采用輻射和反射 RF 功率來識別和跟蹤各種目標。典型的 RFID 繫統由一個閱讀器和一個轉發器 (或標簽) 組成。
上傳時間: 2013-11-17
上傳用戶:huyanju
Atmel芯片新命名型號對照表
上傳時間: 2013-10-15
上傳用戶:zhangjinzj
針對標準AHB總線對具有特定訪問時序的設備數據傳輸效率較低的情況,提出一種新的實現方案。利用AHB總線突發傳輸時的組合信息,根據某種算法生成地址和控制信號,以提高慢速設備的總線訪問效率。
上傳時間: 2013-10-09
上傳用戶:lvzhr
版權聲明 本文件所有內容受版權保護并且歸中新軟件所有。未經中新軟件明確書面許可,不得以任何形式復制、傳播本文件(全部或部分)。中新軟件、JDFW、金盾抗拒絕服務系統是安徽中新軟件有限公司注冊商標,本文中涉及到的其它產品名稱和品牌為其相關公司或組織的商標或注冊商標,特此鳴謝。 本文件僅供技術學習參考,安徽中新軟件不對本文件的內容及使用負任何責任或保證。另外,安徽中新軟件對本文件保留修改權利。
上傳時間: 2014-01-06
上傳用戶:gaojiao1999