給出求解線性多目標(biāo)規(guī)劃問題弱有效解子集的一種新算法.在不同的條件下,運(yùn)用此 算法得到了線性多目標(biāo)規(guī)劃的弱有效解子集,并在得到的解子集中再次進(jìn)行尋優(yōu),進(jìn)而得到 弱有效解集中決策者滿意的較優(yōu)解;同時(shí)用VC++語言實(shí)現(xiàn)了此算法,并給出了具體算例.
標(biāo)簽: 解線性 多目標(biāo) 新算法 條件下
上傳時(shí)間: 2014-01-11
上傳用戶:zhangyi99104144
摘 要:建立了幾個(gè)軍事短波通信系統(tǒng)仿真模型,并簡(jiǎn)要敘述了軍事短波通信系統(tǒng)中跳頻、擴(kuò)頻的干擾方程。文章給出了仿真物理結(jié)構(gòu)圖以及功能模塊圖,也給出了軍事短波通信抗干擾性能仿真評(píng)估的指標(biāo),提出了利用云模型及云不確定性推理對(duì)仿真結(jié)果進(jìn)行評(píng)估,并給出了干擾和無干擾條件下軍事短波通信的抗干擾性能評(píng)估結(jié)果。
標(biāo)簽: 軍事 仿真模型 短波 通信系統(tǒng)
上傳時(shí)間: 2013-12-28
上傳用戶:rocwangdp
一個(gè)倒車?yán)走_(dá)的程序 使用的是AVR單片機(jī)。 在include.h文件里面定義 #define CPU_F 4 //4MHZ 定義外晶振的頻率 #define GOOD //40KHZ更準(zhǔn)確 #define DIS150CM //若定義了,1.5M有效,沒有定義就是2.5M有效 #define DEBUG //若定義了,則是調(diào)試模式debug , 沒定義就是release模式
標(biāo)簽: define include CPU_F GOOD
上傳時(shí)間: 2017-07-27
上傳用戶:caixiaoxu26
稀疏脈沖反褶積代碼,包括高爾消元法解矩陣方程阻,自相關(guān),互相關(guān),褶積,反褶積的代碼. 剛參加工作那會(huì)兒,上進(jìn)心也足,愛動(dòng)腦,編了很多的程序,唯有這一個(gè)是我引以為傲的,花了幾個(gè)星期寫的稀疏脈沖(預(yù)測(cè))反褶積的代碼,放到了現(xiàn)在,覺得也沒必要再私藏下去了,不出五年,我都不知道這段代碼是干什么的了. 希望對(duì)大家有用,方法太簡(jiǎn)單,所以效果不是太好,請(qǐng)大家修改,如要轉(zhuǎn)載,請(qǐng)記得注明出處.
上傳時(shí)間: 2014-01-22
上傳用戶:dave520l
何使用? 工廠模式是我們最常用的模式了,著名的Jive論壇 ,就大量使用了工廠模式,工廠模式在Java程序系統(tǒng)可以說是隨處可見。 為什么工廠模式是如此常用?因?yàn)楣S模式就相當(dāng)于創(chuàng)建實(shí)例對(duì)象的new,我們經(jīng)常要根據(jù)類Class生成實(shí)例對(duì)象,如A a=new A() 工廠模式也是用來創(chuàng)建實(shí)例對(duì)象的,所以以后new時(shí)就要多個(gè)心眼,是否可以考慮實(shí)用工廠模式,雖然這樣做,可能多做一些工作,但會(huì)給你系統(tǒng)帶來更大的可擴(kuò)展性和盡量少的修改量。
上傳時(shí)間: 2014-12-06
上傳用戶:qoovoop
DOA 估計(jì)技術(shù)在無線通信中起著重要的作用。在這項(xiàng)技術(shù)的諸多算法中,music很經(jīng)典,這里提供一個(gè)改進(jìn)了是算法。
上傳時(shí)間: 2014-01-14
上傳用戶:manking0408
半導(dǎo)體制造技術(shù)的進(jìn)步帶來的新應(yīng)用繼續(xù)以驚人的速度增長(zhǎng)。廣泛的新產(chǎn)品,從高性能處理器到各種低功耗便攜式設(shè)備,再到微型感應(yīng)/通信/驅(qū)動(dòng)芯片,促進(jìn)了各種新的應(yīng)用,這些應(yīng)用已經(jīng)改變并將繼續(xù)改變我們的日常生活。然而,隨著半導(dǎo)體行業(yè)向更小的特征尺寸發(fā)展,嵌入在超大規(guī)模集成電路(VLSI)中的晶體管數(shù)量持續(xù)增長(zhǎng),在高質(zhì)量,可靠的產(chǎn)品上市的無時(shí)間壓力下半導(dǎo)體行業(yè)越來越依賴設(shè)計(jì)技術(shù)來實(shí)現(xiàn)設(shè)計(jì)收斂和滿足生產(chǎn)力目標(biāo)。我們?cè)谶@里提到的設(shè)計(jì)技術(shù)涵蓋了協(xié)助綜合,驗(yàn)證所需的所有核心知識(shí),軟件工具,算法,方法和基礎(chǔ)設(shè)施。測(cè)試和制造功能可靠的綜合電路。
上傳時(shí)間: 2021-11-06
上傳用戶:d1997wayne
大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略,很詳細(xì)的描述了在FPGA設(shè)計(jì)中時(shí)鐘設(shè)計(jì)的方法
上傳時(shí)間: 2013-09-04
上傳用戶:妄想演繹師
此精彩教程,詳細(xì)的描述了制板的流程,對(duì)于初學(xué)者有很大的入門用處!
上傳時(shí)間: 2013-09-11
上傳用戶:sklzzy
詳細(xì)的介紹了此軟件的一些高級(jí)用法,希望對(duì)個(gè)位有一定的幫助!
標(biāo)簽: 軟件
上傳時(shí)間: 2013-09-13
上傳用戶:zhaoq123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1