隨著變電站自動化、通信和微電子等技術的快速發展,在變電站自動化系統領域出現了大量基于微處理器/控制器的智能電子設備,變電站自動化的水平在不斷提高,系統集成成為趨勢。在這一發展過程中,互操作性差已經開始成為“瓶頸”問題,即不同廠商或同一廠商在不同時期的智能電子設備采用的網絡和通信協議可能不相同,使得智能電子設備之間需要協議轉換才能集成到一個變電站系統,從而增加了系統的成本和復雜性,影響了系統的實時性和可靠性。為了解決這個問題并適應將來快速更新的計算機和通信技術,國際電工委員會于2005年正式頒布了關于變電站自動化網絡通信的國際標準IEC61850。本文圍繞基于IEC61850的變電站網絡通信和符合該標準的智能電子設備網絡通信裝置的實現展開研究,分為IEC61850標準的體系分析和具體模型的構建、基于IEC61850的通信網絡的特征及規劃、變電站通信網絡數據流建模及網絡通信性能仿真、符合該標準的智能電子設備網絡通信裝置的設計幾部分。 IEC61850是一套完備的、面向未來的變電站通信網絡與系統標準,本文首先介紹了其制定背景、結構體系和主要內容,分析了信息模型的內涵、技術特征和建模方法,并針對變電站中最為重要的兩類模型--采樣值報文傳輸模型和通用變電站事件傳輸模型進行了具體的模型構建和通信映射。 實現IEC61850通信的物理承載是以太網,本文首先通過對以太網的技術特征進行分析,得出其通信特性,然后研究和分析了變電站通信網絡對環境、規模、安全性、可靠性和實時性等要求,其中對網絡傳輸延時的特性進行了深入研究。在上述分析的基礎上,對變電站通信網絡進行了規劃和構建,提出了使用適用的網絡拓撲、報文加入優先級標簽、采用基于多VLAN的節點分布規劃和網絡冗余等提高實時性和可靠性的改進措施。 區別于傳統的以太網通信,變電站通信網絡中存在多種數據流,是要進行特殊處理的。本文首先對基于IEC61850的變電站通信網絡的數據流進行分析并劃分類別,根據其特性建立了數學模型。然后歸納了網絡模擬的一些技術和方法,并通過基于NS-2的網絡模擬技術對變電站通信網絡的性能進行了動態模擬,得出了相關的網絡性能指標。模擬結果證明了使用交換式以太網、報文引入優先級標簽和采用基于多VLAN的節點分布規劃等提高實時性措施的正確性,有利于變電站的網絡規劃和建設以及智能電子設備通信裝置的設計。 從現代電力系統的信號源開始,首先分析了電子式互感器數字接口的要求并建立數學模型,然后采用模塊化的思想設計出相應的具體軟/硬件,實現了基于IEC61850的電子式互感器數字接口的通信裝置樣機。在此基礎上將此裝置經過擴展和修改用于其他的智能電子設備的網絡通信,使其具有廣泛使用性和兼容性。最后設計了試驗環境,通過測試驗證了該樣機的通信性能滿足要求并具有較高的可靠性。
上傳時間: 2013-07-08
上傳用戶:daguda
印制電路板設計技術指導文件,印制電路板設計技術指導文件
上傳時間: 2013-08-02
上傳用戶:dave520l
隨著電力電子技術的發展,交流電源系統的電能質量問題受到越來越多的關注。傳統的整流環節廣泛采用二極管不控整流和晶閘管相控整流電路,向電網注入了大量的諧波及無功,造成了嚴重的污染。提高電網側功率因數以及降低輸入電流諧波成為一個研究熱點。功率因數校正技術是減小用電設備對電網造成的諧波污染,提高功率因數的一項有力措施。本文所做的主要工作包括以下幾部分: 1.分析了單位功率因數三相橋式整流的工作原理,這種整流拓撲從工作原理上可以分成兩部分:功率因數補償網絡和常規整流網絡。在此基礎上,為整流電路建立了精確的數學模型。 2.這種單位功率因數三相橋式整流的輸入電感是在額定負載下計算出的,當負載發生變化時,其功率因數會降低。針對這種情況,提出了一種新的控制方法。常規整流網絡向電網注入的諧波可以由功率因數補償網絡進行補償,所以輸入功率因數相應提高。負載消耗的有功由電網提供,補償網絡既不消耗有功也不提供任何有功。根據功率平衡理論,可以確定參考補償電流。雙向開關的導通和關斷由滯環電流控制確定。在這一方法的控制下,雙向開關工作在高頻下,因此輸入電感值相應降低。仿真和實驗結果都表明:新的控制方法下,負載變化時,輸入電流仍接近于正弦,功率因數接近1。 3.根據IEEE-519標準對諧波電流畸變率的要求,為單位功率因數三相橋式整流提出了另一種控制方法。該方法綜合考慮單次諧波電流畸變率、總諧波畸變率、功率因數、有功消耗等性能指標,并進行優化,推導出最優電流補償增益和相移。將三相負載電流通過具有最優電流補償增益和相移的電流補償濾波器,得到補償后期望的電網電流,驅動雙向開關導通和關斷。仿真和實驗都收到了滿意的效果,使這一整流橋可以工作在較寬的負載范圍內。 4.單位功率因數三相橋式整流中直流側電容電壓隨負載的波動而波動,為提高其動、靜態性能,將簡單自適應控制應用到了直流側電容電壓的控制中,并提出利用改進的二次型性能指標修改自適應參數的方法,可以在實現對參考模型跟蹤的同時又不使控制增量過大,與常規的PI型簡單自適應控制相比在適應律的計算中引入了控制量的增量和狀態誤差在k及k+1時刻的采樣值。利用該方法為直流側電壓設計了控制器,并進行了仿真與實驗研究,結果表明與PI型適應律相比,新的控制器能提高系統的動態響應性能,負載變化時系統的魯棒性更強。
上傳時間: 2013-06-15
上傳用戶:WS Rye
本論文結合珠海市科技攻關項目"SVG在辦公套件中的應用研究及開發"和金山軟件股份有限公司“演示文稿在線美化-SVG渲染引擎開發”項目,以打印機驅動程序、SVG、C#、C和JavaScript為基礎,重點研究了SVG文件的生成、解析、顯示及其應用。 本文緒論部分綜述了本課題的研究背景、研究目的、研究意義及SVG在諸多領域的應用前景,然后從SVG標準的發展、SVG文件的生成及渲染三個方面分別介紹了國內外研究現狀及本課題的主要研究內容。接著詳細介紹了可擴展標記語言XML以及可縮放矢量圖形SVG。在此基礎上,探討了如何將各種格式的文檔轉換為SVG文件,提出了一個通用的方法一利用打印機驅動程序輸出SVG文件,詳細介紹了打印體系結構、打印機驅動程序功能、打印機驅動程序組件、Windows打印流程及打印機驅動程序相關的DDI函數。在比較了DOM和SAX這兩種XML解析方式的基礎上,鑒于SVG自身的特點及渲染時對SVG元素隨機訪問的需要,采用DOM接口實現了基于.Net Framework XML解析模型的SVG解析框架,采用GDI+實現了SVG顯示框架;同時給出了SVG文檔對象模型與GDI+圖形對象模型的具體映射關系,并基于此映射模型實現了SVG靜態圖形圖像正確高效的顯示。本論文根據SVG相關標準對SVG技術進行了一些應用研究,有助于SVG技術在相關行業的應用。 論文通過一個SVG文件轉換實例和一個SVG文件渲染實例例證了SVG文件生成與SVG文件解析和顯示的可行性。
上傳時間: 2013-04-24
上傳用戶:shinesyh
超聲波電源廣泛應用于超聲波加工、診斷、清洗等領域,其負載超聲波換能器是一種將超音頻的電能轉變為機械振動的器件。由于超聲換能器是一種容性負載,因此換能器與發生器之間需要進行阻抗匹配才能工作在最佳狀態。串聯匹配能夠有效濾除開關型電源輸出方波存在的高次諧波成分,因此應用較為廣泛。但是環境溫度或元件老化等原因會導致換能器的諧振頻率發生漂移,使諧振系統失諧。傳統的解決辦法就是頻率跟蹤,但是頻率跟蹤只能保證系統整體電壓電流同頻同相,由于工作頻率改變了而匹配電感不變,此時換能器內部動態支路工作在非諧振狀態,導致換能器功率損耗和發熱,致使輸出能量大幅度下降甚至停振,在實際應用中受到限制。所以,在跟蹤諧振點調節逆變器開關頻率的同時應改變匹配電感才能使諧振系統工作在最高效能狀態。針對按固定諧振點匹配超聲波換能器電感參數存在的缺點,本文應用耦合振蕩法對換能器的匹配電感和耦合頻率之間的關系建立數學模型,證實了匹配電感隨諧振頻率變化的規律。給出利用這一模型與耦合工作頻率之間的關系動態選擇換能器匹配電感的方法。經過分析比較,選擇了基于磁通控制原理的可控電抗器作為匹配電感,通過改變電抗控制度調節電抗值。并給出了實現這一方案的電路原理和控制方法。最后本文以DSP TMS320F2812為核心設計出實現這一原理的超聲波逆變電源。實驗結果表明基于磁通控制的可控電抗器可以實現電抗值隨電抗控制度線性無級可調,由于該電抗器輸出正弦波,理論上沒有諧波污染。具體采用復合控制策略,穩態時,換能器工作在DPLL鎖定頻率上;動態時,逐步修改匹配電抗大小,搜索輸出電流的最大值,再結合DPLL鎖定該頻率。配合PS-PWM可實現功率連續可調。該超聲波換能系統能夠有效的跟隨最大電流輸出頻率,即使頻率發生漂移系統仍能保持工作在最佳狀態,具有實際應用價值。
上傳時間: 2013-04-24
上傳用戶:lacsx
一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識 1.1 匯編語言的由來及其特點 1 機器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領域 1.2 數據的表示和類型 1 數值數據的表示 2 非數值數據的表示 3 基本的數據類型 1.3 習題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機的內存管理模式 2 32位微機的內存管理模式 2.3 習題 第3章 操作數的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數尋址方式的小結 3.10 習題 第4章 標識符和表達式 4.1 標識符 4.2 簡單內存變量的定義 1 內存變量定義的一般形式 2 字節變量 3 字變量 4 雙字變量 5 六字節變量 6 八字節變量 7 十字節變量 4.3 調整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調整偏移量偽指令 4 偏移量計數器的值 4.4 復合內存變量的定義 1 重復說明符 2 結構類型的定義 3 聯合類型的定義 4 記錄類型的定義 5 數據類型的自定義 4.5 標號 4.6 內存變量和標號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強制屬性操作符 7 存儲單元別名操作符 4.7 表達式 1 進制偽指令 2 數值表達式 3 地址表達式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習題 第5章 微機CPU的指令系統 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統 1 數據傳送指令 2 標志位操作指令 3 算術運算指令 4 邏輯運算指令 5 移位操作指令 6 位操作指令 7 比較運算指令 8 循環指令 9 轉移指令 10 條件設置字節指令 11 字符串操作指令 12 ASCII-BCD碼調整指令 13 處理器指令 5.3 習題 第6章 程序的基本結構 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結構 6.2 程序的基本結構 1 順序結構 2 分支結構 3 循環結構 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標題定義偽指令 4 子標題定義偽指令 6.6 習題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調用和返回指令 1 調用指令 2 返回指令 7.3 子程序的參數傳遞 1 寄存器傳遞參數 2 存儲單元傳遞參數 3 堆棧傳遞參數 7.4 寄存器的保護與恢復 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結束操作 6 寄存器的保護和恢復 7 子程序的參數傳遞 8 子程序的原型說明 9 子程序的調用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應用 4 庫文件的好處 7.7 習題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標的中斷功能 6 目錄和文件的中斷功能 7 內存管理的中斷功能 8 讀取和設置中斷向量 8.4 習題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數傳遞方式 4 宏的嵌套定義 5 宏與子程序的區別 9.2 宏參數的特殊運算符 1 連接運算符 2 字符串整體傳遞運算符 3 字符轉義運算符 4 計算表達式運算符 9.3 與宏有關的偽指令 1 局部標號偽指令 2 取消宏定義偽指令 3 中止宏擴展偽指令 9.4 重復匯編偽指令 1 偽指令REPT 2 偽指令IRP 3 偽指令IRPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴充 1 宏定義形式 2 重復偽指令REPEAT 3 循環偽指令WHILE 4 循環偽指令FOR 5 循環偽指令FORC 6 轉移偽指令GOTO 7 宏擴充的舉例 8 系統定義的宏 9.7 習題 第10章 應用程序的設計 10.1 字符串的處理程序 10.2 數據的分類統計程序 10.3 數據轉換程序 10.4 文件操作程序 10.5 動態數據的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應用 1 程序段前綴的字段含義 2 程序段前綴的應用 10.9 習題 第11章 數值運算協處理器 11.1 協處理器的數據格式 1 有符號整數 2 BCD碼數據 3 浮點數 11.2 協處理器的結構 11.3 協處理器的指令系統 1 操作符的命名規則 2 數據傳送指令 3 數學運算指令 4 比較運算指令 5 超越函數運算指令 6 常數操作指令 7 協處理器控制指令 11.4 協處理器的編程舉例 11.5 習題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
隨著計算機技術、通信技術的飛速發展和3C(計算機、通信、消費電子)的融合,嵌入式系統已經滲透到各個領域。在32位嵌入式微處理器市場上,基于ARM(Advanced RISC Machine)內核的微處理器在市場上處于絕對的領導地位,因此追蹤ARM技術的發展趨勢顯得尤為重要。在嵌入式操作系統的選擇上,Linux一直因其內核精簡、代碼開放、易于移植等特點受到廣大嵌入式系統工程師的青睞。另外,嵌入式系統一旦具備網絡接入功能,其信息處理能力更加強大,因此有必要為嵌入式系統構建Web服務器。 本文主要目的是研究基于ARM的嵌入式Linux開發平臺構建,并在此基礎上進行網絡應用程序的開發。 文章深入剖析了ARM9的體系結構,介紹了基于ARM9的S3C2410開發板的特性及資源;闡述了嵌入式操作系統的相關知識及嵌入式Linux移植的基本方法;搭建了移植所需要的開發環境,主要包括在宿主機Linux操作系統下編譯arm-linux交叉編譯工具等;然后詳細闡述了嵌入式Linux開發平臺的構建過程,包括對BootLoader的分析和移植,Linux2.6內核的結構分析、代碼修改以及內核裁減、配置和移植,網卡驅動程序的移植,以及根文件系統的創建。按文中提供的方法和技巧可以很方便的建立一個ARM-Linux開發平臺。 文章最后給出了基于所建平臺的網絡應用,即在上述所建的軟硬件平臺上創建Web服務器Boa,并基于Boa進行應用開發。最終實現了基于Boa嵌入式Web服務器的服務器端表單處理程序,實現了PC機與目標板的動態網頁交互功能,并且,通過PC機IE瀏覽器可以直接控制目標板上的硬件和可執行程序,以實現對目標板的遠程監控功能。
上傳時間: 2013-04-24
上傳用戶:kernaling
本文介紹了基于軟PLC(Programmable Logic Controller,可編程控制器)的嵌入式技術起源和背景,綜述了基于軟PLC的嵌入式系統的關鍵技術和優點,最后介紹了其設計和實現的方法。 基于軟PLC的嵌入式系統的研究與實現分為開發系統和運行系統(又稱為虛擬機系統)。本文概述了開發系統,其運行于PC機的操作系統如Windows或者Linux等,為用戶提供一個大眾化的編程環境,它包含編輯器、編譯器、連接器、調試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機系統可執行的目標代碼文件;分析了開發系統,其中詳細描述了編譯模塊的編制過程,實現了將指令表語言轉換為運行系統能夠識別的C/C++指令的功能;詳細地研究了梯形圖轉換為指令表語言,以及由指令表語言向梯形圖語言的算法和數據結構。調試器借助于虛擬機運行系統提供的服務可完成對應用程序的調試糾錯;討論了uCLinux操作系統和編譯調試技術,以及采用ModBus/TCP工業通信協議的通信接口用于開發系統和運行系統之間的通信。 另一方面,本文分析了虛擬機運行系統,它運行于安裝了uCLinux的ARM7平臺上,包括運行內核模塊、系統管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統的研究與實現要求,本文在對其進行了uCLinux小型化研究的同時探討了雙內核實時性方案,解決了uCLinux實時性不足的問題。運行內核模塊調度和執行應用程序并管理時鐘。系統管理模塊管理系統狀態和內存。通信模塊用于開發系統及I/O設備通信。在此基礎上,對基于軟PLC的嵌入式系統的進行了設計與實現,并通過試驗將編譯的目標代碼傳遞到基于軟PLC的嵌入式運行系統中,實現了控制功能,驗證了生成目標代碼的正確性和開發系統的可行性,實現了編輯界面友好,系統開放,性價比較高的軟PLC嵌入式系統,達到了預期的目標,具有一定理論和應用價值。
上傳時間: 2013-04-24
上傳用戶:jiiszha
主要為Altium Designer 軟件中的 原理圖文件。其中包含了常用的比較電路,運算電路,濾波電路,推挽電路等等,開發設計人員或是相關人員可以直接調用,帶來極大方便!
上傳時間: 2013-04-24
上傳用戶:6546544
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中?,F在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路??傮w而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi