WIM動(dòng)態(tài)稱重系統(tǒng)的研究對(duì)于保護(hù)公路的正常使用有著非常重要的經(jīng)濟(jì)利益和社會(huì)價(jià)值。針對(duì)我國公路WIM系統(tǒng)的研究現(xiàn)狀和存在的問題,提出了新的思路、解決辦法和改進(jìn)措施,用以提高整個(gè)WIM系統(tǒng)的各項(xiàng)性能指標(biāo)。 基于ARM的壓電薄膜軸的車輛動(dòng)態(tài)稱重系統(tǒng)的嵌入式研究與設(shè)計(jì),致力于提高WIM系統(tǒng)精度等各項(xiàng)性能指標(biāo),其采用了高新的軟硬件技術(shù),是一個(gè)比較有研究意義的課題。 本文首先從分析稱重原理入手,提出了一個(gè)改進(jìn)的系統(tǒng)整體設(shè)計(jì)方案,在該方案的前提下,通過不斷地試驗(yàn)修改,搭建了一個(gè)基于Labview的現(xiàn)場(chǎng)模擬實(shí)驗(yàn)系統(tǒng),為下一步研究和整個(gè)系統(tǒng)的實(shí)現(xiàn)打下了堅(jiān)實(shí)的基礎(chǔ)。本文所做的具體工作,概括起來有如下幾點(diǎn): 第一,簡(jiǎn)要地介紹了基于壓電薄膜軸的WIM系統(tǒng)原理、影響因素以及課題研究的意義等; 第二,給出了系統(tǒng)整體設(shè)計(jì)方案,并設(shè)計(jì)了多個(gè)信號(hào)調(diào)理電路,諸如電荷放大電路,隔離電路以及濾波電路等; 第三,采用了32位的微處理器,并采用了一種比較完善的數(shù)據(jù)處理方法,提高了系統(tǒng)的軟硬件技術(shù),在此基礎(chǔ)上研究設(shè)計(jì)了基于ARM-μgC/OS-Ⅱ的WIM嵌入式系統(tǒng)平臺(tái),完成了系統(tǒng)的軟硬件設(shè)計(jì)、實(shí)現(xiàn)及操作系統(tǒng)移植; 最后,設(shè)計(jì)并實(shí)地進(jìn)行了一個(gè)新的試驗(yàn),即基于LabVIEW8.2的數(shù)據(jù)采集卡的現(xiàn)場(chǎng)模擬試驗(yàn),給出了試驗(yàn)結(jié)果和分析。該試驗(yàn)方便于測(cè)量與數(shù)據(jù)采集,可得到較為精準(zhǔn)的現(xiàn)場(chǎng)數(shù)據(jù),為后續(xù)的數(shù)據(jù)處理打下了基礎(chǔ);
標(biāo)簽: ARM 壓電 動(dòng)態(tài)稱重系統(tǒng) 薄膜
上傳時(shí)間: 2013-07-29
上傳用戶:源弋弋
音頻管理組件(Audio Management Unit,AMU)是先進(jìn)客艙娛樂與服務(wù)系統(tǒng)(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應(yīng)用于飛機(jī)上音頻資源的管理與控制。飛機(jī)運(yùn)營對(duì)航空機(jī)載電子系統(tǒng)準(zhǔn)確性、復(fù)雜性和安全性的高要求,使得其維修維護(hù)工作極大地依賴于自動(dòng)測(cè)試設(shè)備(Automatic Testing Equipment,ATE)。本課題來源于實(shí)際工程項(xiàng)目, FPGA技術(shù)具備多種優(yōu)點(diǎn),將其與民航測(cè)試設(shè)備結(jié)合研制一個(gè)用于檢測(cè)AMU故障的自動(dòng)測(cè)試系統(tǒng),該系統(tǒng)將對(duì)AMU自動(dòng)完成部件維修手冊(cè)(Comvonent Maintenance Manual,CMM)所規(guī)定的全部功能、性能方面的綜合測(cè)試。 本文首先概述音頻管理組件、自動(dòng)測(cè)試系統(tǒng)及其在民航領(lǐng)域的應(yīng)用,并闡述了課題的背景、研究目標(biāo)和相關(guān)技術(shù)要求;文章對(duì)可編程邏輯器件CPLD/FPGA的結(jié)構(gòu)原理、硬件描述語言VHDL的特點(diǎn)以及MAXL+plusⅡ軟件的設(shè)計(jì)流程進(jìn)行了說明,重點(diǎn)闡述了基于FPGA的DDS信號(hào)發(fā)生器以及數(shù)據(jù)采集卡的設(shè)計(jì)實(shí)現(xiàn)、并著重闡述了ARINC429總線的傳輸規(guī)范,和基于FPGA的ARINC429總線接口的設(shè)計(jì)與實(shí)現(xiàn)。在ARINC429接口設(shè)計(jì)中采用自頂向下,多層次系統(tǒng)設(shè)計(jì)的方法,用VHDL語言進(jìn)行描述。在發(fā)送器中利用了FPGA內(nèi)部的分布式RAM創(chuàng)建異步FIFO,節(jié)約了FPGA的內(nèi)部資源和提高了數(shù)據(jù)傳輸速度;在接收器中采用了提高抗干擾性的優(yōu)化設(shè)計(jì)。測(cè)試結(jié)果表明基于FPGA的設(shè)計(jì)實(shí)現(xiàn)ARINC429總線數(shù)據(jù)通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數(shù)據(jù)格式固定,使用不夠靈活方便,價(jià)格昂貴的缺點(diǎn)。
標(biāo)簽: FPGA 飛機(jī) 音頻 測(cè)試系統(tǒng)
上傳時(shí)間: 2013-08-06
上傳用戶:gzming
ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對(duì)T的控制端的不同配置來實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)
上傳時(shí)間: 2013-07-01
上傳用戶:myworkpost
生物識(shí)別技術(shù)代表了未來身份驗(yàn)證技術(shù)的發(fā)展方向,而指紋識(shí)別技術(shù)又是最可靠、最有效的生物識(shí)別技術(shù)之一。目前,指紋識(shí)別技術(shù)是優(yōu)于其它生物識(shí)別技術(shù)的身份鑒別方法。這是因?yàn)槿说闹讣y各不相同、終生基本不變的特點(diǎn)已經(jīng)得到公認(rèn),特別是現(xiàn)有的指紋識(shí)別算法已達(dá)到識(shí)別迅速、準(zhǔn)確可靠的水平,是完全可以商業(yè)化的生物識(shí)別技術(shù)。 傳統(tǒng)的指紋識(shí)別系統(tǒng)多是基于PC平臺(tái),這種系統(tǒng)將指紋圖像處理和指紋匹配甚至指紋采集控制都放在PC平臺(tái)上,在獲得了較高速度和開發(fā)效率的同時(shí),缺點(diǎn)也是顯而易見的,其體積龐大,成本較高。而已有的嵌入式指紋識(shí)別系統(tǒng)多是基于單片機(jī)和DSP的,不是在運(yùn)算速度上受到硬件限制,就是在系統(tǒng)的擴(kuò)展性、可維護(hù)性及用戶交互上有諸多不足。 近年來指紋識(shí)別應(yīng)用的普及對(duì)自動(dòng)指紋識(shí)別系統(tǒng)的便攜性和易用性提出了更高的要求,指紋識(shí)別技術(shù)正向著小型化和嵌入式的方向發(fā)展。在微電子領(lǐng)域,以ARM、DSP、FPGA為代表的嵌入式微處理器的性能飛速提高,為構(gòu)建嵌入式系統(tǒng)提供了硬件保證。 ARM是當(dāng)前最為流行的32位RISC處理器架構(gòu),目前ARM占RISC處理器市場(chǎng)的七成左右。三星公司的S3C2410是基于ARM920T內(nèi)核的通用32位微處理器,它具有高性能和低功耗的特性,被設(shè)計(jì)用于手持設(shè)備和通用嵌入式系統(tǒng)。 嵌入式系統(tǒng)對(duì)操作系統(tǒng)和其上運(yùn)行的軟件有特別的要求。針對(duì)本課題所采用的ARM硬件平臺(tái),詳細(xì)介紹了嵌入式操作系統(tǒng)Arm-Linux的移植。分別說明了交叉編譯工具鏈的安裝、引導(dǎo)裝載器的移植和Linux內(nèi)核的裁減和交叉編譯過程。為了運(yùn)行應(yīng)用程序,還介紹了文件系統(tǒng)的構(gòu)建。 指紋識(shí)別系統(tǒng)需要指紋采集設(shè)備。FPS200是Veridicom公司推出的第三代半導(dǎo)體指紋傳感器,是一款專為嵌入式系統(tǒng)設(shè)計(jì)的高性能、低成本、低功耗的電容式固態(tài)指紋傳感器。本文詳細(xì)闡述了基于FPS200的USB接口指紋采集卡的設(shè)計(jì)與實(shí)現(xiàn)。 指紋圖像處理與匹配是整個(gè)系統(tǒng)的重要環(huán)節(jié),論文介紹了圖像處理與匹配的一般概念,并提出了新的指紋匹配方法。指紋匹配是自動(dòng)指紋識(shí)別中的一個(gè)難點(diǎn)?,F(xiàn)有的指紋匹配方法大致可以歸結(jié)為圖形匹配和人工神經(jīng)網(wǎng)絡(luò)匹配兩大類,本文提出的基于線段的特征點(diǎn)匹配算法屬于圖形匹配。 嵌入式系統(tǒng)需要完善的軟件支持。隨著嵌入式技術(shù)的飛速發(fā)展,用戶交互界面也由傳統(tǒng)的字符界面向圖形界面轉(zhuǎn)變,圖形用戶界面系統(tǒng)得到了長(zhǎng)足的發(fā)展。MiniGUI 是一個(gè)非常適合于工業(yè)控制實(shí)時(shí)系統(tǒng)以及嵌入式系統(tǒng)的可定制的、小巧的圖形用戶界面支持系統(tǒng)。本文介紹了基于MiniGUI的可視化指紋識(shí)別軟件設(shè)計(jì)。 綜上所述,本文針對(duì)特定硬件條件,構(gòu)建了定制的嵌入式操作系統(tǒng);設(shè)計(jì)了支持USB數(shù)據(jù)傳輸?shù)闹讣y采集卡;指紋圖像的濾波、提取特征和指紋特征匹配均針對(duì)嵌入式系統(tǒng)的實(shí)際情況進(jìn)行了優(yōu)化;利用MiniGUI圖形支持庫完成了界面美觀友好的可視化指紋識(shí)別程序。系統(tǒng)具有安全可靠、易于擴(kuò)展、性價(jià)比高等優(yōu)點(diǎn)。
標(biāo)簽: ARM 嵌入式 指紋識(shí)別系統(tǒng)
上傳時(shí)間: 2013-08-02
上傳用戶:小儒尼尼奧
隨著信息技術(shù)的發(fā)展,數(shù)字信號(hào)的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對(duì)數(shù)字信號(hào)的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號(hào)傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點(diǎn),常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實(shí)現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長(zhǎng)度為8至128個(gè)雙字長(zhǎng)度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個(gè)邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達(dá)到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個(gè)功能模塊的設(shè)計(jì)方案和硬件電路實(shí)現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計(jì)了內(nèi)部控制邏輯,并進(jìn)行了相關(guān)的時(shí)序仿真和邏輯驗(yàn)證,硬件需要軟件的配合才能實(shí)現(xiàn)其功能,因此設(shè)備驅(qū)動(dòng)程序的設(shè)計(jì)是一個(gè)重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動(dòng)模式的組成、開發(fā)設(shè)備驅(qū)動(dòng)程序的工具以及開發(fā)系統(tǒng)實(shí)際硬件的設(shè)備驅(qū)動(dòng)程序時(shí)的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對(duì)PCI數(shù)據(jù)采集卡進(jìn)行了整體方案的設(shè)計(jì)。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實(shí)現(xiàn)。
上傳時(shí)間: 2013-05-22
上傳用戶:彭玖華
特點(diǎn)(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設(shè)計(jì)(Wide input range for auxiliary power) 尺寸小,穩(wěn)定性高(Dimension small and High stability)
標(biāo)簽: 微電腦 數(shù)學(xué)演算 輸出 隔離傳送器
上傳時(shí)間: 2013-11-24
上傳用戶:541657925
a_bit equ 20h ;個(gè)位數(shù)存放處 b_bit equ 21h ;十位數(shù)存放處 temp equ 22h ;計(jì)數(shù)器寄存器 star: mov temp,#0 ;初始化計(jì)數(shù)器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重來 mov temp,#0 next: ljmp stlop ;顯示子程序 display: mov a,temp ;將temp中的十六進(jìn)制數(shù)轉(zhuǎn)換成10進(jìn)制 mov b,#10 ;10進(jìn)制/10=10進(jìn)制 div ab mov b_bit,a ;十位在a mov a_bit,b ;個(gè)位在b mov dptr,#numtab ;指定查表啟始地址 mov r0,#4 dpl1: mov r1,#250 ;顯示1000次 dplop: mov a,a_bit ;取個(gè)位數(shù) MOVC A,@A+DPTR ;查個(gè)位數(shù)的7段代碼 mov p0,a ;送出個(gè)位的7段代碼
標(biāo)簽: 直接驅(qū)動(dòng) 數(shù)碼管 計(jì)數(shù)器 程序
上傳時(shí)間: 2013-11-06
上傳用戶:lx9076
在航電系統(tǒng)維護(hù)過程中,為解決定位故障的效率和降低維修成本等問題,提出了基于ICD(Interface Control Document,接口控制文件)的1553B總線的信息監(jiān)控系統(tǒng)模型。該系統(tǒng)運(yùn)用數(shù)據(jù)采集卡對(duì)總線中傳輸?shù)男盘?hào)有無失真、偏差等電氣特性進(jìn)行檢測(cè),并使用1553B通訊卡通過測(cè)控軟件LabWindows/CVI編程與ICD數(shù)據(jù)庫的動(dòng)態(tài)鏈接,實(shí)現(xiàn)總線信息的解析和故障的判斷。與傳統(tǒng)的維護(hù)過程相比,這種模型能夠從信號(hào)的電氣特性以及信息的解析等全方位的去檢測(cè)判斷故障的來源,并且能夠廣泛在其他1553B總線系統(tǒng)內(nèi)擴(kuò)展應(yīng)用。驗(yàn)證表明該監(jiān)控系統(tǒng)可以對(duì)總線信息進(jìn)行快速有效地監(jiān)測(cè)分析,能滿足應(yīng)用需求。 Abstract: In the process of avionics system maintenance, to solve the problems such as improving the efficiency of fast orientation to troubles and reducing maintenance cost, system of 1553B bus information monitor model based on ICD was proposed. The system observed whether the data which transmitted on the bus appear distortion and deviation by using data acquisition card. And using 1553B communication card programming of the measure software LabWindows/CVI and the dynamic linking of ICD database, message analysis and fault estimation could be realized. Compared with traditional maintenance, this model can all-dimensionally detect and analyze the source of faults from both electrical characteristics of the signal and message analysis, and it can be widely applied in the other 1553B system. Experiment shown that this monitor system can effectively detect and analyze the bus message and can meet the application requirements.
標(biāo)簽: 1553B 總線 信息監(jiān)控
上傳時(shí)間: 2013-11-23
上傳用戶:18752787361
AVRVI專業(yè)提供AVR單片機(jī)學(xué)習(xí)開發(fā)工具,AVR開發(fā)板,AVR仿真器,AVR編程器,AVR實(shí)驗(yàn)箱,數(shù)據(jù)采集卡,視頻疊加模塊等,并可提供定制服務(wù)。
標(biāo)簽: AVR 單片機(jī) 實(shí)驗(yàn)箱
上傳時(shí)間: 2013-11-19
上傳用戶:lgd57115700
單片機(jī)嵌入式模塊 聯(lián)系 楊迪 15336417867 0531-55508458 QQ:1347978253 htp://www.easyele.cn 單片機(jī)嵌入式模塊集成了8bit微處理器、CAN控制器、CAN收發(fā)器、總線保護(hù)于一身,所有元器件布置在一個(gè)微型的封裝模塊之內(nèi),用戶只需要 知道RS232的通訊即可實(shí)現(xiàn)CAN通訊。并且提供嵌入式網(wǎng)絡(luò)模塊上位機(jī)設(shè)計(jì),可以工作于透明傳輸模式和透明數(shù)據(jù)模式。 UART輸出可以為TTL電 平,RS232或RS485。貨號(hào):CAN-module 規(guī)格: 套. 單片機(jī)嵌入式模塊廣泛應(yīng)用于消防安防、智能樓宇、酒店門鎖、煤礦通訊、船舶運(yùn)輸?shù)葢?yīng)用領(lǐng)域。CAN 是公認(rèn)的穩(wěn)定可靠的通訊模式,本系統(tǒng) 采用汽車級(jí)CPU,更保障其穩(wěn)定性。單片機(jī)嵌入式模塊通過UART轉(zhuǎn)CAN可以幫助用戶快速實(shí)現(xiàn)具有CAN-bus通訊接口的儀器、儀表設(shè)備的項(xiàng)目設(shè)計(jì)。 我們濟(jì)南恩易電子科技有限公司是一家集研發(fā)生產(chǎn)銷售于一體的高科技企業(yè),主營業(yè)務(wù)字符疊加器,數(shù)據(jù)采集卡,串口服務(wù)器,嵌入式學(xué)習(xí)開 發(fā)工具等,可為客戶定制開發(fā),單片機(jī)嵌入式模塊上市以來,一直深受廣大顧客的喜愛,我們有專業(yè)的包裝,詳細(xì)的資料光盤,技術(shù)指導(dǎo),合 理的價(jià)格,歡迎大家咨詢購買。
上傳時(shí)間: 2013-10-11
上傳用戶:gengxiaochao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1