亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)字板

  • AVR-51多功能實驗開發(fā)板電原理圖.rar

    AVR-51多功能實驗開發(fā)板電原理圖。詳細(xì)圖解,作板子更簡單

    標(biāo)簽: AVR 51 多功能

    上傳時間: 2013-04-24

    上傳用戶:dylutao

  • 基于USB2.0的FPGA配置接口及實驗開發(fā)評估板設(shè)計與實現(xiàn).rar

    信號與信息處理是信息科學(xué)中近幾年來發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿。基于FPGA的設(shè)計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進(jìn)一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設(shè)計與實現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進(jìn)行測試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設(shè)計及功能時序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機(jī)端另行設(shè)計通信軟件,其兼容性較現(xiàn)有設(shè)計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時也加大了自行對其進(jìn)行開發(fā)設(shè)計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標(biāo)簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • MCS51單片機(jī)學(xué)習(xí)開發(fā)板原理圖.rar

    單片機(jī)系統(tǒng)開發(fā)板 很好 可以最單片機(jī)開發(fā) 學(xué)習(xí)

    標(biāo)簽: MCS 51 單片機(jī)學(xué)習(xí)

    上傳時間: 2013-04-24

    上傳用戶:yare

  • 2440核心板原理圖及PCB圖.rar

    S3C2440核心板原理圖,PCB板圖,Protel99 SE格式,六層板。

    標(biāo)簽: 2440 PCB 核心板

    上傳時間: 2013-07-12

    上傳用戶:qq21508895

  • PCB抄板、PCB設(shè)計、PCB改板的基本步驟.rar

    PCB抄板、PCB設(shè)計、PCB改板的基本步驟

    標(biāo)簽: PCB 抄板

    上傳時間: 2013-07-08

    上傳用戶:baobao9437

  • 自制基于89C51單片機(jī)試驗板.rar

    自制基于89C51單片機(jī)試驗板 資料總結(jié)

    標(biāo)簽: 89C51 單片機(jī) 試驗板

    上傳時間: 2013-04-24

    上傳用戶:kristycreasy

  • 模擬EDA下載板使用說明

    模擬EDA下載板使用說明

    標(biāo)簽: EDA 模擬 下載板 使用說明

    上傳時間: 2013-06-10

    上傳用戶:miaochun888

  • DX32 STM32開發(fā)板原理圖

    DX32 STM32開發(fā)板原理圖 給需要的朋友

    標(biāo)簽: 32 STM DX 開發(fā)板原理圖

    上傳時間: 2013-04-24

    上傳用戶:wkchong

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計及實現(xiàn)

    隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實現(xiàn)項目為背景,對熵編碼器和解碼器的硬件實現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實現(xiàn)方案。熵編解碼器中的難點是huffman編解碼器的實現(xiàn)。在設(shè)計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時,在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計方案中,按照自頂向下的設(shè)計方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設(shè)計過程中,用高級硬件描述語言verilogHDL進(jìn)行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進(jìn)行設(shè)計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設(shè)計的正確性。通過系統(tǒng)波形仿真和下板驗證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗證的結(jié)果表明:設(shè)計能夠滿足性能要求,并具有一定的使用價值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時間: 2013-05-19

    上傳用戶:吳之波123

  • Lab5_七段數(shù)碼管顯示設(shè)計

    1. 數(shù)碼管顯示原理 數(shù)碼的顯示方式一般有三種: 第一種是字型重疊式; 第二種是分段式; 第三種是點陣式。 目前以分段式應(yīng)用最為普遍,主要器件是七段發(fā)光二極管(LED)顯示器。它可分為兩種, 一是共陽極顯示器(發(fā)光二極管的陽極都接在一個公共點上) ,另一是共陰極顯示器(發(fā)光 二極管的陽極都接在一個公共點上,使用時公共點接地) 。 EXCD-1 開發(fā)板使用的數(shù)碼管為四位共陰極數(shù)碼管, 每一位的共陰極 7 段數(shù)碼管由 7個 發(fā)光 LED 組成,呈“ ”字狀,7 個發(fā)光 LED 的陰極連接在一起,陽極分別連接至 FPGA 相應(yīng)引腳。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 為四位 7 段數(shù)碼管的位選擇 端。當(dāng)其值為“1”時,相應(yīng)的 7 段數(shù)碼管被選通。當(dāng)輸入到 7 段數(shù)碼管 SEG_A~ SEG_G和 EG_DP 管腳的數(shù)據(jù)為高電平時,該管腳對應(yīng)的段變亮,當(dāng)輸入到 7 段數(shù)碼管 SEG_A~ EG_G和 SEG_DP 管腳的數(shù)據(jù)為低電平時,該管腳對應(yīng)的段變滅。

    標(biāo)簽: Lab 七段數(shù)碼 顯示設(shè)計

    上傳時間: 2013-05-23

    上傳用戶:66666

主站蜘蛛池模板: 格尔木市| 孟村| 乾安县| 灵武市| 全南县| 武宁县| 澎湖县| 麻城市| 务川| 新和县| 乐山市| 古蔺县| 普陀区| 临泉县| 宁城县| 杂多县| 溧阳市| 合阳县| 黎川县| 余庆县| 含山县| 金山区| 开封县| 北京市| 礼泉县| 屏山县| 黑山县| 沛县| 葫芦岛市| 卢湾区| 桃园县| 瓦房店市| 清涧县| 讷河市| 乌拉特后旗| 新宁县| 威宁| 安远县| 云和县| 千阳县| 平乡县|