亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數字式電位器

  • 數字電壓表 AD芯片: 采用8位串行A/D轉換器ADC0832。 ● 8位分辨率

    數字電壓表 AD芯片: 采用8位串行A/D轉換器ADC0832。 ● 8位分辨率,逐次逼近型,基準電壓為 5V ● 5V單電源供電 ● 輸入模擬信號電壓范圍為 0~5V ● 有兩個可供選擇的模擬輸入通道 顯示: 使用三個數碼管。 顯示范圍: 0.00 - 5.10 (單位:V) 連接方式: AD_CLK → P1.0 AD_DAT → P1.1 AD_CS → P3.4 模擬輸入 → CH0 (AD_DAT = DO + DI) ADC0832輸出最大轉換值=FFH (255) 設定最大測量值=5.1V 255X=5.1 X=0.02 即先乘2再除以100 (小數點放在第三位數碼管)

    標簽: 0832 ADC 8位 數字電壓表

    上傳時間: 2016-06-21

    上傳用戶:懶龍1988

  • 數字電壓表 AD芯片: 采用8位串行A/D轉換器ADC0832。 ● 8位分辨率

    數字電壓表 AD芯片: 采用8位串行A/D轉換器ADC0832。 ● 8位分辨率,逐次逼近型,基準電壓為 5V ● 5V單電源供電 ● 輸入模擬信號電壓范圍為 0~5V ● 有兩個可供選擇的模擬輸入通道 顯示: 使用P0口的數碼管顯示轉換值。 顯示范圍: 0.00 - 5.10 (單位:V) 連接方式: AD_CLK → P1.0 AD_DAT → P1.1 AD_CS → P3.4 模擬輸入 → CH0 (AD_DAT = DO + DI) ADC0832輸出最大轉換值=FFH (255) 設定最大測量值=5.1V 255X=5.1 X=0.02 即先乘2再除以100 (小數點放在第三位數碼管)

    標簽: 0832 ADC 8位 數字電壓表

    上傳時間: 2013-12-05

    上傳用戶:dreamboy36

  • 這是用數據流來設計的8位比較器,很簡單,也很使用,希望能有所幫助,謝謝批評指導

    這是用數據流來設計的8位比較器,很簡單,也很使用,希望能有所幫助,謝謝批評指導

    標簽: 數據流 8位 比較器

    上傳時間: 2016-06-22

    上傳用戶:cxl274287265

  • 實用c程序:16進制<->10進制互換程序 89C51系列CPU編程器接收CPU程序 HT1380實時時鐘驅動程序 單個漢字庫字摸提取程序

    實用c程序:16進制<->10進制互換程序 89C51系列CPU編程器接收CPU程序 HT1380實時時鐘驅動程序 單個漢字庫字摸提取程序,tc2.0編譯 按鍵掃描驅動程序

    標簽: CPU 89C51 程序 1380

    上傳時間: 2016-06-22

    上傳用戶:asdkin

  • 8位移位寄存器

    8位移位寄存器,當高電平來時移入下一位!

    標簽: 8位移位寄存器

    上傳時間: 2013-12-01

    上傳用戶:sk5201314

  • 用1位半減器構成一位全減器

    用1位半減器構成一位全減器,之后再構成8位全減器。有三個組件:h_suber,一位半減器,f_suber,一位全減器,f_suber8,8位全減器。

    標簽: 半減器

    上傳時間: 2016-06-30

    上傳用戶:mpquest

  • 本系統是通過凌陽的16位單片機SPCE061A測量電阻

    本系統是通過凌陽的16位單片機SPCE061A測量電阻,電容和電感對應振蕩電路 所產生的頻率實現對各個參數的測量,一方面測量精度較高,另一方面便于使儀表實現自動化,而且還能加入語音播報的功能使其更加智能化。 其中電阻和電容采用555多諧振蕩電路產生的,而電感則是根據電容三點式產生的,SPCE061A的定時器可以利用外部時鐘來記數,這里我們將RCL的測量電路產生的頻率做為單片機SPCE061A的時鐘源,通過記數則可以計算出被測頻率,在通過該頻率計算出各個參數。

    標簽: SPCE 061A 061

    上傳時間: 2016-07-05

    上傳用戶:xauthu

  • 可調計時器的設計,六位七段LED數碼管顯示,82鍵盤

    可調計時器的設計,六位七段LED數碼管顯示,82鍵盤

    標簽: LED 82 計時器 數碼管顯示

    上傳時間: 2016-07-09

    上傳用戶:jichenxi0730

  • 8*8乘法器及其測試:采用booth編碼的乘法器:1. ultipler_quick_add_4 即4位的并行全加器

    8*8乘法器及其測試:采用booth編碼的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在這里主要起了兩個作用:第一個是在求部分積單元時,當編碼為3x時用來輸出部分積;另外一個是在將部分積加起來時,求3到6位時所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,這里用來分別計算積的7到11位和12到16位。 3. ultiplier_unit_4 這個模塊是用來實現部分積的,每一個模塊實現一個部分積的4位,因此一個部分積需要4個這個模塊來實現??偣残枰?2個這樣的模塊。 4.Multiplier_full_add 這是一位的全加器,在實現部分積相加的時候,通過全加器的陣列來實現的。

    標簽: ultipler_quick_add booth 乘法器 測試

    上傳時間: 2016-07-12

    上傳用戶:zhaiye

  • EDA實驗--UART串口實驗:UART 主要有由數據總線接口、控制邏輯、波特率發生器、發送部分和接收部分等組成。UART 發送器 --- 發送器每隔16 個CLK16 時鐘周期輸出1 位

    EDA實驗--UART串口實驗:UART 主要有由數據總線接口、控制邏輯、波特率發生器、發送部分和接收部分等組成。UART 發送器 --- 發送器每隔16 個CLK16 時鐘周期輸出1 位,次序遵循1位起始位、8位數據位(假定數據位為8位)、1位校驗位(可選)、1位停止位。 UART 接收器 --- 串行數據幀和接收時鐘是異步的,發送來的數據由邏輯1 變為邏輯0 可以視為一個數據幀的開始。接收器先要捕捉起始位,確定rxd 輸入由1 到0,邏輯0 要8 個CLK16 時鐘周期,才是正常的起始位,然后在每隔16 個CLK16 時鐘周期采樣接收數據,移位輸入接收移位寄存器rsr,最后輸出數據dout。還要輸出一個數據接收標志信號標志數據接收完。 波特率發生器 --- UART 的接收和發送是按照相同的波特率進行收發的。波特率發生器產生的時鐘頻率不是波特率時鐘頻率,而是波特率時鐘頻率的16 倍,目的是為在接收時進行精確地采樣,以提出異步的串行數據。 --- 根據給定的晶振時鐘和要求的波特率算出波特率分頻數。

    標簽: UART EDA CLK 實驗

    上傳時間: 2014-01-25

    上傳用戶:xsnjzljj

主站蜘蛛池模板: 嘉祥县| 建昌县| 偃师市| 白银市| 定安县| 聂拉木县| 浦县| 睢宁县| 安龙县| 扎囊县| 霞浦县| 常州市| 保亭| 合山市| 金川县| 九龙县| 都江堰市| 天峻县| 舟曲县| 北海市| 泰安市| 新和县| 阆中市| 镇平县| 娱乐| 资兴市| 勃利县| 文登市| 麟游县| 当涂县| 江口县| 科技| 富川| 海南省| 金沙县| 江门市| 青神县| 麻城市| 来凤县| 太谷县| 香港|