亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數字基帶信號

  • jsp製作的驗證碼,內有中文、數字、字母+數字三種驗證模式

    jsp製作的驗證碼,內有中文、數字、字母+數字三種驗證模式

    標簽: jsp 字母 模式

    上傳時間: 2013-12-23

    上傳用戶:hjshhyy

  • 數字排序

    數字排序,用泡沫排序法製作,可秀出數字大小(open source)

    標簽: 排序

    上傳時間: 2013-12-13

    上傳用戶:希醬大魔王

  • symbian 可在收件箱生成5000字超長短信!

    symbian 可在收件箱生成5000字超長短信!

    標簽: symbian 5000 短信

    上傳時間: 2017-02-20

    上傳用戶:徐孺

  • 多數大小排列 可輸入多組數字 進行大小排序 為初學者迴圈應用的進階題

    多數大小排列 可輸入多組數字 進行大小排序 為初學者迴圈應用的進階題

    標簽: 排序

    上傳時間: 2013-12-26

    上傳用戶:13215175592

  • 猜數字遊戲猜數字遊戲猜數字遊戲猜數字遊戲猜數字遊戲

    猜數字遊戲猜數字遊戲猜數字遊戲猜數字遊戲猜數字遊戲

    標簽:

    上傳時間: 2017-05-12

    上傳用戶:Pzj

  • 處理與接收 gps 信號的範例碼, 使用的平臺式 HOLUX GR-86.

    處理與接收 gps 信號的範例碼, 使用的平臺式 HOLUX GR-86.

    標簽: HOLUX gps GR 86

    上傳時間: 2014-01-03

    上傳用戶:lhw888

  • HT45F23 ADC 功能應用實例

    具備處理外部模擬信號功能是很多電子設備的基本要求。為了將模擬信號轉換為數字信 號,就需要藉助A/D 轉換器。將A/D 功能和MCU 整合在一起,就可減少電路的元件數量和 電路板的空間使用。 HT45F23 微控制器內建6 通道,12 位解析度的A/D 轉換器。在本應用說明中,將介紹如何 使用HT45F23 微控制器的A/D 功能。

    標簽: 45F F23 ADC HT

    上傳時間: 2013-10-27

    上傳用戶:nostopper

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 準確的電源排序可防止系統(tǒng)受損

    諸如電信設備、存儲模塊、光學繫統(tǒng)、網絡設備、服務器和基站等許多復雜繫統(tǒng)都采用了 FPGA 和其他需要多個電壓軌的數字 IC,這些電壓軌必須以一個特定的順序進行啟動和停機操作,否則 IC 就會遭到損壞。

    標簽: 電源排序 防止

    上傳時間: 2014-12-24

    上傳用戶:packlj

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

主站蜘蛛池模板: 行唐县| 无棣县| 正宁县| 山阳县| 万全县| 固原市| 廉江市| 阿拉善右旗| 阿图什市| 佳木斯市| 长丰县| 四会市| 河津市| 屏边| 汨罗市| 象州县| 沈阳市| 漠河县| 宽甸| 灵璧县| 新兴县| 彝良县| 永丰县| 迭部县| 延寿县| 永川市| 保靖县| 德庆县| 连州市| 阜平县| 临清市| 怀仁县| 望谟县| 泸水县| 德保县| 新兴县| 闽侯县| 崇阳县| 五家渠市| 云浮市| 平原县|