這是我個人編寫,關(guān)於PC的P80_7段顯示器顯示數(shù)字的控制碼
標(biāo)簽:
上傳時間: 2014-12-02
上傳用戶:fandeshun
交換式電源轉(zhuǎn)換器(Switching Power Supply)為目前電子產(chǎn)品中,非常廣 泛使用的電源裝置,在日常生活中隨處可見 ,它主要的功能是調(diào)節(jié)電壓準(zhǔn) 位,亦可說 是直流 的變壓器。與傳統(tǒng)線性式電源轉(zhuǎn)換器比較,體積小、重 量 輕、效率 高以及有較大的輸入電壓範(fàn)圍是交換式電源轉(zhuǎn)換器的優(yōu)點。 交換式電源轉(zhuǎn)換器廣泛被應(yīng)用在電源供應(yīng)器以及新一代電腦內(nèi)。因 此,如何控制交換式電源轉(zhuǎn)換器使其在輸入電壓與輸出負(fù)載變動的情況 下,能夠自動調(diào)節(jié)輸出電壓為所預(yù)設(shè)的位準(zhǔn),實為一項重要的研究。
標(biāo)簽: Switching Supply Power
上傳時間: 2014-09-08
上傳用戶:com1com2
Boost C++ Libraries Free peer-reviewed portable C++ source libraries Boost C++ Libraries 基本上是一個免費的 C++ 的跨平臺函式庫集合,基本上應(yīng)該可以把它視為 C++ STL 的功能再延伸;他最大的特色在於他是一個經(jīng)過「同行評審」(peer review,可參考維基百科)、開放原始碼的函式庫,而且有許多 Boost 的函式庫是由 C++ 標(biāo)準(zhǔn)委員會的人開發(fā)的,同時部分函式庫的功能也已經(jīng)成為 C++ TR1 (Technical Report 1,參考維基百科)、TR2、或是 C++ 0x 的標(biāo)準(zhǔn)了。 它的官方網(wǎng)站是:http://www.boost.org/,包含了 104 個不同的 library;由於他提供的函式庫非常地多,的內(nèi)容也非常地多元,根據(jù)官方的分類,大致上可以分為下面這二十類: 字串和文字處理(String and text processing) 容器(Containers) Iterators 演算法(Algorithms) Function objects and higher-order programming 泛型(Generic Programming) Template Metaprogramming Preprocessor Metaprogramming Concurrent Programming 數(shù)學(xué)與數(shù)字(Math and numerics) 正確性與測試(Correctness and testing) 資料結(jié)構(gòu)(Data structures) 影像處理(Image processing) 輸入、輸出(Input/Output) Inter-language support 記憶體(Memory) 語法分析(Parsing) 程式介面(Programming Interfaces) 其他雜項 Broken compiler workarounds 其中每一個分類,又都包含了一個或多個函式庫,可以說是功能相當(dāng)豐富。
標(biāo)簽: Boost C++ Libraries
上傳時間: 2015-05-15
上傳用戶:fangfeng
華為開關(guān)電源電感器設(shè)計 正激式開關(guān)電源變壓器設(shè)計步驟
標(biāo)簽: 華為 開關(guān)電源
上傳時間: 2021-12-03
上傳用戶:fliang
【摘要】數(shù)字化技術(shù)隨著低成本、高性能控制芯片的出現(xiàn)而快速發(fā)展,同時也推動著開關(guān)電源向數(shù)字控制發(fā)展。文章利用一款新型數(shù)字信號控制器(DSC)ADP32,完成了基于DSC的數(shù)字電源應(yīng)用研究,本文提供了DC/DC変換器的完整數(shù)字控制解決方案,數(shù)字PID樸償技米,精確時序的同步整流技術(shù),以及PWM控制信號的產(chǎn)生等,最后用一臺200w樣機驗證了數(shù)字控制的系統(tǒng)性能。【關(guān)鍵詞】數(shù)字信號控制器;同步整流;PID控制;數(shù)字拉制1引言隨著半導(dǎo)體行業(yè)的快速發(fā)展,低成本、高性能的DSC控制器不斷出現(xiàn),基于DSC控制的數(shù)字電源越來越備受關(guān)注,目前“綠色能源”、“能源之心”等概念的提出,數(shù)字控制的模塊電源具有高效率、高功率密度等諸多優(yōu)點,逐漸成為電源技術(shù)的研究熱點.數(shù)字電源(digital powerspply)是一種以數(shù)字信號處理器(DSP)或微控制器(MCU)為核心,將數(shù)字電源驅(qū)動器、PWM控制器等作為控制對象,能實現(xiàn)控制、管理、監(jiān)測功能的電源產(chǎn)品。具有可以在一個標(biāo)準(zhǔn)化的硬件平臺上,通過更新軟件滿足不同的需求".ADP32是一款集實時處理(DSP)與控制(MCU)外設(shè)功能與一體的數(shù)字信號控制器,不但可以簡化電路設(shè)計,還能快速有效實現(xiàn)各種復(fù)雜的控制算法。2數(shù)字電源系統(tǒng)設(shè)計2.1數(shù)字電源硬件框圖主功率回路是雙管正激DCDC變換器,其控制方式為脈沖寬度調(diào)制(PWM),主要由功率管Q1/Q2、續(xù)流二極管D1/D2、高頻變壓器、輸出同步整流器、LC濾波器組成。
標(biāo)簽: 數(shù)字電源
上傳時間: 2022-06-18
上傳用戶:jiabin
rt-thread的定時器的基本工作原理在RT-Thread定時器模塊維護兩個重要的全局變量,一個是當(dāng)前系統(tǒng)的時間rt_tick(當(dāng)硬件定時器中斷來臨時,它將加1),另一個是定時器鏈表rt_timer_list,系統(tǒng)中新創(chuàng)建的定時期都會被以排序的方式插入到rt_timer_list(硬件定時器模式下使用)鏈表中,rt_timer_list的每個節(jié)點保留了一個定時器的信息,并且在這個節(jié)點加入鏈表時就計算好了產(chǎn)生時間到達(dá)時的時間點,即tick,在rt-thread系統(tǒng)中如果采用軟件定時器模式,則存在一定時器線程rt_thread_timer_entry,不斷獲取當(dāng)前TICK值并與定時器鏈表rt_timer_list上的定時器對比判斷是否時間已到,一旦發(fā)現(xiàn)就調(diào)用對應(yīng)的回調(diào)函數(shù),即事件處理函數(shù)進行處理,而如果采用硬件定時器管理模式的話,則該檢查過程放到系統(tǒng)時鐘中斷例程中進行處理,此時,是不存在定時器線程的。如下圖:注:如果采用軟件定時器軟件定時器,則該定時器鏈表為rt soft_timer_list。
上傳時間: 2022-06-25
上傳用戶:jason_vip1
固態(tài)硬盤是一種以FLASH為存儲介質(zhì)的新型硬盤。由于它不像傳統(tǒng)硬盤一樣以高速旋轉(zhuǎn)的磁盤為存儲介質(zhì),不需要浪費大量的尋道時間,因此它有著傳統(tǒng)硬盤不可比擬的順序和隨機存儲速度。同時由于固態(tài)硬盤不存在機械存儲結(jié)構(gòu),因此還具有高抗震性、無工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點。隨著計算機技術(shù)的高速發(fā)展,固態(tài)硬盤技術(shù)已經(jīng)成為未來存儲介質(zhì)技術(shù)發(fā)展的必然趨勢。 本文以設(shè)計固態(tài)硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語言verilog,設(shè)計了一個位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機所發(fā)送的IDE指令并控制硬盤設(shè)備進行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤設(shè)備端與主機端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個方面的內(nèi)容。第一:論文從固態(tài)硬盤的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設(shè)計的要點和難點;第二:論文設(shè)計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗?zāi)K六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設(shè)計;第三:論文以設(shè)計狀態(tài)機流程和主要控制信號的方式實現(xiàn)了各個具體子功能模塊并列舉了部分關(guān)鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現(xiàn),并通過SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進行了功能測試和分析,驗證了本論文設(shè)計的正確性。
上傳時間: 2013-07-31
上傳用戶:liangrb
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來的危害,國內(nèi)外已經(jīng)開始了對PMD補償?shù)难芯俊5悄壳暗难a償系統(tǒng)復(fù)雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現(xiàn)低成本的PMD補償。 在實驗中將擾偏器連入光時分復(fù)用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動偏振控制器的方法來實現(xiàn)高速擾偏器的設(shè)計。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢。另外對數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計。在QuartusⅡ集成環(huán)境中進行FPGA的開發(fā),使用VHDL語言和原理圖輸入法進行電路設(shè)計。 本文設(shè)計的偏振擾偏器在高速控制電路的驅(qū)動下,可以實現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進行PMD補償。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
反激式轉(zhuǎn)換器通常應(yīng)用於具有多個輸出電壓並要求中低輸出功率的電源。配合采用一個反激式轉(zhuǎn)換器,多輸出僅增加極少的成本或復(fù)雜度––– 每個額外的輸出僅要求另一個變壓器繞組、整流器和輸出濾波電容器。
標(biāo)簽: 反激式控制器 輸出 調(diào)節(jié) 性能
上傳時間: 2013-11-22
上傳用戶:3294322651
電路板裝配、PCB 布局和數(shù)字 IC 集成的進步造就了新一代的高密度安裝、高性能繫統(tǒng)。
上傳時間: 2013-10-17
上傳用戶:RQB123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1