本文分析了數(shù)字音頻處理技術(shù)中數(shù)字濾波器的各種傳統(tǒng)實(shí)現(xiàn)算法,尤其是研究了FIR數(shù)字濾波器的實(shí)現(xiàn)算法,在分析了數(shù)字濾波器的傳統(tǒng)算法的基礎(chǔ)上,針對(duì)家用和便攜式音頻處理系統(tǒng),提供一種基于FPGA的音頻處理器的實(shí)現(xiàn)方案,以適應(yīng)便攜式和家用設(shè)備對(duì)處理器體積和功耗小的發(fā)展要求.該方案對(duì)實(shí)現(xiàn)N階FIR數(shù)字濾波器的傳統(tǒng)算法進(jìn)行了改良,將濾波器的系數(shù)用浮點(diǎn)數(shù)表示法來(lái)表示,使得原本至少需要一個(gè)乘法器和一個(gè)加法器來(lái)實(shí)現(xiàn)濾波功能,現(xiàn)在僅需要若干次加法和移位運(yùn)算就可以實(shí)現(xiàn),很大程度降低了設(shè)計(jì)的復(fù)雜度和系統(tǒng)功耗,也減少了芯片的面積.同時(shí)采用硬件描述語(yǔ)言VHDL實(shí)現(xiàn)了音頻處理器各個(gè)模塊的設(shè)計(jì).
上傳時(shí)間: 2013-06-02
上傳用戶:cknck
基于手姿態(tài)的人機(jī)交互是以實(shí)現(xiàn)自然的人機(jī)交互為研究目標(biāo),可提高計(jì)算機(jī)的可操作性,同時(shí)使計(jì)算機(jī)能夠完成更加復(fù)雜的任務(wù)。而基于ARM的嵌入式系統(tǒng)具有功耗低、體積小、集成度高等特點(diǎn),嵌入式與具體應(yīng)用有機(jī)地結(jié)合在一起,具有較長(zhǎng)的生命周期,能夠根據(jù)特定的需求對(duì)軟硬件進(jìn)行合理剪裁。結(jié)合嵌入式技術(shù)的手姿態(tài)跟蹤設(shè)備能夠?qū)崟r(shí)的檢測(cè)出人機(jī)交互系統(tǒng)中人手的位置與角度等數(shù)據(jù),并將這些數(shù)據(jù)及時(shí)反饋給計(jì)算機(jī)虛擬系統(tǒng)來(lái)進(jìn)行人機(jī)交互,提高跟蹤設(shè)備的可靠性和空間跟蹤精度。 通過(guò)對(duì)嵌入式開(kāi)發(fā)過(guò)程以及對(duì)控制系統(tǒng)構(gòu)成的分析,確定了手姿態(tài)信號(hào)輸入方案及系統(tǒng)的軟硬件總體設(shè)計(jì)方案。通過(guò)對(duì)目前流行的眾多嵌入式處理器的研究、分析、比較選擇了S3C2440處理器作為系統(tǒng)開(kāi)發(fā)硬件核心,詳細(xì)介紹了S3C2440的相關(guān)模塊的設(shè)計(jì),包括存儲(chǔ)單元模塊、通信接口模塊、JATG接口電路。同時(shí)設(shè)計(jì)了系統(tǒng)的外圍電路像系統(tǒng)時(shí)鐘電路、電源電路、系統(tǒng)復(fù)位電路。 選擇更適合于ARM開(kāi)發(fā)的Linux系統(tǒng)作為軟件開(kāi)發(fā)平臺(tái)。實(shí)現(xiàn)了Linux系統(tǒng)向開(kāi)發(fā)板的移植、Bootloader的啟動(dòng)與編譯、設(shè)備驅(qū)動(dòng)程序的開(kāi)發(fā);根據(jù)手姿態(tài)信號(hào)輸入方案系統(tǒng)采用分模塊、分層次的方法設(shè)計(jì)了系統(tǒng)的應(yīng)用程序——串口通信程序及手姿態(tài)識(shí)別子程序。通過(guò)分析常用的手姿態(tài)識(shí)別算法,系統(tǒng)采用基于神經(jīng)網(wǎng)絡(luò)的動(dòng)態(tài)時(shí)間規(guī)整與模板匹配相結(jié)合的動(dòng)態(tài)手姿態(tài)識(shí)別算法。并依據(jù)相應(yīng)的軟硬件測(cè)試方法對(duì)系統(tǒng)進(jìn)行了分模塊調(diào)試及系統(tǒng)的集成。
上傳時(shí)間: 2013-07-11
上傳用戶:songyuncen
隨著電力系統(tǒng)的迅速發(fā)展和電力電子技術(shù)的廣泛應(yīng)用,電能污染日益嚴(yán)重,電能質(zhì)量問(wèn)題已經(jīng)成為電力部門及電力用戶越來(lái)越關(guān)注的問(wèn)題。電能質(zhì)量的各項(xiàng)指標(biāo)若偏離正常水平過(guò)大,會(huì)給發(fā)電、輸變電和用電設(shè)備帶來(lái)不同程度的危害。電能質(zhì)量的好壞直接關(guān)系到國(guó)民經(jīng)濟(jì)的總體效益,因此對(duì)電能質(zhì)量進(jìn)行檢測(cè)和分析從而提高和改善電能質(zhì)量具有非常重要的意義。 本文首先介紹了電能質(zhì)量的基本概念,對(duì)各種電能質(zhì)量問(wèn)題的分類、特征及產(chǎn)生原因和危害作了詳細(xì)的闡述。通過(guò)對(duì)電能質(zhì)量各項(xiàng)指標(biāo)(供電電壓偏差、頻率偏差、公用電網(wǎng)諧波、三相電壓不平衡度、電壓波動(dòng)與閃變)的分析,以傳統(tǒng)的傅立葉變換理論為基礎(chǔ),針對(duì)目前電能質(zhì)量分析的難點(diǎn)即對(duì)突變的、暫態(tài)的、非平穩(wěn)的信號(hào)的檢測(cè)與分類,提出了基于快速傅立葉變換的暫態(tài)電能質(zhì)量分析方法。 在系統(tǒng)的研究了電能質(zhì)量分析的相關(guān)理論和檢測(cè)技術(shù)的基礎(chǔ)上,針對(duì)電能質(zhì)量分析系統(tǒng)中需要支持復(fù)雜算法和保持實(shí)時(shí)性的特殊要求,研制了基于DSP與ARM構(gòu)架的嵌入式電能質(zhì)量分析系統(tǒng)的硬件平臺(tái)和軟件系統(tǒng)。重點(diǎn)分析了DSP與ARM的選型依據(jù)、結(jié)構(gòu)特點(diǎn)、具體應(yīng)用等。并且詳細(xì)的介紹了硬件平臺(tái)的各部分組成和電路原理圖。隨后,提出了該裝置軟件部分設(shè)計(jì)思想,其中重點(diǎn)介紹了DSP部分的FFT算法設(shè)計(jì)、ARM部分的UC/OS-II操作系統(tǒng)移植和MiniGUI圖形界面開(kāi)發(fā)。最后對(duì)論文的主要工作進(jìn)行了總結(jié),對(duì)以后可深入研究的方向進(jìn)行了展望。
上傳時(shí)間: 2013-05-22
上傳用戶:hw1688888
隨著電力系統(tǒng)的迅速發(fā)展和電力電子技術(shù)的廣泛應(yīng)用,電能污染日益嚴(yán)重,電能質(zhì)量問(wèn)題已經(jīng)成為電力部門及電力用戶越來(lái)越關(guān)注的問(wèn)題。電能質(zhì)量的各項(xiàng)指標(biāo)若偏離正常水平過(guò)大,會(huì)給發(fā)電、輸變電和用電設(shè)備帶來(lái)不同程度的危害。電能質(zhì)量的好壞直接關(guān)系到國(guó)民經(jīng)濟(jì)的總體效益,因此對(duì)電能質(zhì)量進(jìn)行檢測(cè)和分析從而提高和改善電能質(zhì)量具有非常重要的意義。 本文首先介紹了電能質(zhì)量的基本概念,對(duì)各種電能質(zhì)量問(wèn)題的分類、特征及產(chǎn)生原因和危害作了詳細(xì)的闡述。通過(guò)對(duì)電能質(zhì)量各項(xiàng)指標(biāo)(供電電壓偏差、頻率偏差、公用電網(wǎng)諧波、三相電壓不平衡度、電壓波動(dòng)與閃變)的分析,以傳統(tǒng)的傅立葉變換理論為基礎(chǔ),針對(duì)目前電能質(zhì)量分析的難點(diǎn)即對(duì)突變的、暫態(tài)的、非平穩(wěn)的信號(hào)的檢測(cè)與分類,提出了基于小波變換的暫態(tài)電能質(zhì)量分析方法。利用小波變換模極大值原理檢測(cè)信號(hào)奇異點(diǎn)作為是否發(fā)生暫態(tài)擾動(dòng)的判據(jù),克服了傳統(tǒng)方法中無(wú)時(shí)域局部性的缺點(diǎn)。 在系統(tǒng)的研究了電能質(zhì)量分析的相關(guān)理論和檢測(cè)技術(shù)的基礎(chǔ)上,針對(duì)電能質(zhì)量分析系統(tǒng)中需要支持復(fù)雜算法和保持實(shí)時(shí)性的特殊要求,研制了基于DSP與ARM構(gòu)架的嵌入式電能質(zhì)量分析系統(tǒng)的硬件平臺(tái)和軟件系統(tǒng)。重點(diǎn)分析了DSP與ARM的選型依據(jù)、結(jié)構(gòu)特點(diǎn)、具體應(yīng)用等。并且詳細(xì)的介紹了硬件平臺(tái)的各部分組成和電路原理圖。隨后,提出了該裝置軟件部分設(shè)計(jì)思想,其中重點(diǎn)介紹了DSP部分的FFT算法設(shè)計(jì)、ARM部分的uC/OS-II操作系統(tǒng)移植和MiniGUI圖形界面開(kāi)發(fā)。最后對(duì)論文的主要工作進(jìn)行了總結(jié),對(duì)以后可深入研究的方向進(jìn)行了展望。
標(biāo)簽: DSP ARM 電能質(zhì)量監(jiān)測(cè)
上傳時(shí)間: 2013-07-10
上傳用戶:ZJX5201314
指紋識(shí)別是在指紋圖像上找到指紋的特征,通過(guò)計(jì)算機(jī)模糊比較的方法,把兩個(gè)指紋的特征模板進(jìn)行比較,計(jì)算出它們的相似程度,最終得到兩個(gè)指紋的匹配結(jié)果。本文對(duì)現(xiàn)已存在的多種指紋識(shí)別算法進(jìn)行編程比較,并對(duì)細(xì)化算法提出改進(jìn)。同時(shí)采用基于ARM7TDMI內(nèi)核的32位處理器S3C44B0作為主控制器,半導(dǎo)體電容傳感器FPS200作為指紋數(shù)據(jù)采集設(shè)備,構(gòu)建了自動(dòng)指紋識(shí)別系統(tǒng)。論文完成主要工作如下: 1、指紋采集模塊的設(shè)計(jì):根據(jù)FPS200的相關(guān)寄存器資源和管腳特性,完成指紋傳感器FPS200的電路設(shè)計(jì);研究FPS200主要寄存器的功能和圖像采集方式,給出FPS200在三種工作方式下的工作流程,并且對(duì)三種工作模式進(jìn)行分析。 2、指紋識(shí)別算法研究:通過(guò)對(duì)現(xiàn)已存在的多種圖像預(yù)處理算法進(jìn)行編程實(shí)現(xiàn)和對(duì)比研究發(fā)現(xiàn),細(xì)化后的圖像多存在短線、斷線、毛刺等干擾以及細(xì)化不徹底的現(xiàn)象,為此提出了新的修復(fù)算法:分析目標(biāo)點(diǎn)周圍紋線的走向趨勢(shì),選擇去除或者保留周圍的相連點(diǎn),較好地解決了細(xì)化不徹底的問(wèn)題;再對(duì)細(xì)化后的圖像采用方形模板進(jìn)行紋線跟蹤,去除偽特征點(diǎn),克服了逐步遞進(jìn)的紋線跟蹤算法過(guò)于復(fù)雜、不易實(shí)現(xiàn)等問(wèn)題。 3、采用Sansung公司基于ARM7TDMI內(nèi)核的32位RISC處理器S3C44B0,構(gòu)建了自動(dòng)指紋識(shí)別系統(tǒng)。該系統(tǒng)主要包括電源管理部分、指紋圖像采集模塊、存儲(chǔ)器模塊、JTAG調(diào)試接口以及與外設(shè)連接的串行接口。硬件部分主要完成指紋采集模塊接口的設(shè)計(jì)與開(kāi)發(fā),軟件部分主要完成指紋圖像采集程序、指紋識(shí)別算法程序和串口通信程序的開(kāi)發(fā),此外還通過(guò)串口實(shí)現(xiàn)指紋數(shù)據(jù)上傳到上位機(jī),在VB環(huán)境下實(shí)現(xiàn)了簡(jiǎn)易的人機(jī)交互軟件,提供指紋圖像的直觀顯示,用于對(duì)指紋識(shí)別程序進(jìn)行測(cè)試,并對(duì)測(cè)試結(jié)果進(jìn)行了分析。
標(biāo)簽: S3C44B0 ARM 處理器 自動(dòng)
上傳時(shí)間: 2013-05-22
上傳用戶:Andy123456
嵌入式操作系統(tǒng)是嵌入式系統(tǒng)應(yīng)用的核心。完成簡(jiǎn)單功能的嵌入式系統(tǒng)一般不需要操作系統(tǒng),但是隨著所謂后PC時(shí)代的來(lái)臨,嵌入式系統(tǒng)設(shè)計(jì)日趨復(fù)雜,嵌入式操作系統(tǒng)就必不可少了。一般而言,嵌入式操作系統(tǒng)不同于一般意義的計(jì)算機(jī)操作系統(tǒng),它有占用空間小、執(zhí)行效率高、方便進(jìn)行個(gè)性化定制和軟件要求固化存儲(chǔ)等特點(diǎn)。 本文在討論了嵌入式操作系統(tǒng)的基本理論之后,論述了MINIX 3操作系統(tǒng)的特點(diǎn),指出了MINIX 3向嵌入式操作系統(tǒng)方面發(fā)展的意義和可行性。建立可移植代碼是操作系統(tǒng)移植的首要步驟和重要途徑,本文又論述了建立可移植代碼的一般方法和過(guò)程。而后深入分析了MINIX 3操作系統(tǒng)的內(nèi)核結(jié)構(gòu)及組成部分,重組了內(nèi)核目錄樹,列出了移植MINIX 3內(nèi)核需要重新編寫的內(nèi)核接口。在MINIX 3已有代碼的基礎(chǔ)上,分離了一部分機(jī)器相關(guān)代碼和體系結(jié)構(gòu)不相關(guān)代碼,建立了相應(yīng)的可移植代碼。 提到嵌入式,就不能不提ARM,ARM體系結(jié)構(gòu)是目前最流行的嵌入式微處理器體系結(jié)構(gòu)。本文就是針對(duì)ARM處理器體系結(jié)構(gòu)來(lái)展開(kāi)的,文中簡(jiǎn)單介紹了ARM處理器的情況,并且對(duì)應(yīng)ARM體系結(jié)構(gòu)修改了MINIX 3內(nèi)核的部分代碼。最后在深入分析了MINIX3操作系統(tǒng)進(jìn)程調(diào)度算法和代碼之后,結(jié)合軟實(shí)時(shí)操作系統(tǒng)進(jìn)程調(diào)度特點(diǎn)和要求,改進(jìn)了MINIX 3進(jìn)程調(diào)度策略,使之適合軟實(shí)時(shí)操作系統(tǒng)的要求,并給出了修改后的相關(guān)源代碼。
標(biāo)簽: MINIX3 ARM 嵌入式 操作系統(tǒng)
上傳時(shí)間: 2013-06-24
上傳用戶:kksuyiwen
隨著我國(guó)電力工業(yè)的迅猛發(fā)展,電網(wǎng)上非線性負(fù)載的日益增多,導(dǎo)致線路電壓、電流經(jīng)常出現(xiàn)非正弦狀態(tài),從而造成電網(wǎng)諧波“污染”。電網(wǎng)諧波惡化了電能質(zhì)量指標(biāo),降低了電網(wǎng)的可靠性,增加了電網(wǎng)的損失。所以,電器設(shè)備在出廠前需要對(duì)其進(jìn)行檢測(cè),看其是否會(huì)影響電網(wǎng)的電能質(zhì)量。那么可靠的電力參數(shù)測(cè)量設(shè)備的研制就變得非常重要。通過(guò)充分調(diào)研并翻閱大量資料,針對(duì)課題要求,提出了以ARM作為處理器,結(jié)合外圍電路,借由μC/OS-Ⅱ操作系統(tǒng)對(duì)硬件進(jìn)行控制,來(lái)完成電參數(shù)采集及其處理的思路。 本論文完成了裝置的硬件電路設(shè)計(jì)和軟件開(kāi)發(fā)。硬件方面采用Philips公司的LPC2132作為處理器,結(jié)合外圍電路,建立起基本的采樣、通信和人機(jī)接口硬件平臺(tái)。軟件方面,首先分析了電參數(shù)測(cè)量的算法,并進(jìn)行了必要的仿真。在完成μC/OS-Ⅱ在LPC2132上移植的基礎(chǔ)上,進(jìn)行多任務(wù)設(shè)計(jì),完成數(shù)據(jù)采集、電量參數(shù)計(jì)算、USB串口通信和人機(jī)接口等功能。
標(biāo)簽: ARM 電參數(shù) 測(cè)量裝置
上傳時(shí)間: 2013-06-08
上傳用戶:jiachuan666
在通信系統(tǒng)中,人們一直致力于信息傳輸?shù)挠行院涂煽啃缘难芯浚诺兰m錯(cuò)編碼技術(shù)一直是人們研究的重點(diǎn)。1993年,Turbo碼的提出,以其接近Shannon極限的優(yōu)異的譯碼性能在編碼界引起了轟動(dòng),并成為研究糾錯(cuò)編碼的熱點(diǎn)課題。經(jīng)過(guò)十幾年的研究和發(fā)展,目前,Turbo碼已經(jīng)走向了實(shí)用化的道路,如何用硬件實(shí)現(xiàn)有效的Turbo碼編譯碼器成為了人們研究的重點(diǎn)。 論文以基于FPGA實(shí)現(xiàn)Turbo碼譯碼器為研究目標(biāo),首先分析了Turbo碼的基本編譯碼原理和3GPP標(biāo)準(zhǔn)的Turbo碼編碼結(jié)構(gòu)和交織算法。然后重點(diǎn)分析了MAP譯碼算法,Log-MAP譯碼算法和:Max-Log-MAP譯碼算法,并對(duì)三種譯碼算法進(jìn)行了詳細(xì)的理論推導(dǎo)和計(jì)算復(fù)雜度的定量分析比較,對(duì)影響Turbo碼譯碼性能的主要因素進(jìn)行了MATLB仿真分析。 論文在深入分析比較上述三種譯碼算法的基礎(chǔ)之上,選擇Max-Log-MAP譯碼算法進(jìn)行了Turbo碼譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)。主要針對(duì)FPGA實(shí)現(xiàn)的數(shù)據(jù)量化、定點(diǎn)數(shù)據(jù)表示方式、Max-Log-MAP算法子譯碼器關(guān)鍵運(yùn)算單元的FPGA設(shè)計(jì)和基于3GPP標(biāo)準(zhǔn)的Turbo碼譯碼器的內(nèi)交織的FPGA設(shè)計(jì)進(jìn)行了深入研究,完成了固定譯碼長(zhǎng)度的Turbo碼譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn),并利用ModelSim和MATLAB分別對(duì)譯碼器進(jìn)行了功能時(shí)序驗(yàn)證和FPGA定點(diǎn)仿真測(cè)試。
上傳時(shí)間: 2013-07-09
上傳用戶:caixiaoxu26
隨著糾錯(cuò)編碼理論研究的不斷深入,糾錯(cuò)碼的實(shí)際應(yīng)用越來(lái)越廣泛。卷積碼作為其中重要的一種,已被大多數(shù)通信系統(tǒng)所采用。(2,1,7)卷積碼是一種短約束長(zhǎng)度最佳碼,編、譯碼器易于實(shí)現(xiàn),且具有較強(qiáng)的糾錯(cuò)能力。 本文研究了IEEE 802.11協(xié)議中(2,1,7)卷積碼編碼、交織解交織及其軟判決高速Viterbi譯碼的實(shí)現(xiàn)問(wèn)題。 首先介紹了IEEE 802.11無(wú)線局域網(wǎng)標(biāo)準(zhǔn)及規(guī)范,然后介紹了信道編解碼中卷積碼編碼及Viterbi譯碼算法和FPGA 設(shè)計(jì)方法,接著通過(guò)對(duì)(2,1,7)卷積碼特點(diǎn)的具體分析,吸取目前Viterbi譯碼算法和交織解交織算法的優(yōu)點(diǎn),采取一系列的改進(jìn)措施,基于FPGA實(shí)現(xiàn)了IEEE 802.11信道編解碼及交織和解交織系統(tǒng)。這些改進(jìn)措施包括采用并行FIFO、改進(jìn)的ACS 單元、流水式塊處理結(jié)構(gòu)、改進(jìn)的SMDO方法、雙重交織策略,使得在同樣時(shí)鐘速率下,系統(tǒng)的性能大幅度提高。最后將程序下載到Altera公司的Cyclone 系列的FPGA(型號(hào)EP1C6Q240C8)器件上進(jìn)測(cè)試,并對(duì)測(cè)試結(jié)果作了簡(jiǎn)單分析。
上傳時(shí)間: 2013-05-25
上傳用戶:00.00
隨著通信技術(shù)和計(jì)算機(jī)技術(shù)的發(fā)展,多媒體的應(yīng)用與服務(wù)越來(lái)越廣泛,視頻壓縮編碼技術(shù)也隨之成為非常重要的研究領(lǐng)域。運(yùn)動(dòng)估計(jì)是視頻壓縮編碼中的一項(xiàng)關(guān)鍵技術(shù)。由于視頻編碼系統(tǒng)的復(fù)雜性主要取決于運(yùn)動(dòng)估計(jì)算法,因此如何找到一種可靠、快速、性能優(yōu)良的運(yùn)動(dòng)估計(jì)算法一直是視頻壓縮編碼的研究熱點(diǎn)。運(yùn)動(dòng)估計(jì)在視頻編碼器中承擔(dān)的運(yùn)算量最大、控制最為復(fù)雜,由于對(duì)視頻編碼的實(shí)時(shí)性要求,因此運(yùn)動(dòng)估計(jì)模塊一般都采用硬件來(lái)設(shè)計(jì)。 本文的目的是在FPGA芯片上設(shè)計(jì)實(shí)現(xiàn)一種更優(yōu)的易于硬件實(shí)現(xiàn)的塊匹配運(yùn)動(dòng)估計(jì)算法——二步搜索算法。全文首先討論了塊匹配運(yùn)動(dòng)估計(jì)理論及其主要技術(shù)指標(biāo),介紹了運(yùn)動(dòng)估計(jì)技術(shù)在MPEG-4中的應(yīng)用,然后在對(duì)典型的運(yùn)動(dòng)估計(jì)算法進(jìn)行分析比較的基礎(chǔ)上討論了一種性能和硬件實(shí)現(xiàn)難易度綜合指數(shù)較高的二步搜索算法。本文對(duì)已有的用于全搜索算法實(shí)現(xiàn)的VLSI結(jié)構(gòu)進(jìn)行了改進(jìn),設(shè)計(jì)了符合二步搜索算法要求的FPGA實(shí)現(xiàn)結(jié)構(gòu),并在對(duì)其理論分析之后,對(duì)實(shí)現(xiàn)該算法的運(yùn)動(dòng)估計(jì)模塊進(jìn)行了功能模塊的劃分,并運(yùn)用VerilogHDL硬件描述語(yǔ)言、ISE及Modelsim開(kāi)發(fā)工具在Spartan-IIEXC2S300eFPGA芯片上完成了對(duì)各功能模塊的設(shè)計(jì)、實(shí)現(xiàn)與時(shí)序仿真。最后,對(duì)整個(gè)運(yùn)動(dòng)估計(jì)模塊進(jìn)行了仿真測(cè)試,給出了其在FPGA上搭建實(shí)現(xiàn)后的時(shí)序仿真波形圖與占用硬件資源情況,通過(guò)對(duì)時(shí)序仿真結(jié)果可知本文設(shè)計(jì)的各功能模塊工作正常,并且能夠協(xié)同工作,整個(gè)運(yùn)動(dòng)估計(jì)模塊能夠正確的實(shí)現(xiàn)二步搜索運(yùn)動(dòng)估計(jì)算法,并輸出正確的運(yùn)動(dòng)估計(jì)結(jié)果;通過(guò)對(duì)占用硬件資源及時(shí)鐘頻率情況的分析驗(yàn)證了本文設(shè)計(jì)的二步搜索運(yùn)動(dòng)估計(jì)算法的FPGA實(shí)現(xiàn)結(jié)構(gòu)具備先進(jìn)性和實(shí)時(shí)可實(shí)現(xiàn)性。
標(biāo)簽: FPGA 運(yùn)動(dòng)估計(jì) 算法 仿真
上傳時(shí)間: 2013-05-27
上傳用戶:wpt
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1