演算法是指利用電腦解決問(wèn)題所需要的具體方法和步驟。本書介紹電腦科學(xué)中重要的演算法及其分析與設(shè)計(jì)技術(shù),熟知這些演算法,才能有效的使役電腦為我們服務(wù)。
標(biāo)簽: 算法 分
上傳時(shí)間: 2017-06-09
上傳用戶:爺?shù)臍赓|(zhì)
德州儀器新款dsp TMS320F28335 看門狗程式設(shè)計(jì),簡(jiǎn)易重置看門狗計(jì)數(shù)功能,方便使用者開(kāi)發(fā)程式!
標(biāo)簽: F28335 28335 320F dsp
上傳時(shí)間: 2013-12-20
上傳用戶:woshini123456
龍族全部地圖端口(地圖全開(kāi)的Mapserver),path的路徑請(qǐng)按照自己電腦上的路徑設(shè)置
標(biāo)簽: Mapserver path 端口
上傳時(shí)間: 2017-08-02
上傳用戶:han_zh
簡(jiǎn)易的聊天室,對(duì)java網(wǎng)路程式設(shè)計(jì)的初學(xué)者是很好的入門
標(biāo)簽: java 程式
上傳時(shí)間: 2014-01-01
上傳用戶:wys0120
電子元件設(shè)計(jì)資料,第一次上傳啊,很好的東西
標(biāo)簽: 元件
上傳時(shí)間: 2017-08-12
上傳用戶:小草123
網(wǎng)際網(wǎng)路socket程式設(shè)計(jì)之聊天程式,Client端,編譯環(huán)境:Bloodshed Dev-C++ 4.9.9.2
標(biāo)簽: Bloodshed socket Client Dev-C
上傳時(shí)間: 2014-01-22
上傳用戶:hanli8870
實(shí)用電子技術(shù)專輯 385冊(cè) 3.609G電子連接器設(shè)計(jì)基礎(chǔ) 35頁(yè) 1.3M.ppt
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
開(kāi)關(guān)電源相關(guān)專輯 119冊(cè) 749M開(kāi)關(guān)電源基本原理與設(shè)計(jì)介紹 62頁(yè) 2.3M ppt.ppt
開(kāi)關(guān)電源的PCB設(shè)計(jì)規(guī)范.PDF
標(biāo)簽: pcb 開(kāi)關(guān)電源
上傳時(shí)間: 2021-12-12
上傳用戶:
PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1