采用FPGA通過(guò)BT_656接口實(shí)現(xiàn)傳輸4路視頻流的方法
標(biāo)簽: FPGA 656 BT 接口
上傳時(shí)間: 2013-08-12
上傳用戶:壞壞的華仔
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
標(biāo)簽: Altera FPGA HDLC plus
上傳時(shí)間: 2013-08-16
上傳用戶:ommshaggar
_Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件
標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006
上傳時(shí)間: 2013-08-20
上傳用戶:lchjng
一個(gè)關(guān)于4CAN卡的硬件程序,用VHDL編寫(xiě).就是4路CAN總線
標(biāo)簽: VHDL CAN 硬件 程序
上傳用戶:jiiszha
多路18b20測(cè)溫顯示系統(tǒng),可同時(shí)測(cè)量n個(gè)第三18b20
標(biāo)簽: 18b20 多路 測(cè)溫 顯示系統(tǒng)
上傳時(shí)間: 2013-08-21
上傳用戶:zhangchu0807
cpld max7128s控制3路AD7472采樣,希望對(duì)大家有幫助。
標(biāo)簽: 7128s cpld 7128 7472
上傳時(shí)間: 2013-08-22
上傳用戶:hn891122
fpga功能實(shí)現(xiàn)有限字長(zhǎng)響應(yīng)FIR,用verilog編寫(xiě)
標(biāo)簽: fpga FIR 有限字長(zhǎng)
上傳時(shí)間: 2013-08-24
上傳用戶:hz07104032
MIL-STD一1553B是一種集中控制式、時(shí)分指令/響應(yīng)型多路串行數(shù)據(jù)總線標(biāo)\r\n準(zhǔn),具有高可靠性和靈活性,已經(jīng)成為現(xiàn)代航空機(jī)載系統(tǒng)設(shè)備互聯(lián)的最有效的解\r\n決方案,廣泛的應(yīng)用于飛機(jī)、艦船、坦克等武器平臺(tái)上,并且越來(lái)越多的應(yīng)用到\r\n民用領(lǐng)域。完成1553B總線數(shù)據(jù)傳輸功能的關(guān)鍵部件是總線接口芯片11][41。\r\n在對(duì)M幾STD一1553B數(shù)據(jù)總線協(xié)議進(jìn)行研究后,參考國(guó)外一些芯片的功能結(jié)\r\n構(gòu),結(jié)合EDA技術(shù),本論文提出了基于FPGA的1553B總線接口芯片的設(shè)計(jì)方案。\r\n在介紹了總線
標(biāo)簽: MIL-STD 1553B 集中控制 時(shí)分
上傳時(shí)間: 2013-08-26
上傳用戶:manlian
數(shù)控振蕩器的頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL語(yǔ)言描述,集成在一個(gè)模塊中,提供VHDL源程序供大家學(xué)習(xí)和討論。\r\n
標(biāo)簽: VHDL 寄存器 數(shù)控振蕩器 加法器
上傳時(shí)間: 2013-09-04
上傳用戶:a471778
旁路電容的使用與選擇,intersil公司的旁路電容的使用與選擇資料。
標(biāo)簽: intersil 旁路電容
上傳時(shí)間: 2013-11-11
上傳用戶:qq521
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1