亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)字波形發(fā)生器

  • 文件是I2C總線讀寫測試程序;將跳線器JP6短接

    文件是I2C總線讀寫測試程序;將跳線器JP6短接,使用外部22.1184MHz晶振. * 功能:定義 0 ~ 9 鍵為數字鍵, A ~ F 為功能鍵。按 A 鍵后,可按0 ~ 9 數字鍵, * 從零地址開始存儲該鍵值,并送LED數碼管上顯示該鍵值。按 B 鍵后,從零地 * 址開始讀取數據值,并送LED數碼管上顯示。讀取速度每秒一次。按 C 鍵后, * 停止任何操作。

    標簽: I2C JP6 總線 讀寫

    上傳時間: 2016-06-13

    上傳用戶:tedo811

  • 本文件是鍵盤測試子程序;使用外部22.1184MHz晶振.功能:定義16個鍵為 0 ~ F

    本文件是鍵盤測試子程序;使用外部22.1184MHz晶振.功能:定義16個鍵為 0 ~ F , * 每按下一個鍵,蜂鳴器響一聲,并在LED數碼管上顯示相應的字符。

    標簽: 22.1184 MHz 鍵盤 測試

    上傳時間: 2014-10-13

    上傳用戶:牧羊人8920

  • matlab實現的多個基礎程序和報告并有流程圖(1) 繪出正弦信號波形及頻譜。 (2) 單極性歸零(RZ)波形及其功率譜

    matlab實現的多個基礎程序和報告并有流程圖(1) 繪出正弦信號波形及頻譜。 (2) 單極性歸零(RZ)波形及其功率譜,占空比為50%。 (3) 升余弦滾降波形的眼圖及其功率譜。滾降系數為0.5。發送碼元取值為0、2。 (4) 最佳基帶系統的Pe~Eb\No曲線,升余弦滾降系數a=0.5,取樣值的偏差是Ts/4。 (5) Pe~Eb\No,升余弦滾降系數a=0.5,取樣時間無偏差,但信道是多徑信道,C(f)=abs(1-0.5*exp(-j*2*pi*f*dt)),dt=Ts/2。 (6) 仿真數字基帶傳輸系統,包括輸入、輸出信號波形及其功率譜,眼圖(升余弦滾降系數a=0.5),Pe~Eb\No曲線,取樣時間無偏差。

    標簽: matlab 波形 程序 報告

    上傳時間: 2014-01-22

    上傳用戶:aix008

  • 產生頻率選擇性衰落的雷利通道

    產生頻率選擇性衰落的雷利通道,參數由天線結構、OFDM系統的結構與功率延時結構來決定。

    標簽:

    上傳時間: 2014-12-20

    上傳用戶:lizhizheng88

  • 定時器程序 采用89c2051 2001.10 ****************** ****************** 偽定義 ***********

    定時器程序 采用89c2051 2001.10 ****************** ****************** 偽定義 ****************** SL EQU 30H SL存放秒的個位數 SH EQU 31H SH存放秒的十位數 ML EQU 32H ML存放分的個位數 MH EQU 33H MH存放分的十位數 HL EQU 34H HL存放時的個位數 HH EQU 35H HH存放時的十位數

    標簽: 89c2051 2001.10 定時器 定義

    上傳時間: 2014-01-04

    上傳用戶:qq1604324866

  • 增量旋轉編碼器選型有哪些注意事項? 應注意三方面的參數: 1. 械安裝尺寸

    增量旋轉編碼器選型有哪些注意事項? 應注意三方面的參數: 1. 械安裝尺寸,包括定位止口,軸徑,安裝孔位;電纜出線方式;安裝空間體積;工作環 境防護等級是否滿足要求。 2. 分辨率,即編碼器工作時每圈輸出的脈沖數,是否滿足設計使用精度要求。 3.電氣接口,編碼器輸出方式常見有推拉輸出(F 型HTL 格式),電壓輸出(E),集電極開路(C,常見C 為NPN 型管輸出,C2 為PNP 型管輸出),長線驅動器輸出。其輸出方式應和其控制系統的接口電路相匹配。如何使用增量編碼器?

    標簽: 增量 參數 旋轉編碼器 方面

    上傳時間: 2014-01-12

    上傳用戶:trepb001

  • 適用于MP3音樂中波形處理(FFT算法)

    適用于MP3音樂中波形處理(FFT算法),該代碼采樣不是很多,更適合嵌入式產品中MP3播放器波形處理

    標簽: MP3 FFT 中波 算法

    上傳時間: 2013-12-26

    上傳用戶:manlian

  • stanford開發的LDPCA(LDPC碼的改進)的編碼器和解碼器

    stanford開發的LDPCA(LDPC碼的改進)的編碼器和解碼器,以及幾個碼字。

    標簽: stanford LDPCA LDPC 編碼器

    上傳時間: 2013-12-28

    上傳用戶:woshiayin

  • 在本次試驗中需要注意基址寄存器BX的移動方法

    在本次試驗中需要注意基址寄存器BX的移動方法,對以字為單位的數組,BX的移動方式 是每移動一次加2或者減2 另外函數調用的過程中需要小心PUSH和pop的調用是否安全,例如在name_sort中pop CX的 時候沒有先Push CX,導致了name_sort函數不可以調用 此程序使用比較高效的方法只是對號碼單的首地址進行排序,為此開辟了一個地址數組 AdTable,類似C語言中的指針數組 在每個名字的前面存有每個名字的長度,有利于對名字進行比較,體現了空間換時間

    標簽: 寄存器 移動

    上傳時間: 2016-07-15

    上傳用戶:gengxiaochao

  • 使用verilog作為CPU設計語言實現單數據通路五級流水線的CPU。具有32個通用寄存器、一個程序計數器PC、一個標志寄存器FLAG

    使用verilog作為CPU設計語言實現單數據通路五級流水線的CPU。具有32個通用寄存器、一個程序計數器PC、一個標志寄存器FLAG,一個堆棧寄存器STACK。存儲器尋址粒度為字節。數據存儲以32位字對準。采用32位定長指令格式,采用Load/Store結構,ALU指令采用三地址格式。支持有符號和無符號整數加、減、乘、除運算,并支持浮點數加、減、乘、除四種運算,支持與、或、異或、非4種邏輯運算,支持邏輯左移、邏輯右移、算術右移、循環右移4種移位運算,支持Load/Store操作,支持地址/立即數加載操作,支持無條件轉移和為0轉移、非0轉移、無符號>轉移、無符號<轉移、有符號>轉移、有符號<轉移等條件轉移。

    標簽: CPU verilog FLAG 語言

    上傳時間: 2013-12-11

    上傳用戶:源弋弋

主站蜘蛛池模板: 巴林右旗| 阳春市| 望都县| 太谷县| 阜新| 鞍山市| 崇仁县| 竹山县| 石阡县| 莎车县| 聂荣县| 宝丰县| 甘德县| 德惠市| 永川市| 芜湖市| 金溪县| 陕西省| 卢氏县| 河北省| 区。| 潮安县| 碌曲县| 古交市| 宁河县| 和田市| 佛山市| 沈丘县| 姜堰市| 牟定县| 灌云县| 渭源县| 芜湖县| 茶陵县| 府谷县| 米林县| 米脂县| 北京市| 刚察县| 秦安县| 利辛县|