課題分析了目前國內外減搖鰭控制技術的發展與現狀,重點講述了基于ARM處理器的減搖鰭控制器的功能設計與實現方案。 減搖鰭是一種由微機控制的自動化程度很高的船舶減搖裝置。減搖鰭控制系統根據人為輸入的信號和來自鰭本身的反饋信號,及時輸出不同的控制指令,控制鰭轉動到期望的角度,達到減小船舶橫搖的目的。但目前大多數的減搖鰭控制器使用單片機作為主處理器或者以工控機為基礎開發而來的,前者集成度不高,穩定性也不好,而后者成本較高。因此,課題設計了一款新型的基于ARM嵌入式處理器的嵌入式減搖鰭控制器,解決了上述問題。 該系統主要由硬件平臺和軟件平臺兩部分組成。硬件平臺主要包括基于飛利浦公司的LPC2290的控制器核心電路和輔助實現控制的驅動電路;軟件平臺主要是基于ARM的軟件,包括啟動代碼和應用程序;為實現系統的可靠運行,同時也采取了一些保證系統可靠性的措施。 目前,減搖鰭系統大多采用基于力矩對抗原理的PID控制器。由于船舶橫搖運動的非線性、復雜性、時變性以及海況的不確定性,經典PID控制很難獲得令人滿意的控制效果。因此,如何實現PID參數的自整定就顯得猶為重要。模糊控制事先不需要獲知對象的精確數學模型,而是基于人類的思維以及經驗,用語言規則描述控制過程,并根據規則去調整控制算法或控制參數。本論文將模糊控制與PID控制相結合,實現了無須精確的對象模型,只須將操作人員和專家長期實踐積累的經驗知識用控制規則模型化,然后用模糊推理在線辨識對象特征參數,實時改變控制策略,便可對PID參數實現最佳調整。 研究結果表明:采用該控制手段能較好的滿足設計要求,開發的嵌入式減搖鰭控制系統具有設計合理、集成度高、性價比高、性能優越、抗干擾能力強、穩定性好、實時性高等優點。同時能夠適應減搖鰭控制系統智能化的發展趨勢,所以該減搖鰭控制器具有很好的使用價值及意義。
上傳時間: 2013-06-06
上傳用戶:mslj2008
隨著對高處理能力、網絡通信、實時多任務,超低功耗這些需求的增長,傳統8位處理器已經不能滿足新產品的要求了,高端嵌入式處理器已經得到了普遍的重視和應用.ARM是目前嵌入式領域應用最廣泛的RISC微處理器結構,該文研究了基于ARM處理器的嵌入式系統的開發,介紹了利用一款ARM微處理器和FPGA設計的四路E1中繼板卡的硬件結構和工作原理,并在這個硬件平臺上進行軟件開發的過程.該四路E1收發器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負載120個用戶的通信,解決了數字環路系統中卡槽數目限制的問題.目前,建立在G. 703基礎上的El接口在分組網、幀中繼網、GSM移動基站及軍事通信中得到廣泛的應用,傳送語音信號、數據、圖像等業務.文中首先分析了當前數字環路系統的發展現狀和趨勢,隨著網絡通信的用戶數目及信息量的猛增,拓寬數據傳輸的通道是一項研究熱點,這是開發四路E1收發器的一個目的.接著敘述了數字環路系統的結構和工作原理,即四路E1收發器的應用環境,著重介紹了四路E1板卡在整個系統中所扮演的角色和嵌入式處理器ARM的體系結構和特點,鑒于數據傳輸中對時鐘的要求比較嚴格,該文還介紹了FPGA技術,應用它主要是為系統提供各個精確的時鐘.然后,在分析了四路E1收發器的工作原理和比較了各類處理器特點的基礎上,提出了四路E1收發器的硬件設計,分別介紹了時鐘模塊、系統接口電路、存儲系統模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協議后,再根據系統要求提出了四路E1收發器的軟件設計.先介紹了實時操作系統RTXC,詳細闡述了ARM處理器啟動代碼程序的設計,然后給出了在此操作系統下軟件設計的整體結構,分四個任務分別闡述此軟件功能,其中詳細介紹了信令處理模塊、接口中斷處理模塊、系統運行監測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調試方法以及設計過程中的調試開發過程,整個系統設計完成后,經過反復調試、測驗已達到了預期的效果,現正投入使用中.
上傳時間: 2013-04-24
上傳用戶:夢雨軒膂
在當前的數字信息技術和網絡技術高速發展的后PC時代,嵌入式系統技術已經廣泛地滲透到人們生活的各個方面。由于嵌入式系統的交互性比較強,液晶屏做為輸出設備對漢字顯示又尤為重要,但很多關于嵌入式系統開發、應用的教材中,對于液晶屏的程序設計也只是初始化和測試的編程,沒有進一步的應用開發。所以選擇了該畢業設計題目,以完善液晶屏的漢字顯示功能。 在選定了畢業設計題目之后,隨著開發研究的不斷深入,主要完成了以下工作: 首先,對三種常用的嵌入式操作系統進行了分析比較,對項目開發是否選用操作系統提出了自己的見解,結合本次畢業設計的實際應用,選擇了不使用操作系統而是利用Bootloader引導的方法。 其次,選定硬件開發系統后,把單片機的傳統調試方法與ARM的邊界掃描技術進行了分析比較,并在實際應用開發中采用了邊界掃描技術。 再次,由于在C語言程序運行前需要加入一些必要的初始化代碼,于是又完成了對44binit.s初始化程序的分析與設計。 最后,在編寫漢字顯示程序時,采用了讀取字庫法顯示漢字方案和讀取字模數據輸出漢字方案分別實現了液晶屏的漢字顯示,并取得了良好的效果。 本文不但說明了如何利用ARM處理器實現液晶屏的漢字顯示,還講述了開發ARM處理器應用程序的一個完整的過程。隨著嵌入式技術的不斷普及,對ARM處理器的學習、應用、開發都有一定的幫助作用。
上傳時間: 2013-04-24
上傳用戶:cuiqiang
一、填空題1、在任何外力作用下,大小和形狀保持不變的物體稱____________。2、力是物體之間相互的__________________。這種作用會使物體產生兩種力學效果分
上傳時間: 2013-05-30
上傳用戶:giser
偏振模色散(PMD)是限制光通信系統向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統中,由PMD引起的脈沖畸變現象更加嚴重。為了克服PMD帶來的危害,國內外已經開始了對PMD補償的研究。但是目前的補償系統復雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現低成本的PMD補償。 在實驗中將擾偏器連入光時分復用系統,通過觀察其工作前后的脈沖波形,發現擾偏器的應用改善了系統的性能。隨著系統速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅動偏振控制器的方法來實現高速擾偏器的設計。擾偏器采用鈮酸鋰偏振控制器,其響應時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產生隨機數據,FPGA芯片具有豐富的I/O引腳,工作頻率高,可以實現大量數據的快速并行輸出。這樣的方案可以充分發揮DSP和FPGA各自的優勢。另外對數模轉換芯片也要求響應速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設計。在QuartusⅡ集成環境中進行FPGA的開發,使用VHDL語言和原理圖輸入法進行電路設計。 本文設計的偏振擾偏器在高速控制電路的驅動下,可以實現大量的數據處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應用于160Gb/s光通信系統中進行PMD補償。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
利用混沌的對初值和參數敏感、偽隨機以及遍歷等特性設計的加密方案,相對傳統加密方案而言,表現出許多優越性能,尤其在快速置亂和擴散數據方面.目前,大多數混沌密碼傾向于軟件實現,這些實現方案中數據串行處理且吞吐量有限,因而不適合硬件實現.該論文分別介紹了適合FPGA(現場可編程門陣列)并行實現的序列密碼和分組密碼方案.序列密碼方案,對傳統LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構造出基于混沌偽隨機數發生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數據進行擴散操作,以有效地抵抗統計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內功能模塊設計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現方案,在不考慮通信延時的情況下,可以達到每秒61.622兆字節的加密速度.實驗結果表明,這兩種加密算法的FPGA實現方案是可行的,并且能夠得到較高的安全性和較快的加密速度.
上傳時間: 2013-04-24
上傳用戶:yx007699
隨著變頻調速技術的快速發展,基于變頻調速的恒壓供水系統越來越多的應用到了小區供水中。與恒速供水系統相比,變頻調速恒壓供水系統取得了較好的節能效果,但是由于其壓力設定值一般是按系統最大能量需求時設定的,并且該設定值一旦設定后不能依據系統的能量需求自動做實時調整,使系統在大部分時間內供給的能量大于需求的能量。因此,該供水方式并沒有把變頻調速的節能潛力全部發揮出來。本文針對變頻調速恒壓供水系統這一不足,提出了變頻調速實時恒壓供水方式,它能依據系統的能量需求實時的調整壓力設定值,能更好的發揮變頻調速的節能潛力。 本文首先依據泵理論和水動力學對供水系統進行了深入的分析和研究,詳細探討了供水系統的節能原理,從而為后續章節中控制策略的選擇奠定了基礎。 然后針對供水系統的精確數學模型難以建立的問題,本文采用了專家系統。該專家系統能依據用戶能量需求的不同,實時給出泵出口的壓力設定值;在此基礎上通過模糊-PID控制使供水系統迅速進入穩定狀態,同時使系統具有快速性、穩定性和良好的魯棒性。通過MATLAB仿真工具對整個控制系統進行了仿真,仿真結果表明該控制系統與常規PID控制相比具有更好的控制品質。 最后以ARM7LPC-2129為硬件基礎,實現了以上各個部分的功能。另外還采用VB開發了上位機監控界面;開發了基于ARM的CAN接口,為供水系統的網絡化提供技術支持;使用ARM7LPC-2129的通用輸入輸出口,實現了供水系統中電機的組合運行或單機啟??刂?;泵運行狀態和火災顯示等輔助功能的實現。
上傳時間: 2013-04-24
上傳用戶:moshushi0009
近幾年來,旅游業在國內迅速發展,已成為規模最大的產業之一,在拉動內需,刺激消費,發展經濟,推動城市化進程中正發揮著極其重要的作用。然而旅游服務和旅游咨詢跟不上社會的發展需求,游客在旅途中存在各種不便。把嵌入式技術和嵌入式GIS技術結合的電子導游系統,能給游客提供各種旅途服務,方便游客出門旅游。 本文依托浙江省科技計劃重點項目開展研究,在開源軟件基礎上開發電子導游系統,以有效降低產品價格,適應社會需要。以廣州斯道S3C2410 ARM開發板為底層硬件,采用Linux嵌入操作系統為軟件平臺,利用QT/Embedded GUI為圖形界面,對MapInfo文件格式進行轉換,使之適應嵌入式系統。通過C/C++編程開發嵌入式GIS模塊和電子導游應用軟件模塊;把硬件、軟件相結合,使電子地圖顯示在觸摸屏上;最終實現了景點查詢和介紹、景區路徑規劃、距離測量、GIS操作等功能。 本文的主要研究工作有:第一在ARM S3C2410開發板上移植Linux內核及驅動程序。第二在自由軟件Linux平臺下研究和開發嵌入式GIS模塊。第三在QT/Embedded GUI圖形界面下開發電子導游應用軟件。第四研究和設計基于模擬退火算法的景區路徑規劃算法。 最后,將本文的研究成果在西湖景區電子導游原型系統中實現,并取得良好效果。
上傳時間: 2013-08-02
上傳用戶:redmoons
隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。
上傳時間: 2013-04-24
上傳用戶:趙安qw
近些年來,FPGA已經成為現代電子、半導體行業的最重要組成部分之一,針對FPGA的綜合技術的研究是電子設計自動化技術的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優化和工藝映射。本文主要研究了針對一種新型ALM(Adaptive Logic Model)結構FPGA的工藝映射算法。 論文首先對已有FPGA邏輯綜合技術進行了全面的總結,從邏輯優化和工藝映射兩個方面分析了傳統算法對ALM結構FPGA的適應性,通過分析我們得出結論,傳統的邏輯優化算法仍然能夠適用于ALM結構FPGA的邏輯綜合,而工藝映射算法則需要進行改進。 在以上分析的基礎上,根據ALM結構的特點,論文提出了一種以面積優化為主,同時考慮延遲的針對ALM結構FPGA的工藝映射算法——ALMmap。該算法包括幾個子算法,遞減迭代裝箱算法能夠很好的適應ALM結構的靈活性;通過ALM裝箱算法并加入共享輸入處理,將多個LUT裝入一個ALM結構中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級分解算法基礎上考慮了延遲因素,在不降低面積優化效果的同時降低了延遲;通過全局優化從全局范圍對面積進行了進一步的優化。 最后,我們對ALMmap算法與傳統算法進行了測試與比較,通過實驗數據表明,ALMmap能夠很好的發揮ALM結構的靈活性,考慮延遲的多級分解算法能夠很好的降低延遲,與傳統基于K-LUT的工藝映射算法相比,具有更好的面積與延遲綜合性能。
上傳時間: 2013-06-24
上傳用戶:hechao3225