本白皮書主要介紹 Spartan®-6 FPGA 如何滿足大批量系統(tǒng)的需求。包括經(jīng)濟高效地驅(qū)動商用存儲器芯片、構(gòu)建芯片間的高性能接口、創(chuàng)新型節(jié)電模式,這些只是高性能、低功耗、低成本 Spartan-6 FPGA 解決諸多問題的一部分。
上傳時間: 2015-01-02
上傳用戶:jx_wwq
誤區(qū)一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認識還不夠深入。雖然差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路。
上傳時間: 2013-10-25
上傳用戶:zhaiyanzhong
隨著 EDA 設(shè)計的蓬勃發(fā)展,加之高速器件的大面積應(yīng)用,單板的密度越來越大,提高 PCB單板的設(shè)計效率,已經(jīng)成為我們亟待解決的問題。而 PCB 單機布線所花費的時間往往成為制約某一項目進度的瓶頸, 為大幅度提高單板整體設(shè)計效率,使用 MENTOR 公司的 ExpeditionPCB 布線器進行多人協(xié)同設(shè)計能很好地解決這個問題。而為了驗證生產(chǎn)質(zhì)量,需要在單板上添加在線測試點,如何應(yīng)用 Mentor 布線工具來自動添加測試點提高工作效率顯得尤為重要,本文就如何使用 ExpeditionPCB布線器自動添加測試點給出一些基本方法。 [關(guān)鍵詞] Mentor、測試點、提高效率
上傳時間: 2013-10-19
上傳用戶:jeffery
CAM350 為PCB 設(shè)計和PCB 生產(chǎn)提供了相應(yīng)的工具(CAM350 for PCB Designers 和CAM350 for CAM Engineers),很容易地把PCB設(shè)計和PCB生產(chǎn)融合起來。CAM350 v8.7的目標(biāo)是在PCB設(shè)計和PCB制造之間架起一座橋梁隨著如今電子產(chǎn)品的朝著小體積、高速度、低價格的趨勢發(fā)展,導(dǎo)致了設(shè)計越來越復(fù)雜,這就要求精確地把設(shè)計數(shù)據(jù)轉(zhuǎn)換到PCB生產(chǎn)加工中去。CAM350為您提供了從PCB設(shè)計到生產(chǎn)制程的完整流程,從PCB設(shè)計數(shù)據(jù)到成功的PCB生產(chǎn)的轉(zhuǎn)化將變得高效和簡化。基于PCB制造過程,CAM350為PCB設(shè)計和PCB生產(chǎn)提供了相應(yīng)的工具(CAM350 for PCB Designers和CAM350 for CAM Engineers),很容易地把PCB設(shè)計和PCB生產(chǎn)融合起來。平滑流暢地轉(zhuǎn)換完整的工程設(shè)計意圖到PCB生產(chǎn)中提高PCB設(shè)計的可生產(chǎn)性,成就成功的電子產(chǎn)品為PCB設(shè)計和制造雙方提供有價值的橋梁作用CAM350是一款獨特、功能強大、健全的電子工業(yè)應(yīng)用軟件。DOWNSTREAM開發(fā)了最初的基于PCB設(shè)計平臺的CAM350,到基于整個生產(chǎn)過程的CAM350并且持續(xù)下去。CAM350功能強大,應(yīng)用廣泛,一直以來它的信譽和性能都是無與倫比的。 CAM350PCB設(shè)計的可制造性分析和優(yōu)化工具今天的PCB 設(shè)計和制造人員始終處于一種強大的壓力之下,他們需要面對業(yè)界不斷縮短將產(chǎn)品推向市場的時間、品質(zhì)和成本開銷的問題。在48 小時,甚至在24 小時內(nèi)完成工作更是很平常的事,而產(chǎn)品的復(fù)雜程度卻在日益增加,產(chǎn)品的生命周期也越來越短,因此,設(shè)計人員和制造人員之間協(xié)同有效工作的壓力也隨之越來越大!隨著電子設(shè)備的越來越小、越來越復(fù)雜,使得致力于電子產(chǎn)品開發(fā)每一個人員都需要解決批量生產(chǎn)的問題。如果到了完成制造之后發(fā)現(xiàn)設(shè)計失敗了,則你將錯過推向市場的大好時間。所有的責(zé)任并不在于制造加工人員,而是這個項目的全體人員。多年的實踐已經(jīng)證明了,你需要清楚地了解到有關(guān)制造加工方面的需求是什么,有什么方面的限制,在PCB設(shè)計階段或之后的處理過程是什么。為了在制造加工階段能夠協(xié)同工作,你需要在設(shè)計和制造之間建立一個有機的聯(lián)系橋梁。你應(yīng)該始終保持清醒的頭腦,記住從一開始,你的設(shè)計就應(yīng)該是容易制造并能夠取得成功的。CAM350 在設(shè)計領(lǐng)域是一個物有所值的制造分析工具。CAM350 能夠滿足你在制造加工方面的需求,如果你是一個設(shè)計人員,你能夠建立你的設(shè)計,將任務(wù)完成后提交給產(chǎn)品開發(fā)過程中的下一步工序。現(xiàn)在采用CAM350,你能夠處理面向制造方面的一些問題,進行一些簡單地處理,但是對于PCB設(shè)計來說是非常有效的,這就被成為"可制造性(Manufacturable)"。可制造性設(shè)計(Designing for Fabrication)使用DFF Audit,你能夠確保你的設(shè)計中不會包含任何制造規(guī)則方面的沖突(Manufacturing Rule Violations)。DFF Audit 將執(zhí)行超過80 種裸板分析檢查,包括制造、絲印、電源和地、信號層、鉆孔、阻焊等等。建立一種全新的具有藝術(shù)特征的Latium 結(jié)構(gòu),運行DFF Audit 僅僅需要幾分鐘的時間,并具有很高的精度。在提交PCB去加工制造之間,就能夠定位、標(biāo)識并立刻修改所有的沖突,而不是在PCB板制造加工之后。DFF Audit 將自動地檢查酸角(acid traps)、阻焊條(soldermask slivers)、銅條(copper slivers)、殘缺熱焊盤(starved thermals)、焊錫搭橋(soldermask coverage)等等。它將能夠確保阻焊數(shù)據(jù)的產(chǎn)生是根據(jù)一定安全間距,確保沒有潛在的焊錫搭橋的條件、解決酸角(Acid Traps)的問題,避免在任何制造車間的CAM部門產(chǎn)生加工瓶頸。
上傳時間: 2013-11-07
上傳用戶:chongchongsunnan
在基于ASIC或FPGA的設(shè)計中,設(shè)計人員必須認真考慮某些性能標(biāo)準(zhǔn),他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面。 與ASIC一樣,供應(yīng)商在FPGA設(shè)計中也需要應(yīng)對面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應(yīng)更多的應(yīng)用,設(shè)計工具需要采用更好的算法以便更有效地利用面積。不斷演進的FPGA技術(shù)也給設(shè)計人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對于為手持或便攜式設(shè)備設(shè)計基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。
標(biāo)簽: FPGA MPU 手持設(shè)備 功耗
上傳時間: 2013-11-23
上傳用戶:xaijhqx
隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關(guān)工具的推廣使廣大設(shè)計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠?qū)⒐ぷ髦匦霓D(zhuǎn)移到功能實現(xiàn)上極大地提高了工作效率任何事務(wù)都是一分為二的有利就有弊我們發(fā)現(xiàn)現(xiàn)在越來越多的工程師不關(guān)心自己的電路實現(xiàn)形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導(dǎo)致物料成本上升更為要命的是由于不了解器件結(jié)構(gòu)更不了解與器件結(jié)構(gòu)緊密相關(guān)的設(shè)計技巧過分依賴綜合等工具工具不行自己也就束手無策導(dǎo)致問題遲遲不能解決從而嚴重影響開發(fā)周期導(dǎo)致開發(fā)成本急劇上升 目前我們的設(shè)計規(guī)模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經(jīng)步入深亞微米時代而在對待深亞微米的器件上我們的設(shè)計方法將不可避免地發(fā)生變化要更多地關(guān)注以前很少關(guān)注的線延時我相信ASIC設(shè)計以后也會如此此時如果我們不在設(shè)計方法設(shè)計技巧上有所提高是無法面對這些龐大的基于深亞微米技術(shù)的電路設(shè)計而且現(xiàn)在的競爭越來越激勵從節(jié)約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能 本文從澄清一些錯誤認識開始從FPGA器件結(jié)構(gòu)出發(fā)以速度路徑延時大小和面積資源占用率為主題描述在FPGA設(shè)計過程中應(yīng)當(dāng)注意的問題和可以采用的設(shè)計技巧本文對讀者的技能基本要求是熟悉數(shù)字電路基本知識如加法器計數(shù)器RAM等熟悉基本的同步電路設(shè)計方法熟悉HDL語言對FPGA的結(jié)構(gòu)有所了解對FPGA設(shè)計流程比較了解
上傳時間: 2015-01-02
上傳用戶:refent
“地”通常被定義為一個等位點,用來作為兩個或更多系統(tǒng)的參考電平。信號地的較好定義是一個低阻抗的路徑,信號電流經(jīng)此路徑返回其源。我們主要關(guān)心的是電流,而不是電壓。在電路中具有有限阻抗的兩點之間存在電壓差,電流就產(chǎn)生了。在接地結(jié)構(gòu)中的電流路徑?jīng)Q定了電路之間的電磁耦合。因為閉環(huán)回路的存在,電流在閉環(huán)中流動,所以產(chǎn)生了磁場。閉環(huán)區(qū)域的大小決定著磁場的輻射頻率,電流的大小決定著噪聲的幅度。在實施接地方法時存在兩類基本方法:單點接地技術(shù)和多點接地技術(shù)。在每套方案中,又可能采用混合式的方法。針對某一個特殊的應(yīng)用,如何選擇最好的信號接地方法取決于設(shè)計方案。只要設(shè)計者依據(jù)電流流量和返回路徑的概念,就可以以同時采用幾種不同的方法綜合加以考慮
上傳時間: 2013-11-14
上傳用戶:pioneer_lvbo
目前通信領(lǐng)域正處于急速發(fā)展階段,由于新的需 求層出不窮,促使新的業(yè)務(wù)不斷產(chǎn)生,因而導(dǎo)致頻率資源越來越緊張。在有限的帶寬里要傳輸大量的多媒體數(shù)據(jù),提高頻譜利用率成為當(dāng)前至關(guān)重要的課題,否則將 很難容納如此眾多的業(yè)務(wù)。正交幅度調(diào)制(QAM)由于具有很高的頻譜利用率被DVB-C等標(biāo)準(zhǔn)選做主要的調(diào)制技術(shù)。與多進制PSK(MPSK)調(diào)制不 同,OAM調(diào)制采取幅度與相位相結(jié)合的方式,因而可以更充分地利用信號平面,從而在具有高頻譜利用效率的同時可以獲得比MPSK更低的誤碼率。 但仔細分析可以發(fā)現(xiàn)QAM調(diào)制仍存在著頻繁的相位跳變,相位跳變會產(chǎn)生較大的諧波分量,因此如果能夠在保證QAM調(diào)制所需的相位區(qū)分度的前提下,盡量減少 或消除這種相位跳變,就可以大大抑制諧波分量,從而進一步提高頻譜利用率,同時又不影響QAM的解調(diào)性能。文獻中提出了針對QPSK調(diào)制的相位連續(xù)化方 法,本文借鑒該方法,提出連續(xù)相位QAM調(diào)制技術(shù),并針對QAM調(diào)制的特點在電路設(shè)計時作了改進。
標(biāo)簽: FPGA QAM 相位 調(diào)制技術(shù)
上傳時間: 2013-10-17
上傳用戶:lalaruby
現(xiàn)代的電子設(shè)計和芯片制造技術(shù)正在飛速發(fā)展,電子產(chǎn)品的復(fù)雜度、時鐘和總線頻率等等都呈快速上升趨勢,但系統(tǒng)的電壓卻不斷在減小,所有的這一切加上產(chǎn)品投放市場的時間要求給設(shè)計師帶來了前所未有的巨大壓力。要想保證產(chǎn)品的一次性成功就必須能預(yù)見設(shè)計中可能出現(xiàn)的各種問題,并及時給出合理的解決方案,對于高速的數(shù)字電路來說,最令人頭大的莫過于如何確保瞬時跳變的數(shù)字信號通過較長的一段傳輸線,還能完整地被接收,并保證良好的電磁兼容性,這就是目前頗受關(guān)注的信號完整性(SI)問題。本章就是圍繞信號完整性的問題,讓大家對高速電路有個基本的認識,并介紹一些相關(guān)的基本概念。 第一章 高速數(shù)字電路概述.....................................................................................51.1 何為高速電路...............................................................................................51.2 高速帶來的問題及設(shè)計流程剖析...............................................................61.3 相關(guān)的一些基本概念...................................................................................8第二章 傳輸線理論...............................................................................................122.1 分布式系統(tǒng)和集總電路.............................................................................122.2 傳輸線的RLCG 模型和電報方程...............................................................132.3 傳輸線的特征阻抗.....................................................................................142.3.1 特性阻抗的本質(zhì).................................................................................142.3.2 特征阻抗相關(guān)計算.............................................................................152.3.3 特性阻抗對信號完整性的影響.........................................................172.4 傳輸線電報方程及推導(dǎo).............................................................................182.5 趨膚效應(yīng)和集束效應(yīng).................................................................................232.6 信號的反射.................................................................................................252.6.1 反射機理和電報方程.........................................................................252.6.2 反射導(dǎo)致信號的失真問題.................................................................302.6.2.1 過沖和下沖.....................................................................................302.6.2.2 振蕩:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分線的匹配.................................................................................392.6.3.4 多負載的匹配.................................................................................41第三章 串?dāng)_的分析...............................................................................................423.1 串?dāng)_的基本概念.........................................................................................423.2 前向串?dāng)_和后向串?dāng)_.................................................................................433.3 后向串?dāng)_的反射.........................................................................................463.4 后向串?dāng)_的飽和.........................................................................................463.5 共模和差模電流對串?dāng)_的影響.................................................................483.6 連接器的串?dāng)_問題.....................................................................................513.7 串?dāng)_的具體計算.........................................................................................543.8 避免串?dāng)_的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的產(chǎn)生..................................................................................................614.2.1 電壓瞬變.............................................................................................614.2.2 信號的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 電場屏蔽.........................................................................................654.3.1.2 磁場屏蔽.........................................................................................674.3.1.3 電磁場屏蔽.....................................................................................674.3.1.4 電磁屏蔽體和屏蔽效率.................................................................684.3.2 濾波.....................................................................................................714.3.2.1 去耦電容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 設(shè)計中的EMI.......................................................................................754.4.1 傳輸線RLC 參數(shù)和EMI ........................................................................764.4.2 疊層設(shè)計抑制EMI ..............................................................................774.4.3 電容和接地過孔對回流的作用.........................................................784.4.4 布局和走線規(guī)則.................................................................................79第五章 電源完整性理論基礎(chǔ)...............................................................................825.1 電源噪聲的起因及危害.............................................................................825.2 電源阻抗設(shè)計.............................................................................................855.3 同步開關(guān)噪聲分析.....................................................................................875.3.1 芯片內(nèi)部開關(guān)噪聲.............................................................................885.3.2 芯片外部開關(guān)噪聲.............................................................................895.3.3 等效電感衡量SSN ..............................................................................905.4 旁路電容的特性和應(yīng)用.............................................................................925.4.1 電容的頻率特性.................................................................................935.4.3 電容的介質(zhì)和封裝影響.....................................................................955.4.3 電容并聯(lián)特性及反諧振.....................................................................955.4.4 如何選擇電容.....................................................................................975.4.5 電容的擺放及Layout ........................................................................99第六章 系統(tǒng)時序.................................................................................................1006.1 普通時序系統(tǒng)...........................................................................................1006.1.1 時序參數(shù)的確定...............................................................................1016.1.2 時序約束條件...................................................................................1066.2 源同步時序系統(tǒng).......................................................................................1086.2.1 源同步系統(tǒng)的基本結(jié)構(gòu)...................................................................1096.2.2 源同步時序要求...............................................................................110第七章 IBIS 模型................................................................................................1137.1 IBIS 模型的由來...................................................................................... 1137.2 IBIS 與SPICE 的比較.............................................................................. 1137.3 IBIS 模型的構(gòu)成...................................................................................... 1157.4 建立IBIS 模型......................................................................................... 1187.4 使用IBIS 模型......................................................................................... 1197.5 IBIS 相關(guān)工具及鏈接..............................................................................120第八章 高速設(shè)計理論在實際中的運用.............................................................1228.1 疊層設(shè)計方案...........................................................................................1228.2 過孔對信號傳輸?shù)挠绊?..........................................................................1278.3 一般布局規(guī)則...........................................................................................1298.4 接地技術(shù)...................................................................................................1308.5 PCB 走線策略............................................................................................134
標(biāo)簽: 信號完整性
上傳時間: 2013-11-01
上傳用戶:xitai
PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當(dāng)然為了達到阻抗匹配而需要進行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應(yīng)以自己所能承載的電流為基礎(chǔ)進行設(shè)計,銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導(dǎo)線的寬度和導(dǎo)線面積以及導(dǎo)電電流的關(guān)系(軍品標(biāo)準(zhǔn)),可以根據(jù)這個基本的關(guān)系對導(dǎo)線寬度進行適當(dāng)?shù)目紤]。印制導(dǎo)線最大允許工作電流(導(dǎo)線厚50um,允許溫升10℃)導(dǎo)線寬度(Mil) 導(dǎo)線電流(A) 其中:K 為修正系數(shù),一般覆銅線在內(nèi)層時取0.024,在外層時取0.048;T 為最大溫升,單位為℃;A 為覆銅線的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識點比較多,例如銅膜線的拐彎處應(yīng)為圓角或斜角(因為高頻時直角或者尖角的拐彎會影響電氣性能)雙面板兩面的導(dǎo)線應(yīng)互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。一、 通常一個電子系統(tǒng)中有各種不同的地線,如數(shù)字地、邏輯地、系統(tǒng)地、機殼地等,地線的設(shè)計原則如下:1、 正確的單點和多點接地在低頻電路中,信號的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點接地。當(dāng)信號工作頻率大于10MHZ 時,如果采用一點接地,其地線的長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點接地法。2、 數(shù)字地與模擬地分開若線路板上既有邏輯電路又有線性電路,應(yīng)盡量使它們分開。一般數(shù)字電路的抗干擾能力比較強,例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應(yīng)該分開布局布線。3、 接地線應(yīng)盡量加粗若接地線用很細的線條,則接地電位會隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm 以上。4、 接地線構(gòu)成閉環(huán)路只由數(shù)字電路組成的印制板,其接地電路布成環(huán)路大多能提高抗噪聲能力。因為環(huán)形地線可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設(shè)計的常規(guī)做法之一是在印刷板的各個關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荩伺弘娙莸囊话闩渲迷瓌t是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會更好¡���?原原則上每個集成電路芯片都應(yīng)布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個個芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來的,這種卷起來的結(jié)構(gòu)在高頻時表現(xiàn)為電感,最好使用鉭電容或聚碳酸醞電容)。���?對對于抗噪能力弱、關(guān)斷時電源變化大的器件,ÈRA、¡ROM存存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容¡���?電電容引線不能太長,尤其是高頻旁路電容不能有引線¡三¡過過孔設(shè)¼在高ËPCB設(shè)設(shè)計中,看似簡單的過孔也往往會給電路的設(shè)計帶來很大的負面效應(yīng),為了減小過孔的寄生效應(yīng)帶來的不利影響,在設(shè)計中可以盡量做到£���?從從成本和信號質(zhì)量兩方面來考慮,選擇合理尺寸的過孔大小。例如¶6- 10層層的內(nèi)存模¿PCB設(shè)設(shè)計來說,選Ó10/20mi((鉆¿焊焊盤)的過孔較好,對于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過孔。在目前技術(shù)條件下,很難使用更小尺寸的過孔了(當(dāng)孔的深度超過鉆孔直徑µ6倍倍時,就無法保證孔壁能均勻鍍銅);對于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過孔的兩種寄生參數(shù)¡���? PCB板板上的信號走線盡量不換層,即盡量不要使用不必要的過孔¡���?電電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好¡���?在在信號換層的過孔附近放置一些接地的過孔,以便為信號提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過孔¡四¡降降低噪聲與電磁干擾的一些經(jīng)Ñ?能能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方¡?可可用串一個電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設(shè)設(shè)置電流阻尼¡?使使用滿足系統(tǒng)要求的最低頻率時鐘¡?時時鐘應(yīng)盡量靠近到用該時鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線將時鐘區(qū)圈起來,時鐘線盡量短¡?石石英晶體下面以及對噪聲敏感的器件下面不要走線¡?時時鐘、總線、片選信號要遠ÀI/O線線和接插件¡?時時鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅(qū)驅(qū)動電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對進ÈPCB的的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射¡? MCU無無用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端¡?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號對外的發(fā)射與耦合¡?印印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件呀距離再遠一些¡?單單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗¡?模模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線,特別是時鐘¡?對¶A/D類類器件,數(shù)字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關(guān)關(guān)鍵的線要盡量粗,并在兩邊加上保護地,高速線要短要直¡?對對噪聲敏感的線不要與大電流,高速開關(guān)線并行¡?弱弱信號電路,低頻電路周圍不要形成電流環(huán)路¡?任任何信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小¡?每每個集成電路有一個去藕電容。每個電解電容邊上都要加一個小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲能電容,使用管狀電容時,外殼要接地¡?對對干擾十分敏感的信號線要設(shè)置包地,可以有效地抑制串?dāng)_¡?信信號在印刷板上傳輸,其延遲時間不應(yīng)大于所有器件的標(biāo)稱延遲時間¡環(huán)境效應(yīng)原Ô要注意所應(yīng)用的環(huán)境,例如在一個振動或者其他容易使板子變形的環(huán)境中采用過細的銅膜導(dǎo)線很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應(yīng)圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規(guī)范原則走線設(shè)計要考慮組裝是否方便,例如印制板上有大面積地線和電源線區(qū)時(面積超¹500平平方毫米),應(yīng)局部開窗口以方便腐蝕等。此外還要考慮組裝規(guī)范設(shè)計,例如元件的焊接點用焊盤來表示,這些焊盤(包括過孔)均會自動不上阻焊油,但是如用填充塊當(dāng)表貼焊盤或用線段當(dāng)金手指插頭,而又不做特別處理,(在阻焊層畫出無阻焊油的區(qū)域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯誤£SMD器器件的引腳與大面積覆銅連接時,要進行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應(yīng)力集Ö而導(dǎo)致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過孔時,必須做一個孔蓋,以防止焊錫流出等。經(jīng)濟原則遵循該原則要求設(shè)計者要對加工,組裝的工藝有足夠的認識和了解,例È5mil的的線做腐蝕要±8mil難難,所以價格要高,過孔越小越貴等熱效應(yīng)原則在印制板設(shè)計時可考慮用以下幾種方法:均勻分布熱負載、給零件裝散熱器,局部或全局強迫風(fēng)冷。從有利于散熱的角度出發(fā),印制板最好是直立安裝,板與板的距離一般不應(yīng)小Ó2c,,而且器件在印制板上的排列方式應(yīng)遵循一定的規(guī)則£同一印制板上的器件應(yīng)盡可能按其發(fā)熱量大小及散熱程度分區(qū)排列,發(fā)熱量小或耐熱性差的器件(如小信號晶體管、小規(guī)模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發(fā)熱量大或耐熱性好的器件(如功率晶體管、大規(guī)模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時對其他器件溫度的影響。對溫度比較敏感的器件最好安置在溫度最低的區(qū)域(如設(shè)備的µ部),千萬不要將它放在發(fā)熱器件的正上方,多個器件最好是在水平面上交錯布局¡設(shè)備內(nèi)印制板的散熱主要依靠空氣流動,所以在設(shè)計時要研究空氣流動的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過降額使用,做等溫處理等方法也是熱設(shè)計中經(jīng)常使用的手段¡
上傳時間: 2015-01-02
上傳用戶:15070202241
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1