燃料電池電動汽車DC/DC變換器的諸如工作電壓、電流、效率、體積、重量、溫度這些參數指標中溫度參數是一個尤為重要的參數。如何對DC/DC變換器內部多點溫度參數進行實時監測從而為DC/DC變換器提供可靠的溫度參數就成為本課題的直接來源和選題依據。 USB總線具有即插即用、使用方便、易于擴展以及抗干擾能力強等其它總線無法比擬的優點。如今USB已經成為PC上的標準接口,并迅速占領了計算機中、低速外設的市場。而且隨著計算機功能的不斷強大,虛擬儀器技術也在不斷發展。它代表了測量與控制技術的未來發展方向。本課題的研究目的就是希望將USB總線技術和虛擬儀器技術應用到測量系統中,充分利用實驗室現有的資源,設計一個基于USB總線和LabVIEW的多路溫度測試儀。 在了解DC/DC變換器內部主電路的拓撲結構的基礎上,考慮測試系統抗干擾技術,選用擴展了USB功能的微控制器芯片STM32F103和高精度溫度傳感器PT1000完成了基于恒流源的多通道溫度檢測電路原理圖與印刷電路板設計。在學習USB協議和電子芯片數據手冊的基礎上編寫了測試儀的下位機固件程序。通過LabVIEW中的NI—VISA開發驅動程序實現上位機與USB設備的通信功能。在LabVIEW虛擬儀器軟件開發平臺中編寫用戶界面并建立合理的報表生成系統,有效存儲數據提供用戶查詢。 直接在LabVIEW環境下通過NI—VISA開發能驅動用戶USB系統應用程序,完全避開了以前開發USB驅動程序的復雜性,大大縮短了開發周期,節省了開發成本。設計完畢后對系統進行了軟硬件聯調,通道標定和現場試驗,并進行了精度分析。實驗結果表明課題在這一研究過程中取得了預期的良好結果。
上傳時間: 2013-06-07
上傳用戶:kennyplds
隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
電力電子系統的集成化是現今電力電子技術發展的趨勢,系統的模塊化和標準化技術是目前電力電子領域的重要研究方向。研究基于電力電子網絡的變流系統,對復雜電力電子裝置的系統級集成具有重要意義,是電力電子系統集成技術的基本組成部分。本文從變流系統的功率流和信息流雙重分布性的角度出發。對電力電子系統網絡(Power Electronics System Network,PES—Net)的模型和變流系統的通信需求進行分析,提出實時電力電子系統網絡(Real—time power electronics system network,RT—PES—Net);并對基于新網絡的分布式控制及管理方案和模塊化軟件方案等內容進行系統的研究,提出基于棧操作的實時軟件構建方案。本文的研究將為變流系統的控制結構和軟件方案標準化提供參考和理論依據,為應用系統的集成提供解決方案。 復雜中大功率變流系統是網絡化分布式控制系統的應用對象。首先,論文以復雜系統為研究對象,分析了應用系統的功率流和信息流在空間結構上的對偶關系和雙重分布的特性;在電力電子集成模塊(Power Electronics Building Blocks,PEBB)的基礎上,研究了變流系統的網絡化分布式控制方案,并得出系統組構的初步構想,總結出適合復雜電力電子系統集成的標準化理論。 接著,論文對電力電子網絡模型進行了研究。分析了現有各類總線網絡和目前用于電力電子應用系統的網絡,從結構、速率和協議等各個方面將兩類網絡進行了系統的對比。明確了電力電子系統網絡(PES—Net)的定義,分析并總結復雜電力電子實時系統所需網絡必需具備的條件。根據現有網絡技術背景,綜合控制結構和網絡需求,提出了電力電子系統網絡(PES—Net)的模型。 為滿足變流系統的實時控制,論文對分布式控制結構的通信需求進行了研究。以網絡控制系統(Networked Control System,NCS)為背景,對變流器系統控制信息延時因素進行了分析;通過對典型電力電予系統的分析,歸納和總結了系統的控制功能和控制內容,對系統不同層次的控制任務進行了響應時間需求分析和網絡的分層配置;通過對仿真結果的分析,研究了應用系統內模塊控制信息延時對不同應用系統的性能影響和對開關頻率的限制。根據變流系統對控制延時的接受程度,將電力電子復雜系統歸為兩大類:1)零延時系統;2)定延時系統。針對上述兩類系統,論文給出了電力電子網絡(PES—Net)的通道容量和應用系統開關周期的計算方法。 論文對開放式、分布式的電力電子系統網絡(PES—Net)的硬件組成和同步方案進行了研究,提出新的實時網絡和系統級集成方案。根據主節點和從節點的控制任務需求,分別從功能和系統結構的角度對開放式網絡的硬件構成進行研究;根據控制系統的接口需求分析,對節點的通用性設計進行重點討論。針對網絡的同步問題,本文分析了簡單有效的解決方法,即基于數據結構的同步補償方案;此外,論文提出基于實時高速電力電子系統同絡(RT-PES-Net)的同步方案,研究適合變流器實時控制的網絡結構和相應的硬件配置。根據應用控制和通信系統所需的各種操作,論文對實時網絡的管理進行了討論,研究了信息幀管理和相應的硬件設置,并對各種工作模式下所需的通信時間進行了計算和比較。基于實時網絡系統及其管理方案,論文給出了組構以PEBB為基礎的變流系統的方案。 論文對基于RT-PES-Net的模塊化軟件方案進行了研究。首先,將控制軟件與功率硬件進行解耦,使得軟件設計與硬件部分分離。在分析電力電子軟件特性的前提下,論文提出基于棧操作的模塊化軟件方案,增加子程序實時構件的內聚性;對軟件模塊化的通用性進行研究,分析模塊接口參數和變量的申明和配置,并研究參數的定標,對構件進行分類;分析子程序實時構件在執行速度上的優點。論文對電力電子系統控制軟件(Powerr Electronics System Control Software,PES-CS)的組構和集成進行研究,簡化軟件主框架。 最后,論文分別對RT-PES-Net和模塊化軟件方案進行了相應的實驗研究和分析。論文對提出的實時電力電子系統網絡(RT-PES-Net)進行了通信實驗,將新網絡拓撲對變流系統的延時影響與舊網絡系統的延時影響進行比較,總結新網絡系統在控制實時性、提高開關頻率、網絡可擴展性和管理靈活度等方面的優勢。論文針對RT-PES-Net進行應用研究,驗證該網絡可解決網絡通信失步所造成的問題。論文對基于通用型實時構件和棧操作的模塊化軟件方案進行實驗驗證,為標準化軟件庫的建立和系統級集成提供參考方案。 網絡化的控制結構研究是復雜電力電子系統級集成研究的關鍵。本課題針對復雜變流系統提出了實時電力電子系統網絡(RT-PES-Net),并以該網絡為基礎對分布式控制結構及相應的網絡化管理方案和模塊化軟件方案展開一系列研究,為電力電子控制系統提供標準化、開放式的網絡參考體系,并以此結構來快速構建終端復雜變流系統,為實現標準的應用系統組構提供參考方案,有助于解決電力電子標準化推廣所面臨的難題。論文為應用系統的即插即用和動態重構提供了研究基礎,從而為最終實現復雜變流器的應用系統級集成提供系統化的理論和方法依據。同時,論文的研究開拓了電力電子系統集成和標準化研究的一個新方向。
上傳時間: 2013-06-15
上傳用戶:silenthink
運動控制卡是數控系統的重要組成部分,是上位機與驅動執行部件的之間的一座橋梁。數控加工中的定位控制的精度、速度調節的性能等重要指標都與運動控制卡密切相關。目前,國內研制的運動控制卡與國外專業性公司研制的先進的開放式運動控制卡相比還有較大差距。因此,對于運動控制卡的研究與開發具有很大的現實意義。 本文對運動控制卡的各種實現方案作了深入的比較,對于運動控制卡的發展趨勢進行了探討。在分析數控系統對于運動控制卡需求的基礎上,提出了一種基于DSP的PCI總線運動控制卡的實現方案。該方案具有通用性好、軟件易于修改升級、調試方便等特點。 文中對這一方案的具體實現做了詳細的分析,給出了系統的整體結構設計,軟硬件組成情況。詳盡闡述了運動控制電路、總線接口電路、驅動器接口電路等硬件電路的設計過程,以及運動控制卡的制作過程。論述了DSP上的程序結構,并具體分析了插補算法、速度控制算法等在DSP上的實現方法。對PC機上的運動控制卡的驅動程序的模型以及編寫方法做了介紹。 通過對制成樣板的調試表明,運動控制卡具有良好的性能。
上傳時間: 2013-07-29
上傳用戶:weddps
本文首先從數控系統的組成與特點進行詳細分析,然后對運動控制卡在整個系統中承擔功能進行了分析。根據數字型號處理器件的快速運算能力和現場可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進行總體設計的規劃。 本文重點詳細闡述了四軸運動控制卡硬件電路的設計。通過對現有部分PC總線的介紹與比較,設計選擇了PCI總線作為上位PC與運動控制卡的通信總線,并且選擇PCI9052芯片來設計PCI接口模塊;基于DSP器件的特點,設計選擇了TMS320LF2407芯片為核心,進行運算控制單元的設計,同時對其主要內部資源進行了分配。最后,根據硬件的原理圖,完成了具體電路板的制作。 對軟件設計,文章主要對插補算法在DSP上的實現作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點比較法直線和圓弧插補算法以及數字積分插補原理也進行了分析。最終,提出總體程序流程控制、速度控制算法、插補算法等的程序設計框架,并進行了具體程序設計。
上傳時間: 2013-07-19
上傳用戶:CHENKAI
現代的計算機追求的是更快的速度、更高的數據完整性和靈活性。無論從物理性能,還是從電氣性能來看,現今的并行總線都已出現了某些局限,無法提供更高的數據傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數據傳輸等特點,得到各行業越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現SATAⅡ協議,對SATA技術的推廣、國內邏輯IP核的發展都有一定的意義。 本文將SATAⅡ協議的FPGA實現劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發器設計以及物理鏈路初始化方案。分析了鏈路層模塊結構,給出了作為SATAⅡ鏈路層核心的狀態機的設計。為滿足SATAⅡ協議3.0Gbps的速率,采用擴大數據處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數據傳輸可靠性和信號的穩定性,分別實現了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協議傳輸層的模塊結構的基礎上,給出了作為傳輸層核心的狀態機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協議狀態機的設計,并實現了SATAⅡ新增功能NCQ技術,從而使得數據傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現的電路進行描述,并使用Modelsim軟件仿真。仿真結果表明,本文設計的邏輯電路可靠穩定,與SATAⅡ協議定義功能一致。
上傳時間: 2013-06-16
上傳用戶:cccole0605
隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優點,目前已經成為計算機外設接口的主流技術,在計算機外圍設備和消費類電子領域正獲得越來越多的應用。 @@ 本文基于USB2.0協議規范,設計了一款支持高速和全速傳輸的USB2.0設備控制器IP核。文中著重介紹了這款設備控制器IP核的設計和FPGA驗證工作,詳細研究并分析了USB2.0規范,根據規范提出了一種USB2.0設備控制器整體構架方案,描述了各個功能子模塊硬件電路的功能及實現。從可重用的角度出發,對設備控制器模塊進行優化設計,增加多個靈活的配置選項,根據不同的應用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應用于各種USB系統。本文還研究了IP核的驗證方法,并對所設計的USB2.0設備控制器建立了功能完備的ModelSim仿真驗證環境,搭建了FPGA硬件驗證平臺,設計了具有AHB接口的設備控制器和帶有8051的設備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設計的USB2.0設備控制器IP核可配置性高,使用者可以自由配置所需端點的個數以及每個端點類型等,可以集成于多種USB系統中,適于各類USB設備的開發。本課題所取得的成果為USB2.0設備類的研究和開發積累了經驗,并為后來實驗室某項目測試芯片的USB數據采集提供了參考方案,也為未來USB3.0接口IP核的開發和應用奠定了基礎。 @@關鍵詞USB2.0控制器;IP核;FPGA;驗證
上傳時間: 2013-06-30
上傳用戶:nanfeicui
調整視頻圖像的分辨率需要視頻縮放技術。如果圖像縮放技術的處理速度達到實時性要求就可以應用于視頻縮放。 傳統圖像縮放技術利用插值核函數對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎一采樣定理,并對理想重建函數Sinc函數進行了討論。本文介紹了常用的線性圖像插值技術及像素填充、自適應插值和小波域圖像縮放等技術。然后,本文討論了分級線性插值算法的思想,設計并實現了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現有視頻縮放算法基礎之上,提出了分級線性插值算法,并應用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復雜度。本文設計并實現了分級雙三次插值算法,詳細說明了板上系統的模塊結構。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結果證明分級雙三次線性插值算法的FPGA實現能夠滿足額定幀頻,可以進行實時視頻縮放。
上傳時間: 2013-04-24
上傳用戶:亞亞娟娟123
激光打標是指利用高能量密度的激光束在物件表面作永久性標刻。激光打標以其“打標速度快、性能穩定、打標質量好”等優勢,獲得了日益廣泛的應用。傳統的激光打標系統一般是基于ISA總線或PCI總線的,運動控制卡必須插在計算機的PCI插槽內,且不支持熱捅拔,影響了控制卡的穩定性;以單片機為主控制器的激光打標控制卡雖然成本低、運行可靠,但由于其運算速度慢、存儲容量有限,限制了它的應用范圍。 運動控制卡是激光打標系統的核心組成部分。本文設計了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標控制卡,它利用了USB總線高速、穩定、易用和FPGA資源豐富、處理能力強、易擴展等優點,將PC機強大的信息處理能力與運動控制卡的運動控制能力相結合,具有信息處理能力強、開放程度高、使用方便的特點。 本文首先介紹了激光打標的原理,激光打標技術的發展現狀以及激光打標系統的組成結構。在對USB總線技術作了簡要介紹后,詳細討論了激光打標控制卡的硬件電路設計,包括USB接口電路,FPGA主控單元電路,D/A單元電路,存儲器電路,I/O接口電路等。接著對USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫控制功能模塊和SRAM讀寫控制功能模塊的程序做了詳細設計,通過軟硬件調試,控制卡實現了USB通信,輸出兩路模擬信號,SRAM數據讀寫,數字量輸入輸出等功能。
上傳時間: 2013-04-24
上傳用戶:prczsf
數字存儲示波器在儀器儀表領域中占有重要的地位,應用范圍相當廣泛,所以對示波器的研制有重要的理論和實際意義。本文針對數字存儲示波器的設計進行了深入的研究,旨在研制出100MHz帶寬的數字存儲示波器。 從各個方面考慮,選用了DSP、FPGA和單片機的方案來設計整個系統。整個系統采用單通道的方式。信號進來首先經過前端的調理電路把信號電壓調整到AD的輸入電壓范圍之內,這里調理電路主要是由信號衰減電路和信號放大電路所組成。調理后的信號再送到AD變換電路里面完成信號的數字化。然后把AD轉換后的數據送到FPGA中,并把數據保存到FPGA中的FIFO中,FPGA中的電路主要包括有FIFO、觸發系統、峰值檢測、時基電路等。 DSP處理器主要是用來從FIFO中提取數據并進行相應的處理。因為DSP運算速度快,所以本文利用DSP來完成濾波和波形重建的時候的插值算法等功能。然后DSP利用其多緩沖串口把數據送到單片機,單片機把從DSP中發送過來的數據顯示到LCD上,同時利用單片機來管理鍵盤等功能。在軟件方面主要完成了程序的一些初始化驅動,比如說是FLASH驅動、LCD驅動、DSP串口初始化、FPGA初始化等相關工作。 由于本文采用FPGA,使得數字存儲示波器的設計比較靈活,容易升級。可以根據自己的需要進行相關的改進,例如對外圍電路做進一步地擴展。
上傳時間: 2013-04-24
上傳用戶:hw1688888