亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接線(xiàn)方式

  • 基于ARM的高清播放系統(tǒng)設(shè)計與實現(xiàn)

    嵌入式系統(tǒng)是以應(yīng)用為中心,以計算機(jī)技術(shù)為基礎(chǔ),軟硬件可裁減,適應(yīng)應(yīng)用系統(tǒng),對功能,可靠性,成本,體積,功耗嚴(yán)格要求的專用計算機(jī)系統(tǒng)[1]。廣泛應(yīng)用于軍事,信息家電,無線通信設(shè)備,消費類電子產(chǎn)品,移動計算平臺等諸多領(lǐng)域,是當(dāng)今熱門的計算機(jī)開發(fā)技術(shù)。 隨著科學(xué)技術(shù)發(fā)展,人們生活水平提高,數(shù)字高清電視逐漸普及,在各大賣場,對銷售過程中展示設(shè)備也隨之提出了更高的要求。但據(jù)調(diào)查,在中國現(xiàn)有的高清播放系統(tǒng)普遍存在價格昂貴,損耗高,壽命短及外部接口少等缺陷,導(dǎo)致無法普及。 針對這一現(xiàn)狀,本課題設(shè)計了一種以嵌入式處理器ARM系列32位嵌入式EM8623芯片為硬件平臺,嵌入式實時操作系統(tǒng)uclinux為系統(tǒng)軟件平臺的高清播放系統(tǒng)。 ARM(Advanced RISC Machines)既是一種處理器架構(gòu),又是公司的名稱,該公司主要設(shè)計處理器架構(gòu),并將其技術(shù)授權(quán)給其他芯片廠商。該處理器架構(gòu)具有外型小,性能高等特點,多用于便攜式通訊工具,多媒體數(shù)字式消費類儀器和嵌入式系統(tǒng)解決方案等領(lǐng)域。本課題在充分考慮系統(tǒng)實用性和開發(fā)成本的基礎(chǔ)上,采用EM8623芯片為CPU,片外擴(kuò)展FLASH和SDRAM存儲器。 uclinux系統(tǒng)從Linux2.0/2.4內(nèi)核派生而來,雖然是為了支持沒有MMU(虛擬內(nèi)存管理單元)的處理器而設(shè)計,但保留了操作系統(tǒng)的所有特性,為硬件平臺更好地運行提供了保證,也降低了軟件設(shè)計復(fù)雜度,提高了系統(tǒng)的實時性和靈活性,縮短了開發(fā)周期。 該高清播放系統(tǒng)具有工作時間長,性能穩(wěn)定等特點,采用面向?qū)ο蠛兔嫦蜻^程綜合編程方法,ASM,C,C++多種語言混合編程方式實現(xiàn),使系統(tǒng)具有很高的健壯性和可擴(kuò)展性。 基于ARM的高清播放系統(tǒng)在現(xiàn)場運行穩(wěn)定可靠,達(dá)到了預(yù)期的效果和實際要求。而且由于該高清播放系統(tǒng)外接接口豐富(包括常見的HDMI,S-Video,VGA,YPbPr,YCbCr),連接使用方便,所以具有很好的市場價值,可廣泛應(yīng)用于電視銷售柜臺,化妝品展示柜臺,聯(lián)網(wǎng)廣告機(jī)等領(lǐng)域。

    標(biāo)簽: ARM 播放 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:564708051@qq.com

  • 基于ARM嵌入式系統(tǒng)的智能渦流探傷儀的研制

    無線數(shù)據(jù)傳輸是指終端和監(jiān)控中心通過無線網(wǎng)絡(luò)的方式進(jìn)行數(shù)據(jù)通信。本文以ARM處理器S3C2440A為核心搭建硬件平臺,選用Linux作為嵌入式操作系統(tǒng),實現(xiàn)了基于CDMA網(wǎng)絡(luò)的無線數(shù)據(jù)傳輸系統(tǒng)。 系統(tǒng)以ARM920T微處理器芯片S3C2440A和CDMA模塊Q2438F為實現(xiàn)核心。論文首先研究了基于S3C2440A微處理器的嵌入式系統(tǒng)硬件平臺的架構(gòu),詳細(xì)分析了ARM最小系統(tǒng)中各個功能組成模塊;然后建立了嵌入式系統(tǒng)開發(fā)的arm-linux-gcc交叉編譯環(huán)境,重點研究了Bootloader和Linux內(nèi)核的配置與編譯,并且在硬件平臺上移植了Linux操作系統(tǒng)。在ARM嵌入式Linux開發(fā)平臺上,研究了基于Video4Linux的USB攝像頭采集圖像的解決方案,即在Linux內(nèi)核中加載Video4Linux模塊,通過V4L模塊提供的編程接口,操作USB攝像頭設(shè)備文件/dev/video0,并且采用內(nèi)存映射方式截取視頻,完成了圖像采集的軟件設(shè)計。此外,論文還研究了在Linux環(huán)境下PPP協(xié)議撥號上網(wǎng)的實現(xiàn)方法,即通過AT指令初始化CDMA模塊,使之附在CDMA網(wǎng)絡(luò)上,通過編寫腳本程序的方法建立PPP連接,獲得網(wǎng)絡(luò)運營商ISP動態(tài)分配給數(shù)據(jù)傳輸終端的IP地址,從而實現(xiàn)了無線模塊撥號上網(wǎng)功能。在無線終端通過PPP撥號上網(wǎng)后,采用了客戶端/服務(wù)器端模式,運行套接字(Socket)應(yīng)用程序,將設(shè)備采集到的圖像數(shù)據(jù)通過CDMA網(wǎng)絡(luò)后再經(jīng)過Internet傳送到監(jiān)控中心,實現(xiàn)了傳輸終端和監(jiān)控中心之間的數(shù)據(jù)的發(fā)送與接收。 論文研究和實現(xiàn)的基于ARM嵌入式Linux和CDMA網(wǎng)絡(luò)的無線數(shù)據(jù)傳輸系統(tǒng)滿足設(shè)計要求,達(dá)到了預(yù)期目標(biāo)。終端內(nèi)嵌TCP/IP協(xié)議,可以通過CDMA網(wǎng)絡(luò)連接到互聯(lián)網(wǎng),數(shù)據(jù)傳輸實時性強(qiáng),為用戶提供透明的數(shù)據(jù)傳輸通道。相比于傳統(tǒng)的傳輸系統(tǒng),它具有高可靠性、組網(wǎng)方便、可遠(yuǎn)程控制等特點,因此在電力自動化、環(huán)保、交通監(jiān)控等領(lǐng)域有著廣泛的應(yīng)用,特別適用于移動環(huán)境、難于布線的場所和邊遠(yuǎn)地區(qū)。

    標(biāo)簽: ARM 嵌入式系統(tǒng) 儀的研制 渦流

    上傳時間: 2013-06-11

    上傳用戶:gaojiao1999

  • USB3.0–SATA橋接芯片MB86C30A的主要規(guī)范,pdf datasheet

    USB3.0–SATA橋接芯片MB86C30A的主要規(guī)范:*CBC (密碼段鏈接):一種適合加密模塊數(shù)據(jù)的AES 模式。*XTS (帶調(diào)整和密文竊取的XEX 加密模式):IEE

    標(biāo)簽: datasheet SATA USB 3.0

    上傳時間: 2013-06-10

    上傳用戶:asdfasdfd

  • 基于FPGA技術(shù)的星載高速復(fù)接器設(shè)計

    隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速復(fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對整個空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進(jìn)行異步速率調(diào)整,應(yīng)用VHDL語言和可編程門陣列FPGA技術(shù),對多個信號源數(shù)據(jù)進(jìn)行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計中,用VHDL語言對高速復(fù)接器進(jìn)行行為級建模,為了驗證這個模型,首先使用軟件進(jìn)行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進(jìn)行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計硬件電路,設(shè)計出的實際電路實現(xiàn)了將來自兩個不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實驗調(diào)試中對FPGA的輸出數(shù)據(jù)進(jìn)行檢驗,同時對設(shè)計方法進(jìn)行驗證.驗證結(jié)果完全符合設(shè)計目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計高速復(fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).

    標(biāo)簽: FPGA 星載 復(fù)接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 數(shù)字復(fù)接器的FPGA設(shè)計與實現(xiàn)

    該文首先分析了線路碼的一般問題;其次分析了正碼速調(diào)整的基本原理及所涉及的一般問題,并說明了用FPGA進(jìn)行電路設(shè)計的一般方法;最后分析了該系統(tǒng)所產(chǎn)生的抖動,如抖動的產(chǎn)生,分類以及如何減小抖動等,并對該課題所產(chǎn)生的兩類抖動即正碼速調(diào)整引入的侯時抖動和平滑鎖相環(huán)引入的抖動進(jìn)行了分析,并用Matlab仿真工具對鎖相環(huán)的抖動與其環(huán)路帶寬之間的關(guān)系進(jìn)行了仿真與計算. 作者的工作主要包括: 1.利用FPGA完成了復(fù)接、分接系統(tǒng)的設(shè)計和調(diào)試.2.利用FPGA完成了HDB3線路碼的設(shè)計與調(diào)試.3.利用鎖相環(huán)完成了碼速恢復(fù).4,對該復(fù)接分接系統(tǒng)所產(chǎn)生的抖動進(jìn)行了理論分析和仿真.5.對FPGA進(jìn)行了誤碼率測試,誤碼性能優(yōu)于10

    標(biāo)簽: FPGA 數(shù)字復(fù)接器

    上傳時間: 2013-04-24

    上傳用戶:songnanhua

  • GPS接收機(jī)天線陣列抗干擾算法研究及其FPGA實現(xiàn)

    GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問題。由于其到達(dá)地球表面的信號極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號更易受到干擾,并且隨著導(dǎo)航戰(zhàn)的發(fā)展對GPS的抗干擾已成為爭取導(dǎo)航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機(jī)設(shè)計具有重要意義。 本文首先簡要介紹了GPS信號的結(jié)構(gòu)及構(gòu)成,通過對GPS信號特征以及接收機(jī)抗干擾能力的分析,結(jié)合干擾對接收機(jī)的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對這種干擾類型提出了一種有效的抗干擾技術(shù)-----自適應(yīng)調(diào)零天線技術(shù)。接下來,著重研究了GPS接收機(jī)在此抗干擾技術(shù)前提下的若干抗干擾方法,并對其進(jìn)行了詳細(xì)的分析和討論。 研究過程中,通過對最佳化準(zhǔn)則和空域自適應(yīng)濾波的理解,首先對不同天線陣列結(jié)構(gòu)進(jìn)行了性能仿真和比較分析,然后在對稱圓形天線陣列的基礎(chǔ)上對空域自適應(yīng)算法進(jìn)行了仿真分析,針對其自由度有限的問題接著對空時濾波方法做了詳細(xì)討論,在7元對稱圓形陣列的基礎(chǔ)上仿真說明了二者各自的優(yōu)缺點。考慮到實際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域濾波方法,并對其自適應(yīng)算法進(jìn)行了適當(dāng)?shù)母倪M(jìn),使得其抗干擾性能獲得了一定程度的改善。 最后,詳細(xì)說明了該接收機(jī)抗干擾模塊的FPGA實現(xiàn)原理。詳細(xì)給出了頂層及各子模塊的設(shè)計流程與RTL視圖,實驗結(jié)果驗證了該算法的有效性。

    標(biāo)簽: FPGA GPS 接收機(jī) 天線陣列

    上傳時間: 2013-06-03

    上傳用戶:xfbs821

  • 一款基于SRAM的FPGA器件設(shè)計

    FPGA是一種可通過用戶編程來實現(xiàn)各種數(shù)字電路的集成電路器件。用FPGA設(shè)計數(shù)字系統(tǒng)有設(shè)計靈活、低成本,低風(fēng)險、面市時間短等好處。本課題在結(jié)合國際上FPGA器件方面的各種研究成果基礎(chǔ)上,對FPGA器件結(jié)構(gòu)進(jìn)行了深入的探討,重點對FPGA的互連結(jié)構(gòu)進(jìn)行了分析與優(yōu)化。FPGA器件速度和面積上相對于ASIC電路的不足很大程度上是由可編程布線結(jié)構(gòu)造成的,F(xiàn)PGA一般用大量的可編程傳輸管開關(guān)和通用互連線段實現(xiàn)門器件的連接,而全定制電路中僅用簡單的金屬線實現(xiàn),傳輸管開關(guān)帶來很大的電阻和電容參數(shù),因而速度要慢于后者。這也說明,通過優(yōu)化可編程連接方式和布線結(jié)構(gòu),可大大改善電路的性能。本文研究了基于SRAM編程技術(shù)的FPGA器件中邏輯模塊、互連資源等對FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構(gòu)架后,首先對開關(guān)矩陣進(jìn)行了研究,結(jié)合Wilton開關(guān)矩陣和Disioint開關(guān)矩陣的特點,得到一個連接更加靈活的開關(guān)矩陣,提高了FPGA器件的可布線性,接著本課題中又對通用互連線長度、通用互連線間的連接方式和布線通道的寬度等進(jìn)行了探討,并針對本課題中的FPGA器件,得出了一套適合于中小規(guī)模邏輯器件的通用互連資源結(jié)構(gòu),仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達(dá)到一個很好的折中。 接下來課題中對FPGA電路的可編程邏輯資源進(jìn)行了研究,得到了一種邏輯規(guī)模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類似Xilinx 公司的FPGA產(chǎn)品的LUT加觸發(fā)器結(jié)構(gòu),使邏輯塊簇內(nèi)部基本邏輯單元的聯(lián)系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數(shù)目的確定和分布式SRAM結(jié)構(gòu)中編程電路結(jié)構(gòu)的設(shè)計,并簡單介紹了SRAM單元的晶體管級設(shè)計原理。最后,在對FPGA構(gòu)架研究基礎(chǔ)上,完成了一款FPGA電路的設(shè)計并設(shè)計了相應(yīng)的電路測試方案,該課題結(jié)合CETC58研究所的一個重要項目進(jìn)行,目前已成功通過CSMC0.6μm 2P2M工藝成功流片,測試結(jié)果顯示其完全達(dá)到了預(yù)期的性能。

    標(biāo)簽: SRAM FPGA 器件設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:6546544

  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時恢復(fù)(位同步)技術(shù)是數(shù)字通信中的關(guān)鍵技術(shù)。位同步信號本身的抖動、錯位會直接降低通信設(shè)備的抗干擾性能,使誤碼率上升,甚至?xí)箓鬏斣獾酵耆茐摹S绕鋵τ谕话l(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機(jī)中位同步方法,并予以實現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎(chǔ)上著重研究了位同步的系統(tǒng)結(jié)構(gòu)、碼元定時恢復(fù)算法以及衡量系統(tǒng)性能的各項指標(biāo),為后續(xù)工作奠定了基礎(chǔ)。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調(diào)制方式和幀結(jié)構(gòu)做了細(xì)致的分析,并在Agilent ADS中進(jìn)行了仿真。 在此基礎(chǔ)上提出了一種充分利用報頭前導(dǎo)比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準(zhǔn)地完成短突發(fā)形式下的位同步,并在FPGA上予以實現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據(jù)進(jìn)行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現(xiàn)了插值環(huán)路的位同步算法,進(jìn)行了Matlab仿真和FPGA實現(xiàn)。并在插值環(huán)路的基礎(chǔ)上做出改進(jìn),提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現(xiàn)。最后將移位算法與插值算法進(jìn)行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進(jìn)行了理論研究、算法設(shè)計以及硬件實現(xiàn)的全過程,滿足系統(tǒng)要求。

    標(biāo)簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • Protues使用總線方式畫電路的方法

    Protues使用總線方式畫電路的方法 使用教程 適合初級新手

    標(biāo)簽: Protues 總線 方式 電路

    上傳時間: 2013-05-24

    上傳用戶:bcjtao

  • 圖像預(yù)處理及DSPCPCI橋接設(shè)計

    實時紅外圖像處理是紅外成像制導(dǎo)的關(guān)鍵技術(shù)。本課題來源于兵器工業(yè)部第209研究所承擔(dān)研制的紅外成像制導(dǎo)技術(shù)背景下的紅外圖像信息處理機(jī)項目。 本文在總結(jié)國內(nèi)外研究現(xiàn)狀的基礎(chǔ)上,做了大量紅外圖像信息處理系統(tǒng)硬件部分的設(shè)計工作。主要有以下幾點: 1.系統(tǒng)方案和總體結(jié)構(gòu)設(shè)計 在分析比較目前幾種主流系統(tǒng)方案后,將紅外圖像處理機(jī)設(shè)計成“雙FPGA+雙DSP+CPCI”結(jié)構(gòu)。選用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作為系統(tǒng)高層算法處理的核心處理器,選用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作為底層算法處理和接口控制的核心,選用高速CPCI總線作為紅外圖像信息處理機(jī)與主機(jī)的通訊橋梁。 2.FPGA部分的設(shè)計是本課題的核心,對FPGA部分進(jìn)行了設(shè)計和調(diào)試 (1)圖像預(yù)處理模塊:FPGA負(fù)責(zé)系統(tǒng)的底層預(yù)處理算法和相應(yīng)控制。首先對采集來的圖像數(shù)據(jù)進(jìn)行中值濾波和直方圖統(tǒng)計,然后按照鏈路口(Linkport)的通信協(xié)議,將預(yù)處理后的圖像數(shù)據(jù)實時地從FPGA傳給DSP。 (2)DSP-CPCI橋接模塊:FPGA負(fù)責(zé)DSP與CPCI的接口,將DSP處理后的結(jié)果通過DSP-CPCI橋接模塊傳給主機(jī)。 聯(lián)調(diào)實驗測試表明,實時紅外圖像信息處理成功實現(xiàn)了對典型紅外目標(biāo)的檢測、識別和跟蹤,從而驗證系統(tǒng)核心FPGA部分的設(shè)計是成功的。

    標(biāo)簽: DSPCPCI 圖像預(yù)處理 橋接設(shè)計

    上傳時間: 2013-07-13

    上傳用戶:gjzeus

主站蜘蛛池模板: 乐亭县| 厦门市| 嘉定区| 普兰店市| 柘荣县| 托克逊县| 哈密市| 邢台县| 罗山县| 鹰潭市| 古浪县| 日喀则市| 凌云县| 云浮市| 响水县| 凤阳县| 察哈| 德格县| 富裕县| 宁阳县| 合川市| 潜江市| 锡林浩特市| 封开县| 化隆| 商都县| 城口县| 黄陵县| 麟游县| 上虞市| 辽宁省| 横峰县| 依安县| 革吉县| 孝昌县| 左云县| 吉水县| 临桂县| 乌兰县| 宁陕县| 呼伦贝尔市|