亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接收性能

  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時恢復(位同步)技術是數字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數據接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數字接收機中位同步方法,并予以實現。 本文系統(tǒng)地論述了位同步原理,在此基礎上著重研究了位同步的系統(tǒng)結構、碼元定時恢復算法以及衡量系統(tǒng)性能的各項指標,為后續(xù)工作奠定了基礎。 首先根據衛(wèi)星系統(tǒng)突發(fā)信道傳輸的特點分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發(fā)形式下的位同步,并在FPGA上予以實現,效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數據進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現了插值環(huán)路的位同步算法,進行了Matlab仿真和FPGA實現。并在插值環(huán)路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進行了理論研究、算法設計以及硬件實現的全過程,滿足系統(tǒng)要求。

    標簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • 基于FPGA的直擴調制解調器

    擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現了基于FPGA的直接序列擴頻信號的解擴解調處理。論文對該直擴通信系統(tǒng)和FPGA設計方法進行了相關研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現了相關設計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉換、差分卷積編碼、PN碼擴頻、QPSK調制、成型濾波等模塊。接收部分主要有前端抗干擾、數字下變頻、解擴解調等模塊。 論文首先介紹了擴頻通信系統(tǒng)的特點以及相關技術的國內外發(fā)展現狀,并介紹了本論文的研究思路和內容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結合實際需要,設計了一種零中頻DSSS解調解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數字外差調制的自適應陷波器來進行前端窄帶干擾抑制處理,用基于自適應門限技術的滑動相關捕獲和分時復用單相關器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復雜度,用改進型CORDIC算法實現NCO來方便的進行擴展。 接著,論文給出了系統(tǒng)總體設計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現分析以及在Quartus Ⅱ5.0上的實現細節(jié),給出了仿真結果。 然后論文介紹了整個系統(tǒng)的硬件電路設計和它在真實系統(tǒng)中連機調試所得到的測試結果,結果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產調試容易,體積小,便于升級等特點并且達到課題各項指標的要求。 最后是對論文工作的一些總結和對今后工作的展望。

    標簽: FPGA 調制解調器

    上傳時間: 2013-07-04

    上傳用戶:yd19890720

  • 中頻數字相關解擴器研究與工程實現

    本文從工程設計和應用出發(fā),根據某機載設備直接序列擴頻(DS-SS)接收機聲表面波可編程抽頭延遲線(SAW.P.TDL)中頻相關解擴電路的指標要求,提出了基于FPGA器件的中頻數字相關解擴器的替代設計方案,通過理論分析、軟件仿真、數學計算、電路設計等方法和手段,研制出了滿足使用環(huán)境要求的工程化的中頻數字相關器,經過主要性能參數的測試和環(huán)境溫度驗證試驗,并在整機上進行了試驗和試用,結果表明電路性能指標達到了設計要求。對工程應用中的部分問題進行了初步研究和分析,其中較詳細地分析了SAW卷積器、SAW.P.TDL以及中頻數字相關器在BPSK直擴信號相關解擴時的頻率響應特性。 論文的主要工作在于: (1)根據某機載設備擴頻接收機基于SAW.P.TDL的中頻解擴電路要求,進行理論分析、電路設計、軟件編程,研制基于FPGA器件的中頻數字相關器,要求可在擴頻接收機中原位替代原SAW相關解擴電路; (2)對中頻數字相關器的主要性能參數進行測試,進行了必要的高低溫等環(huán)境試驗,確定電路是否達到設計指標和是否滿足高低溫等環(huán)境條件要求; (3)將基于FPGA的中頻數字相關器裝入擴頻接收機,與原SAW.P.TDL中頻解擴電路置換,確定與接收機的電磁兼容性、與中放電路的匹配和適應性,測試整個擴頻接收機的靈敏度、動態(tài)范圍、解碼概率等指標是否滿足接收機模塊技術規(guī)范要求; (4)將改進后的擴頻接收機裝入某機載設備,測試與接收機相關的性能參數,整機進行高低溫等主要環(huán)境試驗,確定電路變化后的整機設備各項指標是否滿足其技術規(guī)范要求; (5)通過對基于FPGA的中頻數字相關器與SAW.P.TDL的主要性能參數進行對比測試和分析,特別是電路對頻率偏移響應特性的對比分析,從而得出初步的結論。

    標簽: 中頻 數字 工程實現

    上傳時間: 2013-06-22

    上傳用戶:徐孺

  • 基于FPGA技術的激光測距系統(tǒng)研究

    本文的研究內容是在激光測距項目基礎上進行的,分析了各種激光測距方法的利弊,最終選用脈沖激光測距的實現方式,并且對脈沖激光測距系統(tǒng)做了深入研究。 本文設計了以FPGA為核心的信號處理模塊,實現了對激光信號的編碼和譯碼、對激光發(fā)射控制時鐘的分頻、和內部PLL倍頻實現內部高頻計時時鐘等,提高了系統(tǒng)的精度和穩(wěn)定性。使用并行脈沖計數法,提高了計時精度,分析了可能產生誤差的原因,并且對結果做了相應的修正,減小了激光測距系統(tǒng)的誤差。并且制定了四種工作模式,可以根據不同的實際環(huán)境選擇相應的測距模式,以達到最好的測量效果。 在接收方面突破以往普通的被動接收方式,提出了利用窗函數接收回波的主動接收方式,結合窄帶濾光片的濾光效果,提高了系統(tǒng)的抗干擾性能。從課題要求出發(fā),本激光測距系統(tǒng)實現了體積小、功耗低的特點,測量距離相對較近(0.5-50米),屬于近距測量系統(tǒng)。

    標簽: FPGA 激光測距 系統(tǒng)研究

    上傳時間: 2013-04-24

    上傳用戶:wyaqy

  • 衛(wèi)星電視接收系統(tǒng)基本知識

    衛(wèi)星電視接收系統(tǒng)基本知識,希望對剛接觸衛(wèi)星電視接收的朋友有所幫助。

    標簽: 衛(wèi)星電視 接收系統(tǒng) 基本知識

    上傳時間: 2013-06-23

    上傳用戶:portantal

  • 基于ARMFPGA的激光打標機控制器設計

    激光打標是一種利用高能量的激光束在打標物體表面刻下永久性標識的技術。與傳統(tǒng)的壓刻等方法相比,激光打標具有速度快、無污染、質量高、性能穩(wěn)定、不接觸物體表面等優(yōu)點。激光打標是目前工業(yè)產品標記的先進技術,是一種高效的標記方法。傳統(tǒng)的基于ISA總線、PCI總線或者USB總線的激光打標控制器增加了激光打標機的成本和體積。本文提出一種基于ARM+FPGA架構的嵌入式系統(tǒng)方案,主要的研究工作如下:首先,介紹了激光打標系統(tǒng)的組成,激光打標技術的發(fā)展現狀和激光打標機的原理。根據激光打標控制系統(tǒng)的功能要求和性能要求,提出了ARM+FPGA的總體設計,并簡要討論了ARM和FPGA的特點和優(yōu)勢。ARM處理器的主要功能是完成打標內容的輸入和變換處理,打標機參數的設置和控制打標。FPGA的作用是接收、存儲和轉換打標數據,然后產生控制信號去控制激光打標設備。然后,詳細討論了激光打標機控制器的硬件電路設計,包括ARM控制單元電路、FPGA控制單元電路和數模轉換模塊等。為了使控制器能夠長時間可靠穩(wěn)定地工作,還采取了隔離技術等許多抗干擾措施。完成了 FPGA中各個模塊的程序設計,利用Quartus Ⅱ軟件進行了仿真驗證,調試了控制器的功能。本文所設計的嵌入式激光打標控制器發(fā)揮了ARM和FPGA各自的優(yōu)勢。經過在實際打標系統(tǒng)中的測試,證明本次設計的激光打標機控制器實現了預期的功能,取得了滿意的打標效果。關鍵詞:ARM,FPGA,激光打標,FIFO,CO2激光器,掃描振鏡系統(tǒng)

    標簽: ARMFPGA 激光打標 制器設計

    上傳時間: 2013-04-24

    上傳用戶:hewenzhi

  • 基于DSPFPGA的數字電視條件接收系統(tǒng)

    這篇論文以數字電視條件接收系統(tǒng)為研究對象,系統(tǒng)硬件設計以DSP和FPGA為實現平臺,采用以DSP實現其加密算法、以FPGA實現其外圍電路,對數字電視條件接收系統(tǒng)進行設計。首先根據數字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢,提出采用 DSP+FPGA結構的設計方式,將ECC與AES加密算法應用于SK與CW的加密;根據其原理對系統(tǒng)進行總體設計,同時對系統(tǒng)各部分的硬件原理圖進行詳細設計,并進行 PCB設計。其次采用從上而下的設計方式,對FPGA實現的邏輯功能劃分為各個功能模塊,然后再對各個模塊進行設計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現的邏輯功能進行設計、仿真。仿真結果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達到229.89MHz,流加密模塊的最高時鐘頻率達到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現對加密后數據的包處理。最后對條件接收系統(tǒng)中加密算法程序采用結構化、模塊化的編程方式進行設計。 ECC設計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進行驗證,并下載至ADSP BF-535評估板上運行。輸出結果表明:有限域運算匯編語言編程的實現方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達到加密要求。上述工作對數字電視條件接收系統(tǒng)的設計具有實際的應用價值。關鍵詞:條件接收,DSP,FPGA,ECC,AEs

    標簽: DSPFPGA 數字電視 條件接收系統(tǒng)

    上傳時間: 2013-07-03

    上傳用戶:www240697738

  • 全數字OQPSK解調算法的研究及FPGA實現

    隨著各種通信系統(tǒng)數量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調制技術不斷被應用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡調制技術,具有較高的頻譜利用率和功率利用率,廣泛應用于衛(wèi)星通信系統(tǒng)和地面移動通信系統(tǒng)。因此,對于OQPSK全數字解調技術的研究具有一定的理論價值。 本文以軟件無線電和全數字解調的相關理論為指導,成功設計并實現了基于FPGA的OQPSK全數字解調。論文介紹了OQPSK全數字接收解調原理和基于軟件無線電設計思想的全數字接收機的基本結構,詳細闡述了當今OQPSK數字解調中載波頻率同步、載波相位同步、時鐘同步和數據幀同步的一些常用算法,并選擇了相應算法構建了三種系統(tǒng)級的實現方案。通過MATLAB對解調方案的仿真和性能分析,確定了FPGA中的系統(tǒng)實現方案。在此基礎上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發(fā)平臺上設計了同步解調系統(tǒng)中的各個模塊,還對各模塊和整個系統(tǒng)在ModelSim中進行了時序仿真驗證,并對設計中出現的問題進行了修正。最后,經過FPGA調試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實際測試,本文對系統(tǒng)方案進行了最終的改進與調整。 實際測試結果表明,本文的設計最終能夠達到了預期的指標和要求。本課題設計經過時序和資源優(yōu)化后還可以向ASIC和系統(tǒng)級SOC轉化,以進一步縮小系統(tǒng)體積、降低成本和提高電路的可靠性,因此具有良好的實際應用價值。

    標簽: OQPSK FPGA 全數字 解調

    上傳時間: 2013-07-14

    上傳用戶:aappkkee

  • LT8900 2.4G RF 射頻

    LT8900是LDT公司生產的一款低成本,高集成度的2.4GHZ的無線收發(fā)芯片,片上集成發(fā)射機,接收機,頻率綜合器,GFSK調制解調器。發(fā)射機支持功率可調,接收機采用數字擴展通信機制,在復雜環(huán)境和強干擾條件下,可以達到優(yōu)良的收發(fā)性能。外圍電路簡單,只需搭配MCU以及少數外圍被動器件。LT8900傳輸GFSK信號,發(fā)射功率約為2dBm,最大可以到6dBm。接收機采用低中頻結構,接收靈敏度可以達到-87dBm。數字信道能量檢測可以隨時監(jiān)控信道質量。 片上的發(fā)射接收FIFO寄存器可以和MCU進行通信,存儲數據,然后以1Mbps數據率在空中傳輸。它內置了CRC,FEC,auto-ack和重傳機制,可以大大簡化系統(tǒng)設計并優(yōu)化性能。 數字基帶支持4線SPI和2線I2C接口,此外還有Reset,Pkt_flag, Fifo_flag三個數字接口。 為了提高電池使用壽命,芯片在各個環(huán)節(jié)都降低功耗,芯片最低工作電壓可以到1.9V,在保持寄存器值條件下,最低電流為1uA。 芯片有QFN24 4*4mm和SSOP16封裝,都符合RoHS標準。

    標簽: 8900 2.4 LT RF

    上傳時間: 2013-04-24

    上傳用戶:kirivir

  • 采用狀態(tài)機和消息機制的串口接收程序

    采用狀態(tài)機和消息機制的串口接收程序

    標簽: 狀態(tài) 消息機制 串口接收 程序

    上傳時間: 2013-04-24

    上傳用戶:huangping588

主站蜘蛛池模板: 恩施市| 加查县| 定南县| 延庆县| 梁山县| 岑溪市| 和静县| 阳江市| 罗山县| 永宁县| 泸州市| 嘉善县| 泸水县| 温宿县| 大化| 闽清县| 尉氏县| 韩城市| 诸暨市| 永善县| 长丰县| 旬阳县| 潜山县| 隆子县| 牡丹江市| 江源县| 肇州县| 上思县| 雷波县| 乐至县| 嘉荫县| 龙陵县| 从化市| 新乡市| 同江市| 宜兰市| 南阳市| 紫阳县| 惠州市| 土默特左旗| 利辛县|