反激式開關電源模塊電路設計指引,開關電源電路模塊詳細分析講解。
上傳時間: 2013-04-24
上傳用戶:lo25643
基于DSP技術的虛擬式FFT頻譜分析儀:虛擬儀器已經(jīng)成為儀器發(fā)展的一個重要方向,目前已在眾多領域獲得了廣泛應用。FFT 頻譜分析是機械工程、故障診斷等諸多領域所廣泛采用的分析方法。但傳統(tǒng)FFT
上傳時間: 2013-04-24
上傳用戶:wc412467303
圖像增強技術是數(shù)字圖像處理領域中的一項重要內(nèi)容,隨著數(shù)字圖像處理應用領域的不斷擴大,快速、實時圖像處理技術成為研究的熱點。超大規(guī)模集成電路技術的飛速發(fā)展為數(shù)字圖像實時處理技術提供了硬件基礎,尤其是FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)憑借其高速并行、可重配置的架構和基于查找表的獨特結構等優(yōu)點使得在數(shù)字信號處理領域的應用持續(xù)上升。國內(nèi)外,越來越多的實時圖像處理應用逐漸轉(zhuǎn)向FPGA平臺。 本文基于FPGA的圖像增強技術研究主要是針對空間域方法,這種方法是指在空間域內(nèi)直接對像素灰度值進行運算處理,算法簡單并且存在并行性,非常適合于用硬件實現(xiàn)。FPGA可以靈活地實現(xiàn)并行、實時處理圖像數(shù)據(jù),正是利用這一特點,本文提出了一種基于FPGA的圖像增強處理系統(tǒng)設計。該系統(tǒng)采用SOPC技術,完成圖像增強處理。文中給出了系統(tǒng)設計思路,并分析了該系統(tǒng)的結構及功能實現(xiàn),說明了系統(tǒng)實現(xiàn)過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設計方法構造圖像增強處理功能模塊,利用硬件描述語言vHDL對圖像增強模塊進行電路描述,并進行設計優(yōu)化、仿真,在生成系統(tǒng)配置文件后加載到FPGA上進行板級調(diào)試。完成了基于FPGA的圖像增強算法模塊的設計,重點設計實現(xiàn)了點運算增強處理模塊、中值濾波器模塊,并對中值濾波器進行了改進設計實現(xiàn),采用FPGA完成了對圖像增強算法的硬件加速。
上傳時間: 2013-06-16
上傳用戶:songrui
隨著多媒體編碼技術的發(fā)展,視頻壓縮標準在很多領域都得到了成功應用,如視頻會議(H.263)、DVD(MPEG-2)、機頂盒(MPEG-2)等等,而網(wǎng)絡帶寬的不斷提升和高效視頻壓縮技術的發(fā)展使人們逐漸把關注的焦點轉(zhuǎn)移到了寬帶網(wǎng)絡數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務上來。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標準的出臺則是流媒體技術發(fā)展的關鍵。H.264/AVC是由國際電信聯(lián)合會和國際標準化組織共同發(fā)展的下一代視頻壓縮標準之一。新標準中采用了新的視頻壓縮技術,如多模式幀間預測、1/4像素精度預測、整數(shù)DCT變換、變塊尺寸運動補償、基于上下文的二元算術編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務的實現(xiàn)。 本文主要根據(jù)視頻會議應用的需要對JM8.6代碼進行優(yōu)化,目標是實現(xiàn)基于Baseline的低復雜度的CIF編碼器,并對部分功能模塊進行電路設計。在設計方法上采用自頂向下的設計方法,首先對H.264編碼器的C代碼和算法進行優(yōu)化,并對優(yōu)化后的結果進行測試比較,結果顯示在圖像質(zhì)量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達到15幀以上,滿足了視頻會議應用的實時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進行設計。采用Verilog HDL實現(xiàn)了這些模塊,并在Quartus Ⅱ中進行了綜合、仿真、驗證。主要完成了Zig-zag掃描和CAVLC模塊的設計,詳細說明模塊的工作原理和過程,然后進行多組的仿真測試,結果與C模型相應部分的結果一致,證明了設計的正確性。
上傳時間: 2013-06-11
上傳用戶:kjgkadjg
本課程講義用于PI大學視頻課程 —“初次設計反激式電源”。本課程將向您講解安全設計和測試 電源原型應遵循的具體步驟,確保您的電源能夠正常工作。
標簽: 反激式電源
上傳時間: 2013-06-20
上傳用戶:qunquan
主要講述靜電放電、射頻輻射電磁場、電快速瞬變脈 沖群、雷擊浪涌、由射頻場引起的傳導干擾、工頻磁場、 電壓跌落和衰減振蕩波等八項抗擾度試驗,其中前七項試 驗在通用抗擾度標準中已經(jīng)見到;后一項試驗(衰減振蕩 波抗擾度試驗)則在電力系統(tǒng)設備的抗擾度試驗中經(jīng)常可 以見到。考慮到國內(nèi)在引進生產(chǎn)家用電器的企業(yè)中經(jīng)常采 用的高頻噪聲模擬器,本章予以補充介紹。此外,汽車工 業(yè)在我國的迅速發(fā)展,拉動了與之配套的汽車電子與電器 行業(yè)的迅速發(fā)展。對后者的質(zhì)量控制與檢測問題便成為業(yè) 內(nèi)人士所關注的一個熱點。
上傳時間: 2013-05-24
上傳用戶:fxf126@126.com
25w反激式多路輸出開關電源設計————畢業(yè)設計開題報告標準版
上傳時間: 2013-07-04
上傳用戶:lifangyuan12
當執(zhí)行機構需要的不是控制量的絕對值,而是控制量的增量(例如去驅(qū)動 步進電動機)時,需要用PID的“增量算法”。 增量式PID控制算法可以通過(2-4)式推導出。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
在超深亞微米技術工藝下,布局成為超大規(guī)模集成電路物理設計中至關重要的一步。由于現(xiàn)場可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標,從FPGA芯片結構和布局算法兩方面進行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結構模型及布局模型,并且給出了該模型的數(shù)學計算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長的方法,實現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對角線元件之間層次來代替線長,從而達到優(yōu)化線長的同時提高布通率的快速布局算法。實驗結果表明,兩種算法均在北卡羅來納微電子中心(MCNC)學術芯片測試案例上取得了較理想的布局實驗效果,為下一步的布線工作建立了良好的基礎接口,并且完成了初始布線的工作。本FPGA結構模型的提出和布局算法的實現(xiàn)也都為工業(yè)界提供了借鑒價值。
上傳時間: 2013-04-24
上傳用戶:nbdedu
介紹了UC3843 的工作特點,利用UC3843 設計了反激式開關穩(wěn)壓電源,分析了新型反饋電路的工作過程及優(yōu)點,與傳統(tǒng)方法相比,此方法使電源的動態(tài)響應更快,調(diào)試更簡單。最后提出了反饋電路詳細的設計方法
上傳時間: 2013-05-27
上傳用戶:lps11188