亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

抽象數據類型

  • 基于抽象狀態機的網格系統設計和分析

    基于抽象狀態機的網格系統設計和分析

    標簽: 抽象 狀態 網格

    上傳時間: 2013-10-13

    上傳用戶:cazjing

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • 基于單片機和FPGA的程控型邏輯分析儀設計與實現

    基于單片機和FPGA的程控型邏輯分析儀設計與實現

    標簽: FPGA 單片機 程控 邏輯分析儀

    上傳時間: 2013-11-05

    上傳用戶:daguda

  • 8eFPGA的微小型飛行器控制系統的硬件設計

    基于xscale與FPGA的微小型飛行器控制系統的硬件設計---論文

    標簽: 8eFPGA 飛行器 控制系統 硬件設計

    上傳時間: 2015-01-02

    上傳用戶:1159797854

  • IC封裝製程簡介(IC封裝制程簡介)

    半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。     半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。

    標簽: 封裝 IC封裝 制程

    上傳時間: 2013-11-04

    上傳用戶:372825274

  • KXB127礦用隔爆兼本安型聲光報警器說明書

    KXB127礦用隔爆兼本安型聲光報警器原理

    標簽: KXB 127 聲光報警器 說明書

    上傳時間: 2014-09-10

    上傳用戶:qingzhuhu

  • MPU-2型恒功率晶閘管中頻電源控制線路分析

    MPU-2型恒功率晶閘管中頻電源控制線路分析

    標簽: MPU 恒功率晶閘管 中頻電源

    上傳時間: 2013-10-25

    上傳用戶:zhangyigenius

  • 基于某型投放裝置的通用性測試軟件設計

    以某型投放裝置測試軟件的設計為背景,考慮到多種測試儀的測試任務的共性與特點,提出了軟硬件相結合的的通用化設計方法;描述了其流程化、自動化、層次化的測試方式;對其各部分功能和通用性進行詳細介紹;經過測試和使用,該軟件平臺通用性能好,操作簡單,其通用性對各類測試系統的設計和發展有著重要的意義。

    標簽: 裝置 測試 軟件設計

    上傳時間: 2015-01-03

    上傳用戶:arnold

  • 5位數微電腦型盤面式電表(小功率的)(24*48mm)

    特點: 精確度0.05%滿刻度±1位數 可量測交直流電流/交直流電壓/電位計/Pt-100/熱電偶/荷重元/電阻等信號 熱電偶SENSOR輸入種類J/K/T/E/R/S/B可任意規劃 顯示范圍-19999-99999可任意規劃 小數點可任意規劃 尺寸小,穩定性高 CE認證

    標簽: 24 48 mm 微電腦

    上傳時間: 2013-10-31

    上傳用戶:wsq921779565

  • 5位數微電腦型盤面式電表(24*48mm)

    特點: 精確度0.05%滿刻度±1位數 可量測交直流電流/交直流電壓/電位計/傳送器/Pt-100/熱電偶/荷重元/電阻 等信號 顯示范圍-19999~99999可任意規劃 具有自動歸零或保持或雙顯示功能 (optional) 小數點可任意規劃 尺寸小,穩定性高

    標簽: 24 48 mm 微電腦

    上傳時間: 2013-11-20

    上傳用戶:libinxny

主站蜘蛛池模板: 民勤县| 临高县| 象州县| 拜泉县| 景泰县| 永清县| 饶河县| 黑龙江省| 涿州市| 孝昌县| 田林县| 永康市| 嘉鱼县| 家居| 南投县| 邯郸市| 岗巴县| 延吉市| 囊谦县| 靖安县| 禄劝| 海盐县| 达日县| 建湖县| 湛江市| 连山| 商丘市| 澎湖县| 卓资县| 垣曲县| 柏乡县| 茂名市| 庄河市| 时尚| 鲜城| 交城县| 上饶市| 华蓥市| 铁岭县| 南漳县| 浮山县|