亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

打包機

  • 基于ARM的PCI北橋設計與驗證

    PCI(Peripheral Component Interconnect)總線以其高性能、低成本、開放性、獨立于處理器、軟件透明等眾多優點成為當今最流行的計算機局部總線。在嵌入式系統領域中,許多IP都是基于PCI總線設計的。本文闡述一種以ARM9作為CPU的嵌入式系統的PCI北橋設計與驗證。 首先介紹基于ARM的嵌入式系統結構,并深入研究PCI2.2總線行為規范。在此基礎上提出一種基于ARM處理器的PCI總線北橋的設計方案,整個設計主要分為主設備接口模塊,目標設備接口模塊,配置寄存器模塊和集成總線仲裁器三大部分。對于主設備接口模塊和目標設備接口模塊,論文主要從數據通路和控制路徑的實現兩方面進行闡述。對于集成的總線仲裁器,設計采用兩優先級的循環優先算法,通過一組設備編號寄存器實現了PCI總線上的仲裁,此外,論文對跨時鐘域的信號同步和PCI配置寄存器也作了較為詳細的描述,最終采用自頂向下的方法實現了整個設計。 在驗證部分,引入了基于平臺的驗證思路,通過搭建驗證平臺,可以高效地實現驗證。論文重點討論了驗證平臺的搭建和行為模型的建立,并介紹了一種命令總線,通過打包各個驗證點控制驗證流程。此外,為提高驗證的自動化程度,論文對驗證所使用的腳本也進行了描述。通過此驗證平臺和腳本,提高了整個驗證系統的可移植性和可重用性。 論文最終完成了PCI北橋的RTL級的功能描述,并使用仿真軟件完成對設計的仿真驗證。設計通過驗證并成功實現在基于ARM的集成處理器,達到預定的功能設計要求,并具有良好的性能,最后對后續開發進行了探討。

    標簽: ARM PCI 北橋

    上傳時間: 2013-05-22

    上傳用戶:uuuuuuu

  • 基于ARM的鋼廠實時能耗監測系統設計

    近年來,隨著社會經濟的發展,社會對能源的需求量越來越大,對能源的依賴性也越來越強,而同時全球的能源儲備越來越少。尤其是中國,幾乎所有能源人均都不及世界的一半。2007年“兩會”,政府工作報告中明確提出把節能減耗作為工作切入點,并成立國務院節能減排工作領導小組。鋼廠作為工業耗能大戶,其節能減耗顯得尤為重要,舊的分散式能耗測量方法已不能滿足需要,提出新的能耗檢測方法迫在眉睫。 本文的工作就是以此為大背景,針對鋼廠的能源消耗提出一種新型實時測量方法。系統以嵌入式為開發思路、WINCE操作系統丌發監測終端,包括數據采集、數據傳輸以及數據集中處理顯示三部分。數據采集主要依賴傳感器和單片機,將采集到的模擬數據轉換為數字量并按照協議要求進行格式打包,包括電參數采集、水參數采集和天然氣參數采集三部分;數據傳輸則采用傳統的RS485工業控制網絡;終端部分則以ARM為載體,WINCE為平臺,開發應用程序實時處理數據。 文中詳細闡述了整個監測系統的硬件設計思路和軟件設計流程。介紹了數據檢測原理及過程,給出了底層和終端的系統通信協議及通信流程,同時通過對監測終端的描述詳細介紹了WINCE嵌入式操作系統的定制和在ARM9目標板上的移植,并詳細闡述了基于WINCE的EVC應用程序開發,給出了部分代碼。 本次設計提出了一種新的鋼廠能耗數據集中實時采集技術,并完成了系統整體設計。經過測試運行,各項技術性能指標已經達到了設計的要求。

    標簽: ARM 能耗 監測 系統設計

    上傳時間: 2013-04-24

    上傳用戶:ve3344

  • JPEG2000基于位平面掃描的上下文編碼的研究和FPGA實現

    JPEG2000是新一代的靜態圖像壓縮標準,它相比JPEG有很多新的特性,如漸進傳輸和感興趣區域編碼等,因而它具有廣闊的應用前景,特別是在數碼相機、PDA等便攜式設備中。 JPEG2000的核心主要包括小波變換和基于最優化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復雜度遠遠高于JPEG,完全采用軟件方案實現將會占用大量的處理器時間和內存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產品、消費類電子產品中的應用,打開巨大的潛在市場,研究硬件實現的算法實時處理方案具有重要的應用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復雜的數學運算,但邏輯控制流程復雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現該算法并進行優化,在研究和分析了上下文編碼算法運算特點的基礎上,設計了列判斷和交錯存儲相結合的硬件實現方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現方案提高了75%。 JPEG2000的一個重要特性是其具有漸進傳輸的能力,而碼流組織是獲得漸進傳輸特性的技術關鍵。碼流組織通過在輸出碼流中安排數據包的先后順序來實現漸進傳輸的目的。本文對JPEG2000中實現漸進傳輸的機制進行了分析,并研究了碼流組織的算法實現。 為了對JPEG2000算法實現進行驗證,本文設計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術編碼,而ARM處理器則完成碼流組織、數據打包以及和PC機的通信。本文在該平臺上對所設計的上下文編碼算法和碼流組織模塊的設計進行了驗證,實驗結果表明本文設計的算法模塊功能正確,并在一定程度上提高了編碼速度。

    標簽: JPEG 2000 FPGA 編碼

    上傳時間: 2013-04-24

    上傳用戶:獨孤求源

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 基于ARM和uClinux的嵌入式系統的設計和實現

    隨著Internet的發展和后PC時代的到來,嵌入式系統成為當前IT產業的焦點之一,呈現了巨大的市場需求。具有良好的網絡支持和多任務處理能力的嵌入式系統為數據通信提供了新的解決方案。 本文的主要任務是實現接口模塊的網絡傳輸功能。該任務來自于某軍事預研項目中的定位與指揮系統部分。為了提高終端和接口模塊之間的數據傳輸速度,本文采用帶有完整網絡支持的嵌入式系統來實現數據傳輸。同時為了將本次的設計成果應用于以后的項目開發中,本課題還進行了文件系統,系統實時性等多方面的改進,實現了一個通用的功能完善的嵌入式軟件平臺。 本文選用某S3C4480開發板作為系統硬件平臺,嵌入式操作系統選用了專門為無MMU的處理器設計的操作系統uClinux。 本文的主要工作有: ●分析系統功能需求,提出系統方案設計; ●構建網絡傳輸功能所需的系統平臺,完成uClinux,Blob的移植工作,并實現斷電可保存的jffs2文件系統; ●為了實現網絡傳輸功能,為網絡設備RTL8019AS編寫驅動;同時為了增強系統的人機交互性能,本文對4x4鍵盤編寫了驅動程序; ● uClinux在實時性方面的缺陷對數據的實時傳送有一定影響,所以做了基于RTLinux的外部擴展的實時性的改造,并對任務切換時間進行了測試; ●網絡傳輸程序設計。首先完成了遵循定位與指揮系統中接口通信協議規定的通信數據的打包和解包。然后對比測試了TCP和UDP的傳輸速度。考慮到UDP協議傳輸的速度優勢,在應用層做出了可靠性改造,經過對停等協議和滑動窗口協議的分析和比較,最終采用基于停等協議的改造方法,并完成了具體測試。

    標簽: uClinux ARM 嵌入式系統

    上傳時間: 2013-04-24

    上傳用戶:TI初學者

  • 基于FPGA的JPEG壓縮系統設計與實現

    對弓網故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數據量的巨大使實時存儲和傳輸故障圖像極其困難。JPEG作為一種低復雜度、高壓縮比的圖像壓縮標準在多媒體、網絡傳輸等領域得到廣泛的應用。和相同圖像質量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態圖像中壓縮比最高的。 FPGA以其設計靈活、高速的卓越特性,逐漸成為許多應用中首先器件,尤其是與Verilog和VHDL等語言的結合,大大變革了電子系統的設計方法,加速了系統的設計進程。 本文旨在研究并實現一種實時采集并對特定幀進行壓縮傳輸的方法。通過采用可編程邏輯器件FPGA來實現整個采集、顯示、壓縮和傳輸,使系統具有可定制、高速度等優點。 本文首先介紹了開發硬件可編程邏輯門陣列FPGA及其開發語言Veridlog,并介紹了FPGA的設計方法及開發流程;接著介紹了PAL制視頻采集的相關知識及設計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;隨后介紹了JPEG標準,并根據故障檢測的特點,設計了針對灰度圖像壓縮的JPEG編碼器,設計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數的差分脈沖編碼模塊、交流系數的游程編碼模塊、哈夫曼編碼模塊及打包模塊進行了仿真測試,然后再對整個JPEG編碼器進行了測試;最后設計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設計的JPEG編碼器進行壓縮,再設計一個僅包含發送功能的UART 將壓縮后的碼流傳輸到PC機,在PC機上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實現了整個采集壓縮系統,同時也進一步驗證了本文設計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網故障的圖像檢測,還是對于JPEG編碼器的芯片設計都有一定的參考價值。

    標簽: FPGA JPEG 壓縮系統

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • 基于FPGA的頻率域MPEG2碼率轉換

    近年來,隨著網絡技術的發展和視頻編碼標準受到廣泛接受,視頻點播、視頻流和遠程教育等基于網絡的多媒體業務逐漸普及。為了對擁有不同終端資源,不同接入網絡以及不同興趣的用戶提供靈活的多媒體數據訪問服務,多媒體數據的內容需要根據應用環境動態調整,轉碼正是實現這一挑戰性任務的關鍵技術之一。 視頻轉碼對時間的要求非常苛刻,以至于用高速的通用微處理器芯片也無法在規定的時間內完成必要的運算。因此,必須為這樣的運算設計一個專用的高速硬線邏輯電路,在高速FPGA器件上實現或制成高速專用集成電路。用高密度的FPGA來構成完成轉碼算法所需的電路系統,實現專用集成電路的功能,因其成本低、設計周期短、功耗小、可靠性高、使用靈活等優點而成為適合本課題的最佳選擇。 本文根據MPEG-2中可變長編碼(VLC)理論,采用了兩級查找表減少了VLC存儲空間的使用,完成VLC編碼的實現。根據MPEG-2中關于System Packet的定義,針對FPGA可實現性,以空間換取復雜度的減少,實現了PES包的打包模塊。根據MPEG-2相應的轉碼理論,完成了對系統解碼模塊相應的連接和調試,對解碼模塊以真實的bit流進行了貼近板級的情況的仿真。根據MPEG-2中TM5的算法的局限性,分析得出只需要對P幀進行相應處理即可改進場景變換對視頻質量的影響,完成對TM5的算法的改進。通過性能估算和電路仿真,各模塊的吞吐率能夠滿足轉碼系統的要求。

    標簽: MPEG2 FPGA 頻率 碼率

    上傳時間: 2013-07-22

    上傳用戶:shinesyh

  • FPGA裝箱和劃分算法研究

    隨著集成電路的設計規模越來越大,FPGA為了滿足這種設計需求,其規模也越做越大,傳統平面結構的FPGA無法滿足實際設計需求。首先是硬件設計上的很難控制,其次就是計算機軟件面臨很大挑戰,所有復雜問題全部集中到布局布線(P&R)這一步,而實際軟件處理過程中,P&R所占的時間比例是相當大的。為了緩解這種軟件和硬件的設計壓力,多層次化結構的FPGA得以采用。所謂層次化就是可配置邏輯單元內部包含多個邏輯單元(相對于傳統的單一邏輯單元),并且內部的邏輯單元之間共享連線資源,這種結構有利于減少芯片面積和提高布通率。與此同時,FPGA的EDA設計流程也多了一步,那就是在工藝映射和布局之間增加了基本邏輯單元的裝箱步驟,該步驟既可以認為是工藝映射的后處理,也可認為是布局和布線模塊的預處理,這一步不僅需要考慮打包,還要考慮布線資源的問題。裝箱作為連接軟件前端和后端之間的橋梁,該步驟對FPGA的性能影響是相當大的。 本文通過研究和分析影響芯片步通率的各種因素,提出新的FPGA裝箱算法,可以同時減少裝箱后可配置邏輯單元(CLB)外部的線網數和外部使用的引腳數,從而達到減少布線所需的通道數。該算法和以前的算法相比較,無論從面積,還是通道數方面都有一定的改進。算法的時間復雜度仍然是線性的。與此同時本文還對FPGA的可配置邏輯單元內部連線資源做了分析,如何設計可配置邏輯單元內部的連線資源來達到即減少面積又保證芯片的步通率,同時還可以提高運行速度。 另外,本文還提出將電路分解成為多塊,分別下載到各個芯片的解決方案。以解決FPGA由于容量限制,而無法實現某些特定電路原型驗證。該算法綜合考慮影響多塊芯片性能的各個因數,采用較好的目標函數來達到較優結果。

    標簽: FPGA 劃分算法

    上傳時間: 2013-04-24

    上傳用戶:zhaoq123

  • TS流復用器及其接口

    在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。

    標簽: TS流 復用器 接口

    上傳時間: 2013-06-10

    上傳用戶:01010101

  • NRF905 原理圖 源程序

    PTR8000(NRF905)模塊原理圖、源程序、資料打包下載

    標簽: NRF 905 原理圖 源程序

    上傳時間: 2013-07-13

    上傳用戶:woshiyaosi

主站蜘蛛池模板: 巴塘县| 同德县| 金川县| 延津县| 阜康市| 鸡泽县| 莒南县| 驻马店市| 丽江市| 南雄市| 星子县| 尉氏县| 监利县| 荣成市| 嘉善县| 友谊县| 城市| 北宁市| 福泉市| 安阳市| 汨罗市| 凤翔县| 长汀县| 大新县| 邮箱| 都昌县| 丽水市| 罗山县| 宁化县| 朝阳市| 满洲里市| 钟山县| 库车县| 万全县| 昭觉县| 固阳县| 贺兰县| 丹江口市| 丘北县| 和顺县| 廉江市|