:針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
上傳時(shí)間: 2013-08-17
上傳用戶(hù):xiaoyunyun
基于ARM和FPGA的嵌入式CCD采集系統(tǒng)的一篇論文,寫(xiě)的不錯(cuò),值得參考
上傳時(shí)間: 2013-08-22
上傳用戶(hù):nostopper
基于FPGA的高速圖像采集和處理卡 能用于視覺(jué)檢測(cè)系統(tǒng)
標(biāo)簽: FPGA 高速圖像采集 視覺(jué)檢測(cè)
上傳時(shí)間: 2013-08-28
上傳用戶(hù):Shaikh
數(shù)據(jù)采集 基于DSP和FPGA的高精度數(shù)據(jù)采集卡設(shè)計(jì)
標(biāo)簽: FPGA DSP 高精度 數(shù)據(jù)采集卡
上傳時(shí)間: 2013-08-29
上傳用戶(hù):2728460838
采用Verilog語(yǔ)言,實(shí)現(xiàn)了FPGA控制視頻芯片的數(shù)據(jù)采集,并將數(shù)據(jù)按幀存儲(chǔ)起來(lái)
標(biāo)簽: Verilog FPGA 語(yǔ)言 控制
上傳時(shí)間: 2013-09-01
上傳用戶(hù):喵米米米
結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對(duì)傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯(cuò)報(bào)、漏報(bào),無(wú)法測(cè)試子彈連發(fā)坐標(biāo)等問(wèn)題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計(jì)方法。設(shè)計(jì)中采用了自頂向下的設(shè)計(jì)方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個(gè)模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計(jì)、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。
標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用
上傳時(shí)間: 2013-12-19
上傳用戶(hù):haoxiyizhong
XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時(shí)間: 2013-11-19
上傳用戶(hù):yyyyyyyyyy
基于FPGA的線型CCD高速驅(qū)動(dòng)采集一控制板設(shè)計(jì)摘要:線型CCD圖像傳感器在工業(yè)檢測(cè)、圖像測(cè)量和機(jī)器視覺(jué)等方面有著廣泛的應(yīng)用。本文針對(duì)CCD測(cè)量應(yīng)用系統(tǒng)中的前端處理、驅(qū)動(dòng)控制和信號(hào)采集,設(shè)計(jì)制作了一款基于FPGA的高速驅(qū)動(dòng)采集 體化控制板。該控制板選用了Altera公司的Cyclone系列FPGA和TI公司的專(zhuān)用圖像信號(hào)處理芯片VSP5010,由FPGA對(duì)VSP5010進(jìn)行配置,生成雙路CCD驅(qū)動(dòng)脈沖,控制接收A/D變換后的圖像數(shù)據(jù),并以適當(dāng)?shù)慕涌诜绞綄⒉杉瘮?shù)據(jù)送入計(jì)算機(jī)以便進(jìn)行后期處理。該控制板將CCD的驅(qū)動(dòng)脈沖產(chǎn)生和圖像數(shù)據(jù)采集集于一體,有效簡(jiǎn)化了CCD測(cè)量應(yīng)用系統(tǒng)前端的外部電路設(shè)計(jì),提高了圖像數(shù)據(jù)采集速率和質(zhì)量,并具有靈活性強(qiáng),易于擴(kuò)展等特點(diǎn)。關(guān)鍵詞:線型CCD:FPGA:AFE:驅(qū)動(dòng):數(shù)據(jù)采集
標(biāo)簽: fpga ccd 高速驅(qū)動(dòng)采集
上傳時(shí)間: 2022-06-22
上傳用戶(hù):
隨著當(dāng)今科學(xué)技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個(gè)行業(yè)得到廣泛的應(yīng)用,而FPGA技術(shù)的不斷成熟改變了通常采用并行計(jì)算機(jī)或數(shù)字信號(hào)處理器(DSP)、專(zhuān)用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(FPGA)憑借其較低的開(kāi)發(fā)成本、較高的并行處理速度、較大的靈活性及其較短的開(kāi)發(fā)周期等特點(diǎn),在圖像處理系統(tǒng)中有獨(dú)特的優(yōu)勢(shì)。 本文提出了一種基于FPGA的圖像采集處理系統(tǒng)解決方案,并選用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324為核心,設(shè)計(jì)開(kāi)發(fā)了圖像采集處理的軟硬件綜合系統(tǒng)。文章闡述了如何在FPGA中嵌入NiosII軟核處理器并完成圖像采集處理系統(tǒng)功能的設(shè)計(jì)方案。硬件電路上,系統(tǒng)設(shè)計(jì)了三塊電路板:FPGA核心處理板、圖像采集卡、圖像顯示卡,其中通過(guò)I2C總線對(duì)采集卡的工作模式進(jìn)行配置,在采集模塊控制下,將采集到的圖像數(shù)據(jù)存儲(chǔ)到SDRAM;根據(jù)VGA顯示原理及其時(shí)序關(guān)系,設(shè)計(jì)了VGA顯示輸出控制模塊,合成了VGA工作的控制信號(hào),又根據(jù)VGA顯示器的工業(yè)標(biāo)準(zhǔn),合成VGA接口的水平和幀同步信號(hào)。邏輯硬件上,應(yīng)用SOPCBuilder工具生成了FPGA內(nèi)部的邏輯硬件功能模塊,定制了NiosII IP core、CMOS圖像采集模塊、VGA Controller及其I2C總線接口,系統(tǒng)各模塊間通過(guò)Avalon總線連接起來(lái)。軟件部分,在NiosII內(nèi)核處理器上實(shí)現(xiàn)了彩色圖像顏色空間轉(zhuǎn)換、二值化、形態(tài)學(xué)腐蝕處理及其目標(biāo)定位等算法。實(shí)驗(yàn)結(jié)果證明了本文提出的方案及算法的正確性,可行性。
標(biāo)簽: FPGA 圖像采集 處理系統(tǒng)
上傳時(shí)間: 2013-08-05
上傳用戶(hù):woshiyaosi
隨著微電子技術(shù)的高速發(fā)展,實(shí)時(shí)圖像處理在多媒體、圖像通信等領(lǐng)域有著越來(lái)越廣泛的應(yīng)用。FPGA就是硬件處理實(shí)時(shí)圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理專(zhuān)用系統(tǒng)的研究將成為信息產(chǎn)業(yè)的新熱點(diǎn)。 @@ 本文詳細(xì)介紹了一種基于FPGA開(kāi)發(fā)板的實(shí)時(shí)圖像采集與顯示系統(tǒng),該系統(tǒng)由前端視頻采集單元、圖像存儲(chǔ)單元、圖像顯示單元三部分組成。它的主要功能有:對(duì)攝像頭送來(lái)的視頻數(shù)據(jù)進(jìn)行采集,并采用PHILIPS公司的專(zhuān)用視頻解碼芯片SAA7113將模擬視頻轉(zhuǎn)化成數(shù)字視頻;將采集進(jìn)來(lái)的數(shù)據(jù)存儲(chǔ)到FPGA開(kāi)發(fā)板內(nèi)嵌的SDRAM中;采用PHILIPS公司的專(zhuān)用視頻編碼芯片SAA7121將數(shù)字視頻信號(hào)轉(zhuǎn)換為模擬信號(hào)送顯示器輸出。 @@ 系統(tǒng)在Quartus II 5.0、Model Sim6.0軟件平臺(tái)下開(kāi)發(fā)并在硬件上得到實(shí)現(xiàn),達(dá)到預(yù)期效果。FPGA實(shí)現(xiàn)圖像采集顯示是一種有效,簡(jiǎn)便、經(jīng)濟(jì)的方法,因此該課題具有廣闊的應(yīng)用前景和市場(chǎng)價(jià)值。 @@關(guān)鍵詞:FPGA,I2C總線,視頻采集,SDRAM,視頻顯示
標(biāo)簽: FPGA 視頻采集 顯示系統(tǒng)
上傳時(shí)間: 2013-06-06
上傳用戶(hù):rhl123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1