可編程邏輯器件相關(guān)專輯 96冊 1.77G變頻器可編程序控制器及觸摸屏綜合應用技術(shù) 657頁 57.2M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
可編程邏輯器件相關(guān)專輯 96冊 1.77G@@ 可編程序控制器原理及應用系統(tǒng)設計技術(shù) 236頁 10.9M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
可編程邏輯器件相關(guān)專輯 96冊 1.77G可編程序控制器(PLC)原理及應用 233頁 4.5M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
器件數(shù)據(jù)手冊專輯 120冊 2.15G中國集成電路大全 可編程序控制器 962頁 19.2M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
可編程序控制器系統(tǒng)手冊可編程序控制器系統(tǒng)手冊可編程序控制器系統(tǒng)手冊
上傳時間: 2015-05-17
上傳用戶:cgb2020
可編程序控制器系統(tǒng)手冊可編程序控制器系統(tǒng)手冊可編程序控制器系統(tǒng)手冊可編程序控制器系統(tǒng)手冊
上傳時間: 2015-05-17
上傳用戶:cgb2020
S7-200CN 可編程序控制器 選型手冊
上傳時間: 2021-11-09
上傳用戶:zhaiyawei
VHDL 基礎(chǔ)程序百例 FPGA 邏輯設計源碼VHDL語言100例第1例 帶控制端口的加法器第2例 無控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫第9例 七值邏輯與基本數(shù)據(jù)類型第10例 函數(shù)第11例 七值邏輯線或分辨函數(shù)第12例 轉(zhuǎn)換函數(shù)第13例 左移函數(shù)第14例 七值邏輯程序包第15例 四輸入多路器第16例 目標選擇器第17例 奇偶校驗器第18例 映射單元庫及其使用舉第19例 循環(huán)邊界常數(shù)化測試第20例 保護保留字第21例 進程死鎖 第22例 振蕩與死鎖第23例 振蕩電路第24例 分辨信號與分辨函數(shù)第25例 信號驅(qū)動源第26例 屬性TRANSACTION和分辨信號第27例 塊保護及屬性EVENT,第28例 形式參數(shù)屬性的測試第29例 進程和并發(fā)語句第30例 信號發(fā)送與接收第31例 中斷處理優(yōu)先機制建模第32例 過程限定第33例 整數(shù)比較器及其測試第34例 數(shù)據(jù)總線的讀寫第35例 基于總線的數(shù)據(jù)通道第36例 基于多路器的數(shù)據(jù)通道第37例 四值邏輯函數(shù)第38例 四值邏輯向量按位或運算第39例 生成語句描述規(guī)則結(jié)構(gòu)第40例 帶類屬的譯碼器描述第41例 帶類屬的測試平臺第42例 行為與結(jié)構(gòu)的混合描述第43例 四位移位寄存器第44例 寄存/計數(shù)器第45例 順序過程調(diào)用第46例 VHDL中g(shù)eneric缺省值的使用第47例 無輸入元件的模擬第48例 測試激勵向量的編寫第49例 delta延遲例釋第50例 慣性延遲分析第51例 傳輸延遲驅(qū)動優(yōu)先第52例 多倍(次)分頻器第53例 三位計數(shù)器與測試平臺第54例 分秒計數(shù)顯示器的行為描述6第55例 地址計數(shù)器第56例 指令預讀計數(shù)器第57例 加.c減.c乘指令的譯碼和操作第58例 2-4譯碼器結(jié)構(gòu)描述第59例 2-4譯碼器行為描述第60例 轉(zhuǎn)換函數(shù)在元件例示中的應用第61例 基于同一基類型的兩分辨類型的賦值相容問題第62例 最大公約數(shù)的計算第63例 最大公約數(shù)七段顯示器編碼第64例 交通燈控制器第65例 空調(diào)系統(tǒng)有限狀態(tài)自動機第66例 FIR濾波器第67例 五階橢圓濾波器第68例 鬧鐘系統(tǒng)的控制第69例 鬧鐘系統(tǒng)的譯碼第70例 鬧鐘系統(tǒng)的移位寄存器第71例 鬧鐘系統(tǒng)的鬧鐘寄存器和時間計數(shù)器第72例 鬧鐘系統(tǒng)的顯示驅(qū)動器第73例 鬧鐘系統(tǒng)的分頻器第74例 鬧鐘系統(tǒng)的整體組裝第75例 存儲器第76例 電機轉(zhuǎn)速控制器第77例 神經(jīng)元計算機第78例ccAm2901四位微處理器的ALU輸入第79例ccAm2901四位微處理器的ALU第80例ccAm2901四位微處理器的RAM第81例ccAm2901四位微處理器的寄存器第82例ccAm2901四位微處理器的輸出與移位第83例ccAm2910四位微程序控制器中的多路選擇器第84例ccAm2910四位微程序控制器中的計數(shù)器/寄存器第85例ccAm2910四位微程序控制器的指令計數(shù)器第86例ccAm2910四位微程序控制器的堆棧第87例 Am2910四位微程序控制器的指令譯碼器第88例 可控制計數(shù)器第89例 四位超前進位加法器第90例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(1)——協(xié)同處理器第91例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(2)——序列存儲器第92例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(3)——字符串存儲器第93例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(4)——頂層控制器第94例 MB86901流水線行為描述組成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901內(nèi)ALU的行為描述第97例 移位指令的行為描述第98例 單周期指令的描述第99例 多周期指令的描述第100例 MB86901流水線行為模型
上傳時間: 2022-05-14
上傳用戶:
隨著微電子技術(shù)和計算機技術(shù)的迅猛發(fā)展,尤其是現(xiàn)場可編程器件的出現(xiàn),為滿足實時處理系統(tǒng)的要求,誕生了一種新穎靈活的技術(shù)——可重構(gòu)技術(shù)。它采用實時電路重構(gòu)技術(shù),在運行時根據(jù)需要,動態(tài)改變系統(tǒng)的電路結(jié)構(gòu),從而使系統(tǒng)既有硬件優(yōu)化所能達到的高速度和高效率,又能像軟件那樣靈活可變,易于升級,從而形成可重構(gòu)系統(tǒng)。可重構(gòu)系統(tǒng)的關(guān)鍵在于電路結(jié)構(gòu)可以動態(tài)改變,這就需要有合適的可編程邏輯器件作為系統(tǒng)的核心部件來實現(xiàn)這一功能。 論文利用可重構(gòu)技術(shù)和“FD-ARM7TDMLCSOC”實驗板的可編程資源實現(xiàn)了一個8位微程序控制的“實驗CPU”,將“實驗CPU”與實驗板上的ARMCPU構(gòu)成雙內(nèi)核CPU系統(tǒng),并對雙內(nèi)核CPU系統(tǒng)的工作方式和體系結(jié)構(gòu)進行了初步研究。 首先,文章研究了8位微程序控制CPU的開發(fā)實現(xiàn)。通過設計實驗CPU的系統(tǒng)邏輯圖,來確定該CPU的指令系統(tǒng),并給出指令的執(zhí)行流程以及指令編碼。“實驗CPU”采用的是微程序控制器的方式來進行控制,因此進行了微程序控制器的設計,即微指令編碼的設計和微程序編碼的設計。為利用可編程資源實現(xiàn)該“實驗CPU”,需對“實驗CPU”進行VHDL描述。 其次,文章進行了“實驗CPU”綜合下載與開發(fā)。文章中使用“Synplicity733”作為綜合工具和“Fastchip3.0”作為開發(fā)工具。將“實驗CPU”的VHDL描述進行綜合以及下載,與實驗箱上的ARMCPU構(gòu)成雙內(nèi)核CPU,實現(xiàn)了基于可重構(gòu)技術(shù)的雙內(nèi)核CPU的系統(tǒng)。根據(jù)實驗板的具體環(huán)境,文章對雙內(nèi)核CPU系統(tǒng)存在的關(guān)鍵問題,如“實驗CPU”的內(nèi)存讀寫問題、微程序控制器的實現(xiàn),以及“實驗CPU'’框架等進行了改進,并通過在開發(fā)工具中添加控制模塊和驅(qū)動程序來實現(xiàn)系統(tǒng)工作方式的控制。 最后,文章對雙核CPU系統(tǒng)進行了功能分析。經(jīng)分析,該系統(tǒng)中兩個CPU內(nèi)核均可正常運行指令、執(zhí)行任務。利用實驗板上的ARMCPU監(jiān)視用“實驗CPU”的工作情況,如模擬“實驗CPU”的內(nèi)存,實現(xiàn)機器碼運行,通過串行口發(fā)送的指令來完成單步運行、連續(xù)運行、停止、“實驗CPU"指令文件傳送、“實驗CPU"內(nèi)存修改、內(nèi)存察看等工作,所有結(jié)果可顯示在超級終端上。該系統(tǒng)通過利用ARMCPU來監(jiān)控可重構(gòu)CPU,研究雙核CPU之間的通信,嘗試新的體系結(jié)構(gòu)。
上傳時間: 2013-04-24
上傳用戶:royzhangsz
通過對計算機的組織與結(jié)構(gòu)的分析,綜合運用所學計算機原理知識,設計并實現(xiàn)較為完整的計算機,即模型機。它可以完成一般計算機的最基礎(chǔ)功能,具備16條基本指令,以及4種尋址方式等。并且,計算機數(shù)據(jù)通路的控制將由微程序控制器來完成,CPU從內(nèi)存中取出一條機器指令到指令執(zhí)行結(jié)束的一個指令周期全部由微指令組成的序列來完成,即一條機器指令對應一個微程序。設計過程包括四個部分:㈠模型機硬件組成分析;㈡指令系統(tǒng)設計;㈢微程序設計;㈣上機實現(xiàn),示范程序。
上傳時間: 2015-01-11
上傳用戶:change0329
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1