在FPGA 開(kāi)發(fā)過(guò)程中會(huì)遇到配制芯片選擇的問(wèn)題,這里介紹的串行配置器件,成本低,性能高
標(biāo)簽: FPGA 過(guò)程 芯片選擇 串行
上傳時(shí)間: 2016-08-17
上傳用戶:Pzj
一些關(guān)于微處理器的器件手冊(cè),包括了8237,8251,8255,8259,16550,8254等,適于對(duì)微機(jī)接口的深入學(xué)習(xí)使用。
標(biāo)簽: 微處理器 器件手冊(cè)
上傳時(shí)間: 2016-08-19
上傳用戶:z754970244
可編程鍵盤與顯示器接口器件8279的C語(yǔ)言驅(qū)動(dòng)程序,可以直接使用
標(biāo)簽: 8279 可編程 C語(yǔ)言 鍵盤
上傳時(shí)間: 2013-12-01
上傳用戶:1427796291
SDRAM器件mt48lc4m16.v源碼,是一個(gè)功能的verilog代碼。
標(biāo)簽: SDRAM 48 16 mt
上傳時(shí)間: 2016-08-22
上傳用戶:myworkpost
本程序?yàn)槲⒉ㄒ暰嘈诺赖姆抡妫捎萌龔侥J剑某轭^仿真模型,以正弦信號(hào)為例進(jìn)行的仿真。
標(biāo)簽: 程序 信道 仿真
上傳時(shí)間: 2013-12-16
上傳用戶:change0329
微波視距信道的仿真,程序給出信道模型的信道沖激響應(yīng)和信道沖激響應(yīng)的幅頻特性和相頻特性。
標(biāo)簽: 信道 仿真
上傳時(shí)間: 2013-12-09
上傳用戶:shawvi
對(duì)實(shí)驗(yàn)板上 EEPROM 器件 AT24C08 進(jìn)行讀寫訪問(wèn)。實(shí)現(xiàn)從同一地址寫入再讀出,并進(jìn)行比較,以檢測(cè)EEPROM器件AT24C08和處理器IIC接口的工作是否正常。
標(biāo)簽: EEPROM 24C C08 AT
上傳時(shí)間: 2013-12-25
上傳用戶:dapangxie
介紹MT9V011 CMOS數(shù)字圖像傳感器在一個(gè)基于低端ARM7處理器和CPLD(可編程邏輯器件)的嵌入式系統(tǒng)中的應(yīng)用。通過(guò)一片CPLD讀取MT9V011采集的圖像并緩存到存儲(chǔ)器以備后續(xù)的處理。利用PC平臺(tái)驗(yàn)證了圖像采集功能。給出了一個(gè)在低端嵌入式系統(tǒng)中增加圖像采集功能的實(shí)現(xiàn)方案。
標(biāo)簽: CPLD V011 011 MT9
上傳時(shí)間: 2016-08-24
上傳用戶:上善若水
實(shí)時(shí)電話計(jì)費(fèi)系統(tǒng)是企業(yè)、事業(yè)單位信息管理的一個(gè)重要組成部分。介紹了一種用FPGA 器件實(shí)現(xiàn)電話計(jì)費(fèi)系統(tǒng) 的方法, 并給出了設(shè)計(jì)框圖和詳細(xì)設(shè)計(jì)過(guò)程, 設(shè)計(jì)采用Verilog_HDL 硬件語(yǔ)言。
標(biāo)簽: Verilog_HDL FPGA 電話 計(jì)費(fèi)系統(tǒng)
上傳用戶:lanhuaying
關(guān)于非線性系統(tǒng)的,級(jí)聯(lián)器件的噪聲系數(shù)的測(cè)試問(wèn)題,和其他.
標(biāo)簽: 非線性系統(tǒng) 級(jí)聯(lián) 器件 噪聲系數(shù)
上傳時(shí)間: 2014-01-12
上傳用戶:xuanjie
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1