以單片機(jī)為核心電路。讓其在按鍵的作用下產(chǎn)生0到99的二進(jìn)制數(shù)。用DAC0832作D/A轉(zhuǎn)換器件。轉(zhuǎn)換后的電壓作為運(yùn)放OP0的輸入。經(jīng)過運(yùn)放擴(kuò)展得到要求的電壓。再經(jīng)過具有很大電流輸出能力的三端穩(wěn)壓lm317擴(kuò)展電流。使電流也能達(dá)到要求的指標(biāo)。同時單片機(jī)還起到驅(qū)動顯示的功能。
標(biāo)簽: 0832 DAC OP0 lm3
上傳時間: 2015-10-14
上傳用戶:徐孺
PDIUSBD12--USB接口器件介紹
標(biāo)簽: PDIUSBD USB 12 接口器件
上傳時間: 2014-01-07
上傳用戶:lvzhr
目標(biāo)器件: C8051F02x 編譯工具: Silicon Laboratories IDE 程序說明: 此程序動態(tài)掃描鍵盤,當(dāng)有按鍵按下時,將此鍵轉(zhuǎn)換成對應(yīng)的數(shù)字鍵值,同時蜂鳴器響一聲
標(biāo)簽: Laboratories C8051F02x Silicon IDE
上傳時間: 2013-12-22
上傳用戶:天誠24
目標(biāo)器件: C8051F02x 編譯工具: Silicon Laboratories IDE 程序說明:此程序首先對時鐘芯片寫入初值,延時后再讀取時鐘值,并年,月,日,時,分,秒分別顯示在LCD屏上。
上傳時間: 2015-10-19
上傳用戶:JasonC
ALTERA CPLD器件的配置與下載,貢獻(xiàn)給初學(xué)習(xí)者,非長有用
標(biāo)簽: ALTERA CPLD 器件
上傳用戶:yyyyyyyyyy
這個是用可編程器件進(jìn)行仿真CPU的程序,大家一起分享拉
標(biāo)簽: CPU 可編程器件 仿真 程序
上傳時間: 2015-10-20
上傳用戶:Ants
介紹了一種高性能模數(shù)轉(zhuǎn)換器件AD7731的主要特點(diǎn)和工作原理,敘述了其在應(yīng)力測試中與單片機(jī)的接口電路和軟件設(shè)計(jì)。并且詳細(xì)討論了使用AD7731的幾項(xiàng)關(guān)鍵技術(shù)
標(biāo)簽: 7731 AD 性能 器件
上傳時間: 2013-12-16
上傳用戶:hxy200501
美國ADI公司AD7656器件的控制程序C代碼
標(biāo)簽: 7656 ADI AD 美國
上傳時間: 2013-12-29
上傳用戶:520
介紹了基于FPGA的多功能計(jì)程車計(jì)價器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì),并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實(shí)現(xiàn)了整個系統(tǒng)的控制部分,整個自動控制系統(tǒng)由四個模塊構(gòu)成:秒分頻模塊、控制模塊、計(jì)量模塊和譯碼顯示模塊。該設(shè)計(jì)不僅僅實(shí)現(xiàn)了顯示計(jì)程車計(jì)費(fèi)的功能,其多功能表現(xiàn)在它可以通過選擇鍵選擇顯示計(jì)程車?yán)塾?jì)走的總路程和乘客乘載的時間。計(jì)時、計(jì)程、計(jì)費(fèi)準(zhǔn)確可靠,應(yīng)用于實(shí)際當(dāng)中有較好的實(shí)用價值和較高的可行性
標(biāo)簽: FPGA ASIC 多功能 可編程邏輯器件
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
摘要:介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計(jì)方法及其VHDL源程序
標(biāo)簽: CPLD DDS 可編程邏輯器件 三相
上傳時間: 2015-10-28
上傳用戶:wqxstar
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1