亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

微機繼電保護(hù)

  • 時間觸發(fā)嵌入式系統(tǒng)設計模式-8051系列微控制器應用-783頁-26.8M.pdf

    專輯類-單片機專輯-258冊-4.20G 時間觸發(fā)嵌入式系統(tǒng)設計模式-8051系列微控制器應用-783頁-26.8M.pdf

    標簽: 8051 26.8 783

    上傳時間: 2013-04-24

    上傳用戶:czl10052678

  • 帶CAN-控制器的單片8-位微控制器-P8xC591-112頁-0.7M.pdf

    專輯類-單片機專輯-258冊-4.20G 帶CAN-控制器的單片8-位微控制器-P8xC591-112頁-0.7M.pdf

    標簽: CAN 591 112 0.7

    上傳時間: 2013-04-24

    上傳用戶:zhouli

  • GB-T4677.2-1984-印制板金屬化孔鍍層厚度測試方法-微電阻法.pdf

    專輯類-國標類相關專輯-313冊-701M GB-T4677.2-1984-印制板金屬化孔鍍層厚度測試方法-微電阻法.pdf

    標簽: 4677.2 GB-T 1984

    上傳時間: 2013-04-24

    上傳用戶:ruixue198909

  • 微星865PE-Neo2-V主板使用手冊-SC6788v2.0.pdf

    專輯類-網(wǎng)絡及電腦相關專輯-114冊-4.31G 微星865PE-Neo2-V主板使用手冊-SC6788v2.0.pdf

    標簽: PE-Neo 6788 865

    上傳時間: 2013-04-24

    上傳用戶:dreamboy36

  • H橋驅(qū)動.rar

    H橋的一些資料,自己整理得,包括一些電路圖和pdf文檔資料

    標簽: H橋驅(qū)動

    上傳時間: 2013-04-24

    上傳用戶:banyou

  • 基于FPGA的H.264變換量化、去方塊濾波研究及設計.rar

    H.264/AVC是由國際電信聯(lián)合會的視頻專家組和國際標準化組織的運動圖像專家組組成的聯(lián)合視頻小組制定的下一代視頻壓縮標準。新標準采用了一些先進算法,因此具有優(yōu)異的壓縮性能和極好的網(wǎng)絡親和性,滿足低碼率情況下的高質(zhì)量視頻的傳輸。 H.264/AVC采用的先進算法包括多模式幀間預測、1/4像素精度預測、整數(shù)變換量化、去方塊濾波和熵編碼。本論文著重對整數(shù)變換與量化、去方塊濾波做了研究。整數(shù)變換是一種只有加法和移位的運算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應,提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現(xiàn)兩方面著手,在算法研究方面設計了一個可視化測試軟件,在硬件實現(xiàn)方面主要對整數(shù)變換、量化和去方塊濾波做了研究和實現(xiàn)。視頻壓縮技術的關鍵在于視頻壓縮算法及其芯片的實現(xiàn),F(xiàn)PGA可重復使用,設計修改靈活,片內(nèi)資源豐富,具備DSP模塊等優(yōu)勢。在本論文的目標實現(xiàn)部分模塊FPGA的硬件設計,用Verilog完成了關鍵部分的設計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標準及其特性以及國內(nèi)外的研究動態(tài),并對H.264標準基本檔次所涉及的核心技術進行了詳細介紹,兩種分層結(jié)構(gòu)分別討論。其次在掌握了H.264.算法及編解碼流程的基礎上,設計了基于H.264編解碼的可視化軟件平臺。然后詳細介紹了整數(shù)變換、量化、反變換和反量化核心模塊的設計和實現(xiàn),并在Altera的軟件和開發(fā)板上進行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進的硬件整體結(jié)構(gòu)設計。最后,對全文工作進行了總結(jié)和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關文獻,熟悉H.264.標準及整數(shù)變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設計。 3.用Verilog完成了整數(shù)變換量化、反變換反量化模塊FPGA設計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結(jié)構(gòu)設計。

    標簽: FPGA 264 變換

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • H.264幀內(nèi)預測算法優(yōu)化及幾個重要模塊的FPGA實現(xiàn).rar

    H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標準僅設定了碼流的語法結(jié)構(gòu)和解碼器結(jié)構(gòu),實現(xiàn)靈活性極大,其規(guī)定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應用,因此。H.264的編碼器的設計可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復雜度卻比一般編碼器高的多。本文對H.264進行了編碼復雜度分析,并統(tǒng)計了整個軟件編碼中計算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預測編碼的效率。在該算法下進行幀內(nèi)預測時,為了得到一個宏塊的預測模式,需要進行592次率失真代價計算。因此為了降低幀內(nèi)預測模式選擇的計算復雜度,本文改進了幀內(nèi)預測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內(nèi)編碼時間平均節(jié)約60﹪以上,對編碼的實時性有較大幫助。 為了實現(xiàn)實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現(xiàn)。首先研究了H.264編碼器硬件實現(xiàn)架構(gòu),并對影響編碼速度,且具有硬件實現(xiàn)優(yōu)越性的幾個重要部分進行了算法研究和FPGA.實現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統(tǒng)對輸入的殘差數(shù)據(jù)實時壓縮編碼的功能。 本文對H.264編碼器幀內(nèi)預測模式選擇算法的改進,算法實現(xiàn)簡單,對軟件編碼的實時性有很大幫助。本文對在單片F(xiàn)PGA上實現(xiàn)H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設計有著積極的借鑒性。

    標簽: FPGA 264 幀內(nèi)預測

    上傳時間: 2013-06-13

    上傳用戶:夜月十二橋

  • 基于H.264編解碼的算法優(yōu)化研究及FPGA的硬件實現(xiàn).rar

    H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項新的視頻壓縮技術標準,在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應用亮點。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復雜度的增加,據(jù)估計其編碼的計算復雜度大約為H.263的3倍,因此很難應用于實時視頻處理領域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復雜度和提高運行效率。比如在運動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預測編碼的研究卻較少。因此研究預測模式的快速算法具有理論意義和應用價值。 本文在詳細研究H.264標準視頻壓縮編碼特點基礎上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術的原理及特點,提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當前塊的邊緣信息,累加當前塊中屬于同一方向像素點的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預測模式。該算法有效降低了編碼器的運算復雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預測模式選擇算法方面進行了改進研究:按順序?qū)Σ煌愋瓦M行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準則來確定最優(yōu)模式。仿真表明:改進算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運算復雜度。 最后介紹FPGA的特點及設計流程,并實現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實現(xiàn)的H.264編碼視頻處理模塊設計具備了成本低,周期短,設計方法靈活等優(yōu)點,具有廣闊的市場應用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實現(xiàn)實時編碼。

    標簽: FPGA 264 編解碼

    上傳時間: 2013-07-18

    上傳用戶:zukfu

  • 基于DSP與FPGA的兩相混合式步進電機細分驅(qū)動的實現(xiàn).rar

    在步進電機驅(qū)動方式中,效果最好的是細分驅(qū)動,當今高端的步進電機驅(qū)動器基本都采用這種技術。步進電機的細分驅(qū)動技術是一門綜合了數(shù)字化技術、集成控制技術和計算機技術的新技術,被廣泛應用于工業(yè)、科研、通訊、天文等領域。 本文設計了一種基于DSP以及FPGA的兩相混合式步進電機SPWM(正弦脈寬調(diào)制)波細分驅(qū)動系統(tǒng)。在DSP系統(tǒng)中采用TMS320I.F2407A微控制器作為核心控制器件,用軟件產(chǎn)生SPWM波;在FPGA系統(tǒng)中采用FPGA芯片,通過VerilogHDL語言,實現(xiàn)了SPWM波;在功率驅(qū)動級電路上采用雙極性H橋的驅(qū)動方式。最終實現(xiàn)了對兩相混合式步進電機SPWM波細分驅(qū)動,大大提高了步進電機的運轉(zhuǎn)性能。 本文介紹了兩相混合式步進電機的工作原理、控制原理以及細分驅(qū)動的基本原理。通過對恒轉(zhuǎn)矩細分驅(qū)動的分析,提出了兩相混合式步進電機SPWM波細分驅(qū)動的方案,并給出了SPWM波產(chǎn)生的數(shù)學模型。最后,對步進電機的SPWM波細分驅(qū)動系統(tǒng)進行了實驗測量,給出了實驗結(jié)果。 實驗的結(jié)果表明,設計的基于DSP與FPGA的SPWM波細分驅(qū)動系統(tǒng)可以很好地克服電機低頻振蕩的問題,提高電機在中、低速運行的性能。電機的掃描范圍與理論值基本接近;微步距在誤差允許的范圍內(nèi)也基本可以滿足要求。

    標簽: FPGA DSP 步進電機

    上傳時間: 2013-04-24

    上傳用戶:WANGLIANPO

  • 適用于H.264視頻解碼器的VLD設計

    設計了一種適合于H.264 的變字長解碼器根據(jù)碼流特點進行模塊劃分減少硬件開銷采用并行結(jié)構(gòu)解NAL 包解碼效率高采用了桶形移位器進行并行解碼每個時鐘解一個碼字采用Verilog 語言進行設計仿真并通過

    標簽: 264 VLD 視頻解碼器

    上傳時間: 2013-07-15

    上傳用戶:shen007yue

主站蜘蛛池模板: 铜川市| 湘阴县| 晋城| 财经| 芜湖县| 淳安县| 道真| 瓮安县| 周口市| 丽水市| 铜鼓县| 精河县| 湖州市| 衢州市| 浙江省| 洪湖市| 菏泽市| 离岛区| 陆河县| 临泉县| 灵武市| 高尔夫| 无为县| 于田县| 手机| 会理县| 靖州| 舒城县| 泽库县| 深泽县| 喀喇沁旗| 大洼县| 长武县| 九江市| 绥宁县| 锡林郭勒盟| 醴陵市| 辽源市| 嘉峪关市| 收藏| 平罗县|