Digital convergence, in recent history, has been prevalentin the consumer equipment domain and the designengineers in this area have been struggling with a plethoraof emerging standards and protocols. What lessons can welearn from their struggle? The same dilemmas now existin in-vehicle telematics and infotainment systems but withthe added issues of extremes of temperature, safety,security, and time in market.
上傳時間: 2014-12-23
上傳用戶:9牛10
氛及其子體的能譜測量中常用到鈍化離子注人硅探測器或金硅面壘探測器。本文介紹了一種用于這兩類硅半導體探測器的電荷靈敏放大器的實例,它由電荷靈敏級和電壓放大級構成。給出了它的設計思想和調試過程。介紹了測試手段并測試了它的技術指標,說明了應用場合。
上傳時間: 2014-12-23
上傳用戶:hphh
Many applications require a clock signal to be synchronous, phase-locked, or derived fromanother signal, such as a data signal or another clock. This type of clock circuit is important in
上傳時間: 2014-12-23
上傳用戶:qq21508895
基于0.25gm PHEMT工藝,給出了兩個高增益K 波段低噪聲放大器.放大器設計中采用了三級級聯增加柵寬的電路結構,通過前級源極反饋電感的恰當選取獲得較高的增益和較低的噪聲;采用直流偏置上加阻容網絡,用來消除低頻增益和振蕩;三級電路通過電阻共用一組正負電源,使用方便,且電路性能較好,輸入輸出駐波比小于2.0;功率增益達24dB;噪聲系數小于3.5dB.兩個放大器都有較高的動態范圍和較小的面積,放大器ldB壓縮點輸出功率大于15dBm;芯片尺寸為1mm×2mm×0.1mm.該放大器可以應用在24GHz汽車雷達前端和26.5GHz本地多點通信系統中.
上傳時間: 2014-12-23
上傳用戶:masochism
文章在分析電路噪聲、等效噪聲輸入帶寬和自動增益控制原理的基礎上, 介紹了一種低頻接收機自動增益控制電路的設計。
上傳時間: 2014-12-23
上傳用戶:shfanqiwei
文中在闡釋電磁干擾及電磁兼容性的基礎上,結合工程實踐,分析了處于強電磁環境中的節目傳輸調度系統干擾信號的耦合路徑,就抑制系統內外的電磁干擾、改善和提高系統的電磁兼容性指標的措施進行了論證。
上傳時間: 2014-01-13
上傳用戶:summery
基于遺傳算法的組合邏輯電路的自動設計,依據給出的真值表,利用遺傳算法自動生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實現的方法在速度上往往受到本質是串行計算的計算機制約,因此采用硬件化設計具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設計了遺傳算法的各個模塊,實現了基于FPGA的遺傳算法。
上傳時間: 2014-01-08
上傳用戶:909000580
以某高速實時頻譜儀為應用背景,論述了5 Gsps采樣率的高速數據采集系統的構成和設計要點,著重分析了采集系統的關鍵部分高速ADC(analog to digital,模數轉換器)的設計、系統采樣時鐘設計、模數混合信號完整性設計、電磁兼容性設計和基于總線和接口標準(PCI Express)的數據傳輸和處理軟件設計。在實現了系統硬件的基礎上,采用Xilinx公司ISE軟件的在線邏輯分析儀(ChipScope Pro)測試了ADC和采樣時鐘的性能,實測表明整體指標達到設計要求。給出上位機對采集數據進行處理的結果,表明系統實現了數據的實時采集存儲功能。
上傳時間: 2014-11-26
上傳用戶:黃蛋的蛋黃
The LT®6552 is a specialized dual-differencing 75MHzoperational amplifier ideal for rejecting common modenoise as a video line receiver. The input pairs are designedto operate with equal but opposite large-signal differencesand provide exceptional high frequency commonmode rejection (CMRR of 65dB at 10MHz), therebyforming an extremely versatile gain block structure thatminimizes component count in most situations. The dualinput pairs are free to take on independent common modelevels, while the two voltage differentials are summedinternally to form a net input signal.
上傳時間: 2014-12-23
上傳用戶:13691535575
Precision 16-bit analog outputs with softwareconfigurableoutput ranges are often needed in industrialprocess control equipment, analytical and scientificinstruments and automatic test equipment. In the past,designing a universal output module was a daunting taskand the cost and PCB real estate associated with thisfunction were problematic, if not prohibitive.
上傳時間: 2014-12-23
上傳用戶:如果你也聽說