目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設計規則 18 PCB設計注意事項 20 畫板心得 22 DRC 規則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關網絡電氣錯誤(共 19 項) 23 E : Violations associated with others 有關原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規則比較 24 A : Differences associated with components 原理圖和 PCB 上有關的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關網絡不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關的參數不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網絡電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數錯誤類型 28
上傳時間: 2014-03-26
上傳用戶:kytqcool
win7兼容包 protel99se
上傳時間: 2014-03-26
上傳用戶:stewart·
Protel 99采用全新的管理方式,即數據庫的管理方式。Protel 99 是在桌面環境下第一個以獨特的設計管理和團隊合作技術為核心的全方位的印制板設計系統。所有Protel 99 設計文件都被存儲在唯一的綜合設計數據庫中,并顯示在唯一的綜合設計編輯窗口。Protel 99 軟件沿襲了 Protel 以前版本方便易學的特點,內部界面與 Protel 98 大體相同,新增加了一些功能模塊。Protel 公司引進了德國 INCASES公司的先進技術,在 Protel99 中集成了信號完整性工具,精確的模型和板分析,幫助你在設計周期里利用信號完整性分析可獲得一次性成功和消除盲目性。Protel99 容易使用的特性就是新的“這是什么”幫助。按下任何對話框右上角的小問號,然后選擇你所要的信息。現在可以很快地看到特性的功能,然后用到設計中,按下狀態欄末端的按鈕,使用自然語言幫助顧問。
上傳時間: 2014-03-26
上傳用戶:921005047
在國內Protel軟件一直大受歡迎,從DOS時代的Protel3.3(Autotrax 1.61)到現在具有EDA Client/Server (客戶/服務器)即C/S“框架”體系結構的Protel98,它始終是PCB設計和制造領域的大眾化工具軟件,成為電子設計工作者們的首選。 在規范化的設計管理中,設計文件圖樣必須遵守相應的國家標準,如《電子產品圖樣繪制規則》、《設計文件管理制圖》和《印制板制圖》等,而由于Protel軟件都是英文版,因此無法直接打印出符合國家標準的圖紙,要將圖紙規范化常用的方式是套打,即先將符合國家標準的表和漢字等打在紙上,再將該紙放入打印機,用Protel軟件將印制板圖打印其上,形成符合標準的文件,但這種做法效率很低,而且圖形常會打偏,有時甚至會打反,經筆者試驗,找到了一種簡便的方法,使印制板圖轉換為AUTOCAD格式,再在AUTOCAD里一次性打印出符合標準的圖紙。
上傳時間: 2013-10-12
上傳用戶:Wwill
上圖為protel99se setup安裝圖片。此版本為protel99se軟件,里面包含有漢化工具,可以直接進行漢化。內含注冊信息。并可以免費下載。 使用序列號:SerialNo:NG9A-JVDN-Z4SK-CTTP
上傳時間: 2014-03-26
上傳用戶:dancnc
新手必備之利器
上傳時間: 2014-02-16
上傳用戶:aix008
Protel的應用
標簽: Protel
上傳時間: 2014-01-26
上傳用戶:cc1915
This document was developed under the Standard Hardware and Reliability Program (SHARP) TechnologyIndependent Representation of Electronic Products (TIREP) project. It is intended for use by VHSIC HardwareDescription Language (VHDL) design engineers and is offered as guidance for the development of VHDL modelswhich are compliant with the VHDL Data Item Description (DID DI-EGDS-80811) and which can be providedto manufacturing engineering personnel for the development of production data and the subsequent productionof hardware. Most VHDL modeling performed to date has been concentrated at either the component level orat the conceptual system level. The assembly and sub-assembly levels have been largely disregarded. Under theSHARP TIREP project, an attempt has been made to help close this gap. The TIREP models are based upon lowcomplexity Standard Electronic Modules (SEM) of the format A configuration. Although these modules are quitesimple, it is felt that the lessons learned offer guidance which can readily be applied to a wide range of assemblytypes and complexities.
上傳時間: 2014-12-23
上傳用戶:xinhaoshan2016
We would like to welcome you as a user of the Allegro CX, a rugged, handheld fi eld PC for data collection. Developed with the input of data collection professionals worldwide, the Allegro CX is adaptable and versatile for use in a wide variety of data collection environments. The Allegro CX continues to utilize our ergonomic, lightweight design that is standard in our line of Allegro Field PCs. This design makes your Allegro easy to use for extended periods while moving to and from data collection sites in the fi eld.
上傳時間: 2014-12-23
上傳用戶:gaojiao1999
Trademarks: Trademarks and service marks of Cadence Design Systems, Inc. (Cadence) contained in
標簽: Allegro-Design-Editor-Tutorial_ad e_tut
上傳時間: 2014-08-09
上傳用戶:龍飛艇