亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

布線設(shè)(shè)計(jì)

  • FPGA布線研究與實(shí)現(xiàn)

    現(xiàn)場(chǎng)可編程門陣列(FPGA)能夠減少電子系統(tǒng)的開發(fā)風(fēng)險(xiǎn)和開發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,故廣泛地應(yīng)用在電子系統(tǒng)中。最新的FPGA都采用了層次化的布線資源結(jié)構(gòu),與以前的結(jié)構(gòu)發(fā)生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發(fā)適用于這種層次化的FPGA結(jié)構(gòu)并提高布線資源有效利用率的布線算法。同時(shí)由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時(shí)序問題。 本論文所作的研究工作主要包括:提出一種基于Tile的FPGA結(jié)構(gòu)描述方法,對(duì)FPGA功耗模型和時(shí)序模型進(jìn)行了研究,實(shí)現(xiàn)了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結(jié)構(gòu)描述方面,本文在分析現(xiàn)代商用FPGA層次化結(jié)構(gòu)及學(xué)術(shù)上對(duì)FPGA描述方法的基礎(chǔ)上,提出一種基于Tile的FPGA結(jié)構(gòu)描述。由于基本Tile的重復(fù)性,采用該方法可以簡(jiǎn)化FPGA結(jié)構(gòu)的描述,同時(shí)由于該方法是以硬件結(jié)構(gòu)為根據(jù),為FPGA軟硬件提供了簡(jiǎn)單而靈活的接口,該方法在原型系統(tǒng)中測(cè)試證明是正確的。 在FPGA功耗模型方面,本文研究了ASIC中關(guān)于電路功耗計(jì)算的基本方法,并將其應(yīng)用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動(dòng)態(tài)功耗模型和靜態(tài)功耗模型。動(dòng)態(tài)功耗的計(jì)算采用基于節(jié)點(diǎn)狀態(tài)轉(zhuǎn)換率的開關(guān)級(jí)動(dòng)態(tài)功耗計(jì)算和邏輯塊宏模型,靜態(tài)功耗則采用基于公式計(jì)算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達(dá)式計(jì)算模型。這些功耗模型將運(yùn)用到我們后面的功耗計(jì)算和基于功耗驅(qū)動(dòng)的布線算法中。 在FPGA布線算法研究和實(shí)現(xiàn)方面,本文在介紹基本的搜索算法之后,介紹了將FPGA硬件結(jié)構(gòu)轉(zhuǎn)變?yōu)镕PGA布線程序可識(shí)別的布線資源圖的方法,并將基本的搜索算法運(yùn)用的FPGA布線資源圖上,實(shí)現(xiàn)FPGA的基于布通率的布線算法。在此基礎(chǔ)上,借鑒了FPGA時(shí)序分析方法,將時(shí)序分析作為布線算法的一子模塊,對(duì)基于時(shí)序的布線算法進(jìn)行了研究;同時(shí)采用了FPGA功耗模型,在布線算法實(shí)現(xiàn)中考慮了動(dòng)態(tài)功耗的問題。最后在布線算法中實(shí)現(xiàn)兩種啟發(fā)式策略以提高可布線資源有效利用率。

    標(biāo)簽: FPGA 布線

    上傳時(shí)間: 2013-04-24

    上傳用戶:long14578

  • FPGA結(jié)構(gòu)和布局布線算法研究

    論文設(shè)計(jì)了一種FPGA結(jié)構(gòu)描述方法,解決了FPGA建模問題。FPGA結(jié)構(gòu)描述方法包含邏輯單元信息,互連線信息等10部分。當(dāng)采用不同的FPGA芯片進(jìn)行布局布線時(shí),只需要使用結(jié)構(gòu)描述方法重新定義這種FPGA芯片的結(jié)構(gòu),不需要改變布局布線工具。 為了配合FPGA編程下載,論文改進(jìn)了劃分網(wǎng)表算法,能夠生成LUT配置信息文件。改進(jìn)了布局布線算法,能夠支持更多的商用FPGA結(jié)構(gòu)特征,開發(fā)的布局布線工具在可布通性上和VPR接近,布局階段能夠減少21%的邏輯單元交換次數(shù),它在布局布線之后生成內(nèi)部連接信息,布局信息和布線信息。這些信息提供給布局布線的下一階段編程下載必要的支持,可以生成位流文件下載到FPGA中。

    標(biāo)簽: FPGA 布局布線 算法研究

    上傳時(shí)間: 2013-07-29

    上傳用戶:氣溫達(dá)上千萬的

  • WinCE平臺(tái)上的語音識(shí)別程序

    ·詳細(xì)說明:wince平臺(tái)上的語音識(shí)別程序,基于evc++ 4.0。文件列表:   pocketsphinx-0.3   ................\aclocal.m4   ................\autogen.sh   ................\ChangeLog   ................\config.gu

    標(biāo)簽: WinCE 語音識(shí)別 程序

    上傳時(shí)間: 2013-07-06

    上傳用戶:小草123

  • PROTEL99SE圖文教程全套免費(fèi)下載

    很多網(wǎng)友渴望自己設(shè)計(jì)電路原理圖(SCH)、電路板(PCB),同時(shí)希望從原始SCH到PCB自動(dòng)布線、再到成品PCB電路板的設(shè)計(jì)周期可以縮短到1天以內(nèi)!是不是不可能呢?當(dāng)然不是,因?yàn)楝F(xiàn)在的EDA軟件已經(jīng)達(dá)到了幾乎無所不能的地步!由于電子很重實(shí)踐,可以說,不曾親自設(shè)計(jì)過PCB電路板的電子工程師,幾乎是不可想象的。      很多電子愛好者都有過學(xué)習(xí)PROTEL的經(jīng)歷,本人也是一樣,摸索的學(xué)習(xí),耐心的體會(huì),充分的體會(huì)什么是成功之母。不希望大家把不必要的時(shí)間浪費(fèi)在學(xué)習(xí)PROTEL的初期操作上,在這里做這個(gè)教程是為了給渴望快速了解和操作PROTEL的初學(xué)者們一個(gè)走捷徑的機(jī)會(huì),教程大家都可以看到,可以省走很多不必要的彎路及快速建立信心,網(wǎng)絡(luò)的魅力之一就在于學(xué)習(xí)的效率很高。由于本人的水平很有限,所以教程做的比較淺,就是教大家:1.畫畫簡(jiǎn)單的原理圖(SCH)2.學(xué)會(huì)創(chuàng)建SCH零件 2.把原理圖轉(zhuǎn)換成電路板(PCB) 3.對(duì)PCB進(jìn)行自動(dòng)布線 4.學(xué)會(huì)創(chuàng)建PCB零件庫 5.學(xué)會(huì)一些常用的PCB高級(jí)技巧。鑒于此,如果您這方面已經(jīng)是水平很高的專業(yè)人士,無需看此教程。 同時(shí)也愿這些簡(jiǎn)單的圖片教程可以使大家在今后的電子電路設(shè)計(jì)之路上所向披靡。     關(guān)于教程涉及軟件版本:此教程采用的樣板軟件是PROTEL99SE漢化版,99SE是PROTEL家族中目前最穩(wěn)定的版本,功能強(qiáng)大。采用了*.DDB數(shù)據(jù)庫格式保存文件,所有同一工程相關(guān)的SCH、PCB等文件都可以在同一*.DDB數(shù)據(jù)庫中并存,非常科學(xué),利于集體開發(fā)和文件的有效管理。還有一個(gè)優(yōu)點(diǎn)就是自動(dòng)布線引擎很強(qiáng)大。在雙面板的前提下,可以在很短的時(shí)間內(nèi)自動(dòng)布通任何的超復(fù)雜線路!   關(guān)于軟件的語言:采用的是主菜單漢化版,有少量的深層對(duì)話框是英文的,重要的細(xì)節(jié)部分都在教程中作了中文注釋,希望大家不要對(duì)少量的英文抱有恐懼的心理,敢于勝利是學(xué)習(xí)的一個(gè)前提。再就是不要太急于求成,有一顆平常心可以避免欲速則不達(dá)的問題。我可以向大家保證,等大家學(xué)會(huì)了自動(dòng)布線,就會(huì)對(duì)設(shè)計(jì)PCB信心百倍。   5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作了。

    標(biāo)簽: PROTEL 99 SE 圖文教程

    上傳時(shí)間: 2013-11-18

    上傳用戶:wpwpwlxwlx

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項(xiàng).  點(diǎn)選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標(biāo)簽: Allegro 15.2 SPB

    上傳時(shí)間: 2013-10-08

    上傳用戶:王慶才

  • 高線性度元件簡(jiǎn)化了直接轉(zhuǎn)換接收器的設(shè)計(jì)

    凌力爾特公司的 LT®5575 直接轉(zhuǎn)換解調(diào)器實(shí)現(xiàn)了超卓線性度和噪聲性能的完美結(jié)合。

    標(biāo)簽: 高線性度 元件 直接轉(zhuǎn)換 接收器

    上傳時(shí)間: 2013-11-10

    上傳用戶:mikesering

  • 電位計(jì)訊號(hào)轉(zhuǎn)換器

    電位計(jì)訊號(hào)轉(zhuǎn)換器 AT-PM1-P1-DN-ADL 1.產(chǎn)品說明 AT系列轉(zhuǎn)換器/分配器主要設(shè)計(jì)使用于一般訊號(hào)迴路中之轉(zhuǎn)換與隔離;如 4~20mA、0~10V、熱電偶(Type K, J, E, T)、熱電阻(Rtd-Pt100Ω)、荷重元、電位計(jì)(三線式)、電阻(二線式)及交流電壓/電流等訊號(hào),機(jī)種齊全。 此款薄型設(shè)計(jì)的轉(zhuǎn)換器/分配器,除了能提供兩組訊號(hào)輸出(輸出間隔離)或24V激發(fā)電源供傳送器使用外,切換式電源亦提供了安裝的便利性。上方并設(shè)計(jì)了電源、輸入及輸出指示燈及可插拔式接線端子方便現(xiàn)場(chǎng)施工及工作狀態(tài)檢視。 2.產(chǎn)品特點(diǎn) 可選擇帶指撥開關(guān)切換,六種常規(guī)輸出信號(hào)0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切換。 雙回路輸出完全隔離,可選擇不同信號(hào)。 設(shè)計(jì)了電源、輸入及輸出LED指示燈,方便現(xiàn)場(chǎng)工作狀態(tài)檢視。 規(guī)格選擇表中可指定選購0.1%精度 17.55mm薄型35mm導(dǎo)軌安裝。 依據(jù)CE國際標(biāo)準(zhǔn)規(guī)范設(shè)計(jì)。 3.技術(shù)規(guī)格 用途:信號(hào)轉(zhuǎn)換及隔離 過載輸入能力:電流:10×額定10秒 第二組輸出:可選擇 輸入范圍:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精確度: ≦±0.2% of F.S. ≦±0.1% of F.S. 偵測(cè)電壓:1.6V 輸入耗損: 交流電流:≤ 0.1VA; 交流電壓:≤ 0.15VA 反應(yīng)時(shí)間: ≤ 250msec (10%~90% of FS) 輸出波紋: ≤ ±0.1% of F.S. 滿量程校正范圍:≤ ±10% of F.S.,2組輸出可個(gè)別調(diào)整 零點(diǎn)校正范圍:≤ ±10% of F.S.,2組輸出可個(gè)別調(diào)整 隔離:AC 2.0 KV 輸出1與輸出2之間 隔離抗阻:DC 500V 100MΩ 工作電源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (選購規(guī)格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作濕度: 20~95% RH, 無結(jié)露 溫度系數(shù): ≤ 100PPM/ ºC (0~50 ºC) 儲(chǔ)存溫度: -10~70 ºC 保護(hù)等級(jí): IP 42 振動(dòng)測(cè)試: 1~800 Hz, 3.175 g2/Hz 外觀尺寸: 94.0mm x 94.0mm x 17.5mm 外殼材質(zhì): ABS防火材料,UL94V0 安裝軌道: 35mm DIN導(dǎo)軌 (EN50022) 重量: 250g 安全規(guī)范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用規(guī)格:AT-PM1-P1-DN-ADL 電位計(jì)訊號(hào)轉(zhuǎn)換器,一組輸出,輸入范圍:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,輸出一組輸出4-20mA,工作電源AC/DC20-56V

    標(biāo)簽: 電位計(jì) 訊號(hào) 轉(zhuǎn)換器

    上傳時(shí)間: 2013-11-05

    上傳用戶:feitian920

  • Altium Designer 6 三維元件庫建模教程

    Altium Designer 6 三維元件庫建模教程 文檔名稱:AD系列軟件三維元件庫建模教程 文檔描述:介紹在 AltiumDesigner集成開發(fā)平臺(tái)下三維模型建立和使用方法 文檔版本:V1.0 作     者:林加添(lineay) 編寫時(shí)間:2009 年1 月 QQ:181346072 第一章:介紹 在傳統(tǒng)的電子整機(jī)設(shè)計(jì)過程中,電路設(shè)計(jì)部門和結(jié)構(gòu)設(shè)計(jì)部門(或者由外部設(shè)計(jì)工作室設(shè)計(jì))往往是被分為 兩個(gè)完全獨(dú)立的部門,因此在新產(chǎn)品開發(fā)過程中,都是結(jié)構(gòu)設(shè)計(jì)好了,然后出內(nèi)部 PCB 位置圖給 PCB 工程師, 而結(jié)構(gòu)工程師并不了解電路設(shè)計(jì)過程中一些要點(diǎn)。對(duì) PCB布局一些高度較高元器件位置很多并不符合 PCB 工程 師電路設(shè)計(jì)的要求。以至 PCB 工程師不得不將就結(jié)構(gòu)工程師所設(shè)計(jì)的元件布局。最后產(chǎn)品出來時(shí),因?yàn)?PCB 布 局不合理等各種因素,問題百出。這不僅影響產(chǎn)品開發(fā)速度。也會(huì)導(dǎo)致企業(yè)兩部門之間發(fā)生沖突。 然而目前國內(nèi)大多的電子企業(yè)都是停留于這種狀態(tài),關(guān)鍵原因目前電路部門和結(jié)構(gòu)部門沒有一個(gè)有效、快捷 的軟件協(xié)作接口來幫助兩個(gè)部分之間更好協(xié)調(diào)工作、來有效提高工作效率。而面對(duì)競(jìng)爭(zhēng)日益激烈的市場(chǎng)。時(shí)間就 是金錢,產(chǎn)品開發(fā)周期加長(zhǎng)而導(dǎo)致開發(fā)成本加劇,也延誤了產(chǎn)品上市的時(shí)間。這不僅降低了企業(yè)在市場(chǎng)的競(jìng)爭(zhēng)力 也加速了企業(yè)倒退的步伐。對(duì)于企業(yè)來說,都希望有一個(gè)有效的協(xié)調(diào)接口來加速整機(jī)的開發(fā)速度,從而提高產(chǎn)品

    標(biāo)簽: Designer Altium 元件庫 建模

    上傳時(shí)間: 2013-10-22

    上傳用戶:moerwang

  • 手機(jī)PCB__LAYOUT設(shè)計(jì)注意事項(xiàng),詳細(xì)說明

    針對(duì)手機(jī)的高頻和射頻,說明手機(jī)PCB布板時(shí)的注意事項(xiàng)。

    標(biāo)簽: LAYOUT PCB 手機(jī) 注意事項(xiàng)

    上傳時(shí)間: 2013-11-15

    上傳用戶:z240529971

  • 多層板PCB設(shè)計(jì)時(shí)的EMI解決之道

    解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計(jì)等。本文從最基本的PCB布板出發(fā),討論P(yáng)CB分層堆疊在控制EMI輻射中的作用和設(shè)計(jì)技巧。

    標(biāo)簽: PCB EMI 多層板 計(jì)時(shí)

    上傳時(shí)間: 2013-10-09

    上傳用戶:sunshine1402

主站蜘蛛池模板: 安义县| 恩平市| 沙河市| 连州市| 高碑店市| 农安县| 怀安县| 保靖县| 青阳县| 潞城市| 蓝山县| 张家口市| 兴安县| 东平县| 贵阳市| 平潭县| 临城县| 阳新县| 榆林市| 高邮市| 化德县| 虞城县| 元朗区| 枝江市| 虹口区| 丹巴县| 临城县| 平塘县| 北辰区| 卢龙县| 鱼台县| 许昌市| 香格里拉县| 潜山县| 冕宁县| 札达县| 青龙| 武汉市| 揭东县| 乌鲁木齐市| 九龙坡区|