亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分走線

  • 基于ARMLinux的噴油泵測試試驗(yàn)系統(tǒng)的設(shè)計(jì)

    發(fā)動(dòng)機(jī)的燃油系統(tǒng)是發(fā)動(dòng)機(jī)的關(guān)鍵部分,直接影響著發(fā)動(dòng)機(jī)的動(dòng)力性能、經(jīng)濟(jì)性能和使用性能,其中噴油泵是該系統(tǒng)中至關(guān)重要的部件,是燃油系統(tǒng)的核心,而噴油泵試驗(yàn)臺是檢測和調(diào)整發(fā)動(dòng)機(jī)噴油泵所必需的關(guān)鍵設(shè)備。 噴油泵實(shí)驗(yàn)系統(tǒng)被廣泛應(yīng)用在教學(xué)、科研及生產(chǎn)部門,成為我國噴油泵研究與制造水平的關(guān)鍵。傳統(tǒng)的實(shí)驗(yàn)系統(tǒng)多屬于簡單機(jī)電式的,效率和自動(dòng)化程度較低。近年來出現(xiàn)的一些實(shí)驗(yàn)系統(tǒng)結(jié)合了現(xiàn)代計(jì)算機(jī)技術(shù),在性能和功能上有所增強(qiáng),但在硬件和軟件方面還存在著結(jié)構(gòu)復(fù)雜,可靠性、穩(wěn)定性差等問題,且此類系統(tǒng)通常只能在實(shí)驗(yàn)室進(jìn)行研究,難以實(shí)時(shí)的在現(xiàn)場進(jìn)行檢測,難以方便的應(yīng)用于工業(yè)生產(chǎn)、維修的廠況,也不能滿足科學(xué)研究及生產(chǎn)制造等方面的要求。 本論文將噴油泵實(shí)驗(yàn)系統(tǒng)與計(jì)算機(jī)及嵌入式技術(shù)有機(jī)結(jié)合起來,充分發(fā)揮嵌入式系統(tǒng)實(shí)時(shí)性強(qiáng)、功能專一的特點(diǎn),研制了一種基于ARM-Linux的噴油泵實(shí)驗(yàn)系統(tǒng)。系統(tǒng)采用Samsung公司性價(jià)比較高的ARM9芯片S3C2410A為硬件核心,移植嵌入式Linux作為操作系統(tǒng),編寫應(yīng)用程序,開發(fā)了友好的人機(jī)交互界面,具有體積小、重量輕、功耗低、操作簡單、可靠性高等特點(diǎn),對于我國的教學(xué)、科研及工業(yè)生產(chǎn)具有重大意義。 文中首先簡要介紹了噴油泵實(shí)驗(yàn)系統(tǒng)的發(fā)展現(xiàn)狀、嵌入式系統(tǒng)的基本定義以及本課題所要研究的內(nèi)容和意義,然后在對系統(tǒng)的需求進(jìn)行分析的基礎(chǔ)上,給出了系統(tǒng)的總體方案設(shè)計(jì),并進(jìn)一步分塊探討了:系統(tǒng)的硬件設(shè)計(jì);系統(tǒng)軟件設(shè)計(jì)(詳細(xì)闡述了將嵌入式Linux操作系統(tǒng)移植到ARM微處理器S3C2410A上的過程);應(yīng)用程序設(shè)計(jì)。最后對本文所開發(fā)的實(shí)驗(yàn)系統(tǒng)進(jìn)行了調(diào)試并對后續(xù)工作做了展望。結(jié)果證明,此噴油泵實(shí)驗(yàn)系統(tǒng)運(yùn)行穩(wěn)定,性能可靠,能夠方便快速的應(yīng)用于教學(xué)實(shí)驗(yàn)、科學(xué)研究以及生產(chǎn)實(shí)踐中,是性能優(yōu)良的噴油泵實(shí)驗(yàn)系統(tǒng)。

    標(biāo)簽: ARMLinux 噴油 測試

    上傳時(shí)間: 2013-06-08

    上傳用戶:diaorunze

  • 用VHDL編寫的實(shí)現(xiàn)二、三、四分頻

    在Quartus II 9.0環(huán)境下編寫的VHDL代碼,實(shí)現(xiàn)二分頻、三分頻、四分頻功能。

    標(biāo)簽: VHDL 編寫 分頻

    上傳時(shí)間: 2013-04-24

    上傳用戶:哈哈hah

  • 基于ARMDSP的OFDM水下圖像傳輸系統(tǒng)的研究與實(shí)現(xiàn)

    正交頻分復(fù)用(Orthogonal Frequency Division Multiplexing,OFDM)技術(shù)是一種多載波傳輸技術(shù),它的基本思想是在頻域內(nèi)將給定信道劃分成幾個(gè)相互正交的子信道,每個(gè)子信道使用一個(gè)子載波進(jìn)行調(diào)制,各子載波并行傳輸。該技術(shù)可以有效提高頻譜利用率,能夠?qū)苟鄰叫?yīng)產(chǎn)生的頻率選擇性衰弱和載波間干擾,在時(shí)變、頻變、多徑干擾嚴(yán)重的水聲信道中具有較強(qiáng)的優(yōu)勢。 隨著計(jì)算機(jī)和多媒體通信技術(shù)的發(fā)展,嵌入式系統(tǒng)在各個(gè)領(lǐng)域的應(yīng)用不斷深入。其中,基于ARM技術(shù)知識產(chǎn)權(quán)(IP)核的微處理器依靠其高性能、低功耗和易擴(kuò)展的特點(diǎn),在工業(yè)控制、無線通信、消費(fèi)電子等多個(gè)領(lǐng)域得到廣泛的應(yīng)用;隨著嵌入式系統(tǒng)復(fù)雜度的提高,操作系統(tǒng)已成為嵌入式系統(tǒng)不可缺少的一部分。其中,嵌入式Linux憑借免費(fèi)開源、功能強(qiáng)大、成熟穩(wěn)定等特點(diǎn),目前已成為主要的嵌入式操作系統(tǒng)之一。 數(shù)字信號處理器(Digital Signal Processor,DSP)具有很強(qiáng)的數(shù)字信號處理能力,可以滿足各種高實(shí)時(shí)要求,但其尋址范圍小,I/O功能較差。ARM+DSP雙處理器的結(jié)構(gòu)可以充分利用ARM和DSP各自的優(yōu)勢實(shí)現(xiàn)協(xié)同工作。 本論文的主要工作是研究和實(shí)現(xiàn)一個(gè)基于OFDM技術(shù)的由ARM+DSP硬件平臺實(shí)現(xiàn)的能夠完成水下聲信道圖像傳輸?shù)南到y(tǒng)。主要研究內(nèi)容包括OFDM系統(tǒng)的基本原理、ARM+DSP底層硬件的驅(qū)動(dòng)和控制,Linux操作系統(tǒng)的移植、MiniGUI人機(jī)界面的設(shè)計(jì)、相關(guān)應(yīng)用軟件的編寫以及在TMS320VC5502上初步實(shí)現(xiàn)OFDM的調(diào)制解調(diào),以期對今后水下圖像傳輸系統(tǒng)的實(shí)現(xiàn)能具有較大的參考價(jià)值。

    標(biāo)簽: ARMDSP OFDM 圖像傳輸系統(tǒng)

    上傳時(shí)間: 2013-05-20

    上傳用戶:Ruzzcoy

  • 整數(shù)倍分頻

    整數(shù)倍分頻,有多種分頻方式(包括1倍分頻、奇偶數(shù)分頻)

    標(biāo)簽: 整數(shù) 分頻

    上傳時(shí)間: 2013-06-12

    上傳用戶:ruan2570406

  • 很好的變分水平集論文及代碼

    變分水平集用于圖像分割,效果好,但是速度有點(diǎn)慢 源碼及論文

    標(biāo)簽: 代碼 水平集 論文

    上傳時(shí)間: 2013-06-30

    上傳用戶:無聊來刷下

  • WCDMA系統(tǒng)功率控制與發(fā)射分集算法FPGA實(shí)現(xiàn)研究

    該文為WCDMA系統(tǒng)功率控制環(huán)路與閉環(huán)發(fā)射分集算法FPGA實(shí)現(xiàn)研究.主要內(nèi)容包括功率控制算法與閉環(huán)發(fā)射分集算法的分析與討論,在分析討論的基礎(chǔ)上進(jìn)行了FPGA實(shí)現(xiàn)方案的設(shè)計(jì)以及系統(tǒng)的實(shí)現(xiàn).另外在文中還介紹了可編程器件方面的常識、FPGA的設(shè)計(jì)流程以及同步電路設(shè)計(jì)方面的有關(guān)技術(shù).

    標(biāo)簽: WCDMA FPGA 功率控制

    上傳時(shí)間: 2013-05-18

    上傳用戶:shinnsiaolin

  • 基于FPGA的多路碼分復(fù)用通信系統(tǒng)實(shí)現(xiàn)

    第三代移動(dòng)通信系統(tǒng)及技術(shù)是目前通信領(lǐng)域的研究熱點(diǎn)。本系統(tǒng)采用了第三代移動(dòng)通信系統(tǒng)的部分關(guān)鍵技術(shù),采用直接序列擴(kuò)頻方式實(shí)現(xiàn)多路寬帶信號的碼分復(fù)用傳輸。在系統(tǒng)設(shè)計(jì)中,我們綜合考慮了系統(tǒng)性能要求,功能實(shí)現(xiàn)復(fù)雜度與系統(tǒng)資源利用率,選擇了并行導(dǎo)頻體制、串行滑動(dòng)相關(guān)捕獲方式、延遲鎖相環(huán)跟蹤機(jī)制、導(dǎo)頻信道估計(jì)方案和相干解擴(kuò)方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統(tǒng)設(shè)計(jì)。通過對硬件測試板的測試表明文中介紹的方案和設(shè)計(jì)方法是可行和有效的。并在測試的基礎(chǔ)上對系統(tǒng)提出了改進(jìn)意見。

    標(biāo)簽: FPGA 多路 通信系統(tǒng)

    上傳時(shí)間: 2013-06-27

    上傳用戶:fzy309228829

  • 基于FPGA的全數(shù)字激光測距信號處理

    激光測距是一種非接觸式的測量技術(shù),已被廣泛使用于遙感、精密測量、工程建設(shè)、安全監(jiān)測以及智能控制等領(lǐng)域。早期的激光測距系統(tǒng)在激光接收機(jī)中通過分立的單元電路處理激光發(fā)、收信號以測量光脈沖往返時(shí)間,使得開發(fā)成本高、電路復(fù)雜,調(diào)試?yán)щy,精度以及可靠性相對較差,體積和重量也較大,且沒有與其他儀器相匹配的標(biāo)準(zhǔn)接口,上述缺陷阻礙了激光測距系統(tǒng)的普及應(yīng)用。 本文針對激光測距信號處理系統(tǒng)設(shè)計(jì)了一套全數(shù)字集成方案,除激光發(fā)射、接收電路以外,將信號發(fā)生、信號采集、綜合控制、數(shù)據(jù)處理和數(shù)據(jù)傳輸五個(gè)部分集成為一塊專用集成電路。這樣就不再需要DA轉(zhuǎn)換和AD轉(zhuǎn)換電路和濾波處理等模塊,可以直接對信號進(jìn)行數(shù)字信號處理。與分立的單元電路構(gòu)成的激光測距信號處琿相比,可以大大降低激光測距系統(tǒng)的成本,縮短激光測距的研制周期。并且由于專用集成電路帶有標(biāo)準(zhǔn)的RS232接口,可以直接與通信模塊連接,構(gòu)成激光遙測實(shí)時(shí)監(jiān)控系統(tǒng),通過LED實(shí)時(shí)顯示測距結(jié)果。這樣使得激光測距系統(tǒng)只需由激光器LD、接收PD和一片集成電路組成即可,提出了橋梁的位移監(jiān)測技術(shù)方法,并設(shè)計(jì)出一種針對橋梁的位移監(jiān)測的具有既便攜、有效又經(jīng)濟(jì)實(shí)用的監(jiān)測樣機(jī)。 本文基于xil inx公司提供的開發(fā)環(huán)境(ise8.2)、和Virtex2P系列XC2VP30的開發(fā)版來設(shè)計(jì)的,提出一種基于方波的利用DCM(數(shù)字時(shí)鐘管理器)檢相的相位式測距方法;采用三把側(cè)尺頻率分別是30MHz、3MHz、lOkHz,對應(yīng)的測尺長度分別為5米、50米和15000米,對應(yīng)的精度分別為±0.02米、±0.5米和±5米。設(shè)計(jì)了一套激光測距全數(shù)字信號處理系統(tǒng)。為了證明本系統(tǒng)的準(zhǔn)確性,另外設(shè)計(jì)了一套利用延時(shí)的方法來模擬激光光路,經(jīng)過測試,證明利用DCM檢相的相位式測距方法對于橋梁的位移監(jiān)測是可行的,測量精度和測量結(jié)果也滿足設(shè)計(jì)方案要求。

    標(biāo)簽: FPGA 全數(shù)字 信號處理 激光測距

    上傳時(shí)間: 2013-06-12

    上傳用戶:fanboynet

  • 基于FPGA的高速實(shí)時(shí)數(shù)字存儲示波器

    數(shù)字存儲示波器(DSO)上世紀(jì)八十年代開始出現(xiàn),由于當(dāng)時(shí)它的帶寬和分辨率較低,實(shí)時(shí)性較差,沒有具備模擬示波器的某些特點(diǎn),因此并沒有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術(shù)的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導(dǎo)體存儲器(RAM)的發(fā)展,數(shù)字存儲示波器的采樣速率和實(shí)時(shí)性能得到了很大的提高,在工程測量中,越來越多的工程師用DSO來替代模擬示波器。 本文介紹了一款雙通道采樣速率達(dá)1GHz,分辨率為8Bits,實(shí)時(shí)帶寬為200MHz數(shù)字存儲示波器的研制。通過對具體功能和技術(shù)指標(biāo)的分析,提出了FPGA+ARM架構(gòu)的技術(shù)方案。然后,本文分模塊詳細(xì)敘述了整機(jī)系統(tǒng)中部分模塊,包括前端高速A/D轉(zhuǎn)換器和FPGA的硬件模塊設(shè)計(jì),數(shù)據(jù)處理模塊軟件的設(shè)計(jì),以及DSO的GPIB擴(kuò)展接口邏輯模塊的設(shè)計(jì)。 本文在分析了傳統(tǒng)DSO架構(gòu)的基礎(chǔ)上,提出了本系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)方案。在高速A/D選擇上,國家半導(dǎo)體公司2005年推出的雙通道采樣速率達(dá)500MHz高速A/D轉(zhuǎn)換器芯片ADC08D500,利用其雙邊沿采樣模式(DES)實(shí)現(xiàn)對單通道1GHz的采樣速率,并且用Xilinx公司Spraten-3E系列FPGA作為數(shù)據(jù)緩沖單元和存儲單元,提高了系統(tǒng)的集成度和穩(wěn)定性。其中,F(xiàn)PGA緩沖單元完成對不同時(shí)基情況下多通道數(shù)據(jù)的抽取,處理單元完成對數(shù)據(jù)正弦內(nèi)插的計(jì)算,而DSO中其余數(shù)據(jù)處理功能包括數(shù)字濾波和FFT設(shè)計(jì)在后端的ARM內(nèi)完成。DSO中常用的GPIB接口放在FPGA內(nèi)集成,不僅充分利用了FPGA內(nèi)豐富的邏輯資源,而且降低了整機(jī)成本,也減少了電路規(guī)模。 最后,利用ChipscopePro工具對采樣系統(tǒng)進(jìn)行調(diào)試,并分析了數(shù)據(jù)中的壞數(shù)據(jù)產(chǎn)生的原因,提出了解決方案, 并給出了FPGA接收高速A/D的正確數(shù)據(jù)。

    標(biāo)簽: FPGA 高速實(shí)時(shí)數(shù) 字存儲 示波器

    上傳時(shí)間: 2013-07-07

    上傳用戶:asdkin

  • 【免費(fèi)分享】電子設(shè)計(jì)1000例,不要分

    【免費(fèi)分享】電子設(shè)計(jì)1000例,不要分。。。

    標(biāo)簽: 1000 電子設(shè)計(jì)

    上傳時(shí)間: 2013-06-10

    上傳用戶:moshushi0009

主站蜘蛛池模板: 当雄县| 海南省| 沾化县| 玉林市| 汤原县| 丰顺县| 高密市| 高碑店市| 沂南县| 松原市| 北川| 晴隆县| 余庆县| 佛学| 咸宁市| 句容市| 松江区| 馆陶县| 泉州市| 栖霞市| 绿春县| 潞西市| 闵行区| 芜湖市| 惠来县| 加查县| 安阳市| 怀远县| 闽侯县| 黄大仙区| 温泉县| 四会市| 紫阳县| 迁安市| 房产| 定兴县| 株洲县| 西华县| 偏关县| 洪洞县| 沐川县|