亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分走線(xiàn)

  • 高速PCB基礎(chǔ)理論及內(nèi)存仿真技術(shù)(經(jīng)典推薦)

    第一部分 信號完整性知識基礎(chǔ).................................................................................5第一章 高速數(shù)字電路概述.....................................................................................51.1 何為高速電路...............................................................................................51.2 高速帶來的問題及設(shè)計流程剖析...............................................................61.3 相關(guān)的一些基本概念...................................................................................8第二章 傳輸線理論...............................................................................................122.1 分布式系統(tǒng)和集總電路.............................................................................122.2 傳輸線的RLCG 模型和電報方程...............................................................132.3 傳輸線的特征阻抗.....................................................................................142.3.1 特性阻抗的本質(zhì).................................................................................142.3.2 特征阻抗相關(guān)計算.............................................................................152.3.3 特性阻抗對信號完整性的影響.........................................................172.4 傳輸線電報方程及推導(dǎo).............................................................................182.5 趨膚效應(yīng)和集束效應(yīng).................................................................................232.6 信號的反射.................................................................................................252.6.1 反射機(jī)理和電報方程.........................................................................252.6.2 反射導(dǎo)致信號的失真問題.................................................................302.6.2.1 過沖和下沖.....................................................................................302.6.2.2 振蕩:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分線的匹配.................................................................................392.6.3.4 多負(fù)載的匹配.................................................................................41第三章 串?dāng)_的分析...............................................................................................423.1 串?dāng)_的基本概念.........................................................................................423.2 前向串?dāng)_和后向串?dāng)_.................................................................................433.3 后向串?dāng)_的反射.........................................................................................463.4 后向串?dāng)_的飽和.........................................................................................463.5 共模和差模電流對串?dāng)_的影響.................................................................483.6 連接器的串?dāng)_問題.....................................................................................513.7 串?dāng)_的具體計算.........................................................................................543.8 避免串?dāng)_的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的產(chǎn)生..................................................................................................614.2.1 電壓瞬變.............................................................................................614.2.2 信號的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 電場屏蔽.........................................................................................654.3.1.2 磁場屏蔽.........................................................................................674.3.1.3 電磁場屏蔽.....................................................................................674.3.1.4 電磁屏蔽體和屏蔽效率.................................................................684.3.2 濾波.....................................................................................................714.3.2.1 去耦電容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 設(shè)計中的EMI.......................................................................................754.4.1 傳輸線RLC 參數(shù)和EMI ........................................................................764.4.2 疊層設(shè)計抑制EMI ..............................................................................774.4.3 電容和接地過孔對回流的作用.........................................................784.4.4 布局和走線規(guī)則.................................................................................79第五章 電源完整性理論基礎(chǔ)...............................................................................825.1 電源噪聲的起因及危害.............................................................................825.2 電源阻抗設(shè)計.............................................................................................855.3 同步開關(guān)噪聲分析.....................................................................................875.3.1 芯片內(nèi)部開關(guān)噪聲.............................................................................885.3.2 芯片外部開關(guān)噪聲.............................................................................895.3.3 等效電感衡量SSN ..............................................................................905.4 旁路電容的特性和應(yīng)用.............................................................................925.4.1 電容的頻率特性.................................................................................935.4.3 電容的介質(zhì)和封裝影響.....................................................................955.4.3 電容并聯(lián)特性及反諧振.....................................................................955.4.4 如何選擇電容.....................................................................................975.4.5 電容的擺放及Layout ........................................................................99第六章 系統(tǒng)時序.................................................................................................1006.1 普通時序系統(tǒng)...........................................................................................1006.1.1 時序參數(shù)的確定...............................................................................1016.1.2 時序約束條件...................................................................................1063.2 高速設(shè)計的問題.......................................................................................2093.3 SPECCTRAQuest SI Expert 的組件.......................................................2103.3.1 SPECCTRAQuest Model Integrity .................................................2103.3.2 SPECCTRAQuest Floorplanner/Editor .........................................2153.3.3 Constraint Manager .......................................................................2163.3.4 SigXplorer Expert Topology Development Environment .......2233.3.5 SigNoise 仿真子系統(tǒng)......................................................................2253.3.6 EMControl .........................................................................................2303.3.7 SPECCTRA Expert 自動布線器.......................................................2303.4 高速設(shè)計的大致流程...............................................................................2303.4.1 拓?fù)浣Y(jié)構(gòu)的探索...............................................................................2313.4.2 空間解決方案的探索.......................................................................2313.4.3 使用拓?fù)淠0弪?qū)動設(shè)計...................................................................2313.4.4 時序驅(qū)動布局...................................................................................2323.4.5 以約束條件驅(qū)動設(shè)計.......................................................................2323.4.6 設(shè)計后分析.......................................................................................233第四章 SPECCTRAQUEST SIGNAL EXPLORER 的進(jìn)階運(yùn)用..........................................2344.1 SPECCTRAQuest Signal Explorer 的功能包括:................................2344.2 圖形化的拓?fù)浣Y(jié)構(gòu)探索...........................................................................2344.3 全面的信號完整性(Signal Integrity)分析.......................................2344.4 完全兼容 IBIS 模型...............................................................................2344.5 PCB 設(shè)計前和設(shè)計的拓?fù)浣Y(jié)構(gòu)提取.......................................................2354.6 仿真設(shè)置顧問...........................................................................................2354.7 改變設(shè)計的管理.......................................................................................2354.8 關(guān)鍵技術(shù)特點...........................................................................................2364.8.1 拓?fù)浣Y(jié)構(gòu)探索...................................................................................2364.8.2 SigWave 波形顯示器........................................................................2364.8.3 集成化的在線分析(Integration and In-process Analysis) .236第五章 部分特殊的運(yùn)用...............................................................................2375.1 Script 指令的使用..................................................................................2375.2 差分信號的仿真.......................................................................................2435.3 眼圖模式的使用.......................................................................................249第四部分:HYPERLYNX 仿真工具使用指南............................................................251第一章 使用LINESIM 進(jìn)行前仿真.......................................................................2511.1 用LineSim 進(jìn)行仿真工作的基本方法...................................................2511.2 處理信號完整性原理圖的具體問題.......................................................2591.3 在LineSim 中如何對傳輸線進(jìn)行設(shè)置...................................................2601.4 在LineSim 中模擬IC 元件.....................................................................2631.5 在LineSim 中進(jìn)行串?dāng)_仿真...................................................................268第二章 使用BOARDSIM 進(jìn)行后仿真......................................................................2732.1 用BOARDSIM 進(jìn)行后仿真工作的基本方法...................................................2732.2 BoardSim 的進(jìn)一步介紹..........................................................................2922.3 BoardSim 中的串?dāng)_仿真..........................................................................309

    標(biāo)簽: PCB 內(nèi)存 仿真技術(shù)

    上傳時間: 2013-11-07

    上傳用戶:aa7821634

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 一種基于背景減法和幀差的運(yùn)動目標(biāo)檢測算法

    針對幀差分法易產(chǎn)生空洞以及背景減法不能檢測出與背景灰度接近的目標(biāo)的問題,提出了一種將背景減和幀差法相結(jié)合的運(yùn)動目標(biāo)檢測算法。首先利用連續(xù)兩幀圖像進(jìn)行背景減法得到兩種差分圖像,并用最大類間與類內(nèi)方差比法得到合適的閾值將這兩種差分圖像二值化,然后將得到的兩種二值化圖像進(jìn)行或運(yùn)算,最后利用圖像形態(tài)學(xué)濾波得到準(zhǔn)確的運(yùn)動目標(biāo)。實驗結(jié)果表明,該算法簡單、易實現(xiàn)、實時性強(qiáng)

    標(biāo)簽: 背景 減法 檢測算法

    上傳時間: 2013-10-08

    上傳用戶:yqs138168

  • 初至走時(有限差分解程函方程)

    用有限差分法求解程函方程,計算每個點的初至走時。

    標(biāo)簽: 地震處理

    上傳時間: 2015-04-21

    上傳用戶:小關(guān)cccc

  • PCB設(shè)計中3W原則20H原則和五五原則都是什么

    3W原則在PCB設(shè)計中為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時,則可保持大部分電場不互相干擾,這就是3W規(guī)則。3W原則是指多個高速信號線長距離走線的時候,其間距應(yīng)該遵循3W原則,例如時鐘線,差分線,視頻、音頻信號線,復(fù)位信號線及其他系統(tǒng)關(guān)鍵電路需要遵循3W原則,而并不是板上所有的布線都要強(qiáng)制符合3W原則。 滿足3W原則能使信號間的串?dāng)_減少70%,而滿足10W則能使信號間的串?dāng)_減少近98%。 3W原則雖然易記,但要強(qiáng)調(diào)一點,這個原則成立是有先前條件的。從串?dāng)_成因的物理意義考量,要有效防止串?dāng)_,該間距與疊層高度、導(dǎo)線線寬相關(guān)。對于四層板,走線與參考平面高度距離(5~10mils),3W是夠了;但兩層板,走線與參考層高度距離(45~55mils),3W對高速信號走線可能不夠。3W原則一般是在50歐姆特征阻抗傳輸線條件下成立。一般在設(shè)計過程中因走線過密無法所有的信號線都滿足3W的話,我們可以只將敏感信號采用3W處理,比如時鐘信號、復(fù)位信號。

    標(biāo)簽: pcb

    上傳時間: 2021-11-08

    上傳用戶:wangshoupeng199

  • 什么是MIPI接口

    摘要:隨著客戶要求手機(jī)攝像頭像素越來越高,同時要求高的傳輸速度,傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r鐘是一個辦法,但會導(dǎo)致系統(tǒng)的EMC設(shè)計變得越來困難;增加傳輸線手機(jī)攝像頭MIPI技術(shù)介紹隨著客戶要求手機(jī)攝像頭像素越來越高,同時要求高的傳輸速度,傳統(tǒng)的并口傳輸越來越受到挑戰(zhàn)。提高并口傳輸?shù)妮敵鰰r鐘是一個辦法,但會導(dǎo)致系統(tǒng)的EMC設(shè)計變得越來困難;增加傳輸線的位數(shù)是,但是這又不符合小型化的趨勢。采用MIPI接口的模組,相較于并口具有速度快,傳輸數(shù)據(jù)量大,功耗低,抗干擾好的優(yōu)點,越來越受到客戶的青睞,并在迅速增長。例如一款同時具備MIPI和并口傳輸?shù)?M的模組,8位并口傳輸時,需要至少11根的傳輸線,高達(dá)96M的輸出時鐘,才能達(dá)到12FPS的全像素輸出;而采用MIPI接口僅需要2個通道6根傳輸線就可以達(dá)到在全像素下12FPS的幀率,且消耗電流會比并口傳輸?shù)痛蟾?0MA。由于MIPI是采用差分信號傳輸?shù)模栽谠O(shè)計上需要按照差分設(shè)計的一般規(guī)則進(jìn)行嚴(yán)格的設(shè)計,關(guān)鍵是需要實現(xiàn)差分阻抗的匹配,MIPI協(xié)議規(guī)定傳輸線差分阻抗值為80-125歐姆。上圖是個典型的理想差分設(shè)計狀態(tài),為了保證差分阻抗,線寬和線距應(yīng)該根據(jù)軟件仿真進(jìn)行仔細(xì)選擇;為了發(fā)揮差分線的優(yōu)勢,差分線對內(nèi)部應(yīng)該緊密耦合,走線的形狀需要對稱,甚至過孔的位置都需要對稱擺放;差分線需要等長,以免傳輸延遲造成誤碼:另外需要注意一點,為了實現(xiàn)緊密的耦合,差分對中間不要走地線,PIN的定義上也最好避免把接地焊盤放置在差分對之間(指的是物理上2個相鄰的差分線)。

    標(biāo)簽: mipi 接口

    上傳時間: 2022-06-02

    上傳用戶:

  • Altium Designer 21.9.2 中文版,AD21軟件安裝包2021版

    Altium Designer2021是一款非常專業(yè)的一體化電路設(shè)計軟件。軟件為工程師提供了簡單易用的PCB設(shè)計及原理圖捕獲的集成方法,該版本中加入了無限的機(jī)械層、支持印刷電子以及支持HID設(shè)計等多種功能,為用戶提供了更加全面的設(shè)計解決方案,大幅度提高工作效率。Altium Designer軟件功能  實時線路糾正  Altium Designer 的布線引擎在布線過程中會主動防止產(chǎn)生銳角、以及避免創(chuàng)建不必要的環(huán)路。  優(yōu)化差分對走線  無論您是走線到焊盤,還是從焊盤走線,或是僅在電路板上的障礙物周圍繞線,Altium Designer都能夠確保您的差分對走線有效耦合在一起。  優(yōu)化走線  布線后期的修線功能可以在遵循用戶的設(shè)計規(guī)則的同時,保持走線的專業(yè)完整性。Altium Designer  元器件搜索面板  通過對全球供應(yīng)商的零件進(jìn)行參數(shù)搜索,直接放置和移植滿足設(shè)計、可用性和成本要求的電子零件。  支持印刷電子技術(shù)  Altium Designer對印刷電子疊層設(shè)計的支持為設(shè)計人員提供了具有明顯優(yōu)勢的新選項。  支持HDI設(shè)計  支持微孔技術(shù),能夠加速用戶的HDI設(shè)計。  多板設(shè)計系統(tǒng)的對象智能匹配  解決多板設(shè)計這一挑戰(zhàn),確保外殼中多個板子之間有序排列和配合。  多板設(shè)計系統(tǒng)支持軟硬結(jié)合設(shè)計  使用軟硬結(jié)合板和單板設(shè)計創(chuàng)建多板裝配件。Altium Designer  用于設(shè)計導(dǎo)出和幾何計算的3D內(nèi)核  邏輯上將多個PCB設(shè)計項目結(jié)合到一個物理裝配件系統(tǒng)中,確保多個板子的排列、功能都正常,以及板子間相互配合不會發(fā)生沖突。  焊盤、過孔的熱連接  即時更改焊盤和過孔的熱連接方式。  Draftsman  Draftsman的改進(jìn)功能使您可以更輕松地創(chuàng)建PCB的制造和裝配圖紙。  無限的機(jī)械層  沒有層數(shù)限制,完全按照您的需要組織您的設(shè)計。  疊層材料庫  探索Altium Designer如何輕松定義層堆棧中的材料Altium Designer  布線跟隨模式  了解如何通過電路板的輪廓跟隨功能在剛性和柔性設(shè)計中輕松布線。  元器件回溯  移動電路板上的元器件,而不必對它們重新布線。  高級的層堆棧管理器  層堆棧管理器已經(jīng)被完全更新和重新設(shè)計,包括阻抗計算、材料庫等。  疊層阻抗分布管理器  管理帶狀線、微帶線、單根導(dǎo)線或差分對的多個阻抗分布。

    標(biāo)簽: Altium Designer軟件下載

    上傳時間: 2022-07-22

    上傳用戶:canderile

  • VIP專區(qū)-PCB源碼精選合集系列(22)

    VIP專區(qū)-PCB源碼精選合集系列(22)資源包含以下內(nèi)容:1. Protel99SE電路設(shè)計技術(shù)入門與應(yīng)用_10440559.2. Proteus+7.8+元件庫.3. PCB走線設(shè)計教材.4. PADS2007教程之高級封裝設(shè)計.5. Protel99SE設(shè)計軟件快速入門.6. PCB設(shè)計布線規(guī)則.7. PCB Layout指南.8. 第五講_altium_designer_集成庫制作.9. PCB各層定義及描述.10. PCB高級設(shè)計系列講義.11. PCB板元器件圖像的分割方法.12. Protel_99SE要點.經(jīng)驗.常見問題.13. 《Protel99SE電路設(shè)計與仿真》.14. 電路板插件流程和注意事項.15. elecfans.com-Protel和Altium Designer專題培訓(xùn)資料.16. Altium designer09教科書.17. GC0309模組設(shè)計指南.18. 撓性印制板拐角防撕裂結(jié)構(gòu)信號傳輸性能分析.19. pads2005+crack.20. PCB Layout DIY封裝庫.21. PCB布線系統(tǒng)中使用地線屏蔽.22. CAM350 v8.05學(xué)習(xí)資料.23. Gerber轉(zhuǎn)化為PCB.24. Altium Designer新特性介紹.25. 在Allegro中等長設(shè)置的高級應(yīng)用.26. PC板布局技術(shù).27. PCB板材選取與高頻PCB制板要求.28. PCB布線設(shè)計超級攻略.29. 用PROTET設(shè)計電路板應(yīng)注意的問題.30. 如何在Eagle PCB中導(dǎo)入漢字.31. 三種手工制作電路板方法.32. 教你如何設(shè)計好PCB電路板.33. 高速PCB經(jīng)驗與技巧.34. PCB自動布線算法.35. pcb抄板過程中反推原理圖的方法.36. 實用PCB板設(shè)計.37. 差分線對的PCB設(shè)計要點.38. 將PCB還原成SCH原理圖.39. Pads Router布線技巧分享.40. PCB設(shè)計中SI的仿真與分析.

    標(biāo)簽: 電工電子 技術(shù)基礎(chǔ)

    上傳時間: 2013-05-25

    上傳用戶:eeworm

  • VIP專區(qū)-PCB源碼精選合集系列(23)

    VIP專區(qū)-PCB源碼精選合集系列(23)資源包含以下內(nèi)容:1. PCB線路板還原電路原理圖.2. PCB布線知識面試題_PCB工程師必備.3. 新設(shè)計的電路板調(diào)試方法.4. PCB布局布線技巧100問.5. 高速PCB設(shè)計誤區(qū)與對策.6. 如何做好pcb板詳談.7. PCB工序解析.8. 抑制△I噪聲的PCB設(shè)計方法.9. PCB封裝手冊詳解.10. PCB純手工設(shè)計.11. 印刷電路板的電磁兼容設(shè)計—論文.12. PCB抗干擾技術(shù)實現(xiàn)方案.13. 焊接制造中的智能技術(shù).14. 射頻電路PCB設(shè)計中注意問題.15. 差分信號PCB布局布線誤區(qū).16. PCB覆銅高級連接方式.17. 高速PCB中微帶線的串?dāng)_分析.18. 如何做一塊好的PCB板.19. 高速PCB設(shè)計中的反射研究.20. CADENCE PCB設(shè)計:布局與布線.21. PCB設(shè)計的經(jīng)驗心得.22. PCB設(shè)計者必看經(jīng)典教材.23. 印制板可制造性設(shè)計.24. 基于知識的印刷電路板組裝工藝決策系統(tǒng).25. 綜合布線系統(tǒng)施工要點.26. PCB板設(shè)計中的接地方法與技巧.27. 《新編印制電路板(PCB)故障排除手冊》.28. PCB走線的比例關(guān)系.29. PCB LAYOUT設(shè)計規(guī)范手冊.30. PCB技朮大全.31. CTP知識全解.32. pcb高級講座.33. PCB布線設(shè)計-模擬和數(shù)字布線的異同.34. protel 99se進(jìn)行射頻電路PCB設(shè)計的流程.35. PCB抄板密技.36. 提高多層板層壓品質(zhì)工藝技術(shù)總結(jié).37. 充分利用IP以及拓?fù)湟?guī)劃提高PCB設(shè)計效率.38. 電路板噪聲原理和噪聲抑制.39. 電源完整性分析應(yīng)對高端PCB系統(tǒng)設(shè)計挑戰(zhàn).40. 板載故障記錄OBFL.

    標(biāo)簽: 基本電路 精品課

    上傳時間: 2013-07-20

    上傳用戶:eeworm

  • VIP專區(qū)-PCB源碼精選合集系列(24)

    VIP專區(qū)-PCB源碼精選合集系列(24)資源包含以下內(nèi)容:1. 多層印制板設(shè)計基本要領(lǐng).2. 印刷電路板的過孔設(shè)置原則.3. 高速電路傳輸線效應(yīng)分析與處理.4. 混合信號PCB設(shè)計中單點接地技術(shù)的研究.5. 高性能PCB設(shè)計的工程實現(xiàn).6. 高性能覆銅板的發(fā)展趨勢及對環(huán)氧樹脂性能的新需求.7. 如何快速創(chuàng)建開關(guān)電源的PCB版圖設(shè)計.8. 數(shù)字與模擬電路設(shè)計技巧.9. 探索雙層板布線技藝.10. 通孔插裝PCB的可制造性設(shè)計.11. 用單層PCB設(shè)計超低成本混合調(diào)諧器.12. 怎樣才能算是設(shè)計優(yōu)秀的PCB文件?.13. PCB設(shè)計的可制造性.14. LVDS與高速PCB設(shè)計.15. pspice使用教程.16. 傳輸線.17. Pspice教程(基礎(chǔ)篇).18. powerpcb(pads)怎么布蛇形線及走蛇形線.19. DRAM內(nèi)存模塊的設(shè)計技術(shù).20. PCB被動組件的隱藏特性解析.21. 數(shù)字地模擬地的布線規(guī)則.22. 信號完整性知識基礎(chǔ)(pdf).23. 差分阻抗.24. pcb layout design(臺灣硬件工程師15年經(jīng)驗.25. PCB設(shè)計經(jīng)典資料.26. 高速PCB基礎(chǔ)理論及內(nèi)存仿真技術(shù)(經(jīng)典推薦).27. pcb layout規(guī)則.28. ESD保護(hù)技術(shù)白皮書.29. SM320 PCB LAYOUT GUIDELINES.30. HyperLynx仿真軟件在主板設(shè)計中的應(yīng)用.31. pcb布線經(jīng)驗精華.32. 計算FR4上的差分阻抗(PDF).33. Hyperlynx仿真應(yīng)用:阻抗匹配.34. PCB布線原則.35. 高速PCB設(shè)計指南.36. 電路板布局原則.37. 磁芯電感器的諧波失真分析.38. EMI設(shè)計原則.39. 印刷電路板設(shè)計原則.40. PCB設(shè)計問題集錦.

    標(biāo)簽: 傳感器 自動檢測技術(shù) 教程

    上傳時間: 2013-07-16

    上傳用戶:eeworm

主站蜘蛛池模板: 茶陵县| 噶尔县| 元氏县| 乐业县| 金溪县| 隆安县| 卫辉市| 齐齐哈尔市| 福安市| 五峰| 古蔺县| 阿合奇县| 新兴县| 马公市| 财经| 漾濞| 兴隆县| 新疆| 海林市| 新密市| 吉安市| 泗洪县| 大厂| 灵山县| 文成县| 波密县| 石棉县| 改则县| 怀宁县| 固镇县| 木兰县| 青田县| 临夏市| 林州市| 嘉义县| 邮箱| 黎川县| 新丰县| 马公市| 永宁县| 前郭尔|