亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

嵌入式對話

  • 基于單片機的嵌入式WEB服務器設計.rar

    本文主要研究采用以太網(wǎng)接口芯片RTL8019AS和TCP/IP協(xié)議實現(xiàn)嵌入式WEB服務器,此服務器可以使各種帶串口的工控設備和數(shù)據(jù)采集設備很容易地連接到Internet,這樣就能夠利用Internet實現(xiàn)對各種嵌入式設備的低成本遠程訪問和資源共享。 本研究實現(xiàn)的嵌入式WEB服務器以STC89C51系列單片機為核心,用其串口作為與嵌入式設備的接口,用RTL8019AS芯片和RJ-45作為以太網(wǎng)接口,并通過軟件實現(xiàn)RS-232與TCP/IP協(xié)議的轉(zhuǎn)換,通過以太網(wǎng)實現(xiàn)嵌入式設備與遠程計算機之間的雙向數(shù)據(jù)通信,給出了硬件設計和軟件實現(xiàn)方案。硬件主要研究微控制器和以太網(wǎng)控制芯片之間的接口設計和以太網(wǎng)控制芯片RTL8019AS的驅(qū)動。軟件部分研究實現(xiàn)了TCP/IP的各層協(xié)議,包含了ARP、IP、ICMP、UDP、TCP、HTTP等,在實際中得以應用,如對于蓄電池電壓的遠程檢測等。 研究結(jié)果表明,利用嵌入式WEB服務器將嵌入式設備連入Internet網(wǎng)絡是切實可行的。經(jīng)實驗測試整個系統(tǒng)占用資源少,成本較低、移植性較好,能夠完成常用的相關(guān)網(wǎng)絡通訊功能,網(wǎng)絡數(shù)據(jù)傳輸可靠性較好。

    標簽: WEB 單片機 嵌入式

    上傳時間: 2013-04-24

    上傳用戶:liucf

  • 基于嵌入式藍牙技術(shù)的無線音頻傳輸?shù)脑O計與實現(xiàn).rar

    藍牙(Bluetooth)技術(shù)是近年來國外先進國家研究發(fā)展最快的短程無線通信技術(shù)之一,能夠廣泛地應用于工業(yè)短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內(nèi)無線數(shù)據(jù)傳輸?shù)念I(lǐng)域中。在我國,由于對藍牙技術(shù)的研究還處于研究開發(fā)的初級階段, 還沒有形成藍牙數(shù)據(jù)短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領(lǐng)域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會受到較大的影響,而國內(nèi)市場上的藍牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對基于藍牙技術(shù)的高品質(zhì)多通道音頻傳輸技術(shù)的研究將具有一定的技術(shù)創(chuàng)新性,在無線音頻傳輸領(lǐng)域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術(shù)與音頻信號傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍牙技術(shù)協(xié)議標準,利用功能模塊單元與嵌入式技術(shù),目標是研制一種基于嵌入式開發(fā)應用的高品質(zhì)雙聲道藍牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應用的簡化后的HCI層藍牙應用協(xié)議,實現(xiàn)了藍牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統(tǒng)采用了模塊化設計思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構(gòu)成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數(shù)據(jù)幀的高速傳輸以及藍牙接口協(xié)議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統(tǒng)主要由藍牙協(xié)議解釋、傳輸控制和芯片驅(qū)動三部分構(gòu)成。在藍牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術(shù);芯片驅(qū)動主要指對MAS3587的基本配置。 對目標系統(tǒng)的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結(jié)果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒受影響,實際雙聲道音質(zhì)接近于CD音質(zhì),而無線傳輸?shù)目煽啃赃h高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現(xiàn)了嵌入式藍牙無線技術(shù)的優(yōu)勢。

    標簽: 嵌入式 傳輸 藍牙技術(shù)

    上傳時間: 2013-05-27

    上傳用戶:稀世之寶039

  • 基于軟PLC的嵌入式系統(tǒng)的研究與實現(xiàn).rar

    本文介紹了基于軟PLC(Programmable Logic Controller,可編程控制器)的嵌入式技術(shù)起源和背景,綜述了基于軟PLC的嵌入式系統(tǒng)的關(guān)鍵技術(shù)和優(yōu)點,最后介紹了其設計和實現(xiàn)的方法。 基于軟PLC的嵌入式系統(tǒng)的研究與實現(xiàn)分為開發(fā)系統(tǒng)和運行系統(tǒng)(又稱為虛擬機系統(tǒng))。本文概述了開發(fā)系統(tǒng),其運行于PC機的操作系統(tǒng)如Windows或者Linux等,為用戶提供一個大眾化的編程環(huán)境,它包含編輯器、編譯器、連接器、調(diào)試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機系統(tǒng)可執(zhí)行的目標代碼文件;分析了開發(fā)系統(tǒng),其中詳細描述了編譯模塊的編制過程,實現(xiàn)了將指令表語言轉(zhuǎn)換為運行系統(tǒng)能夠識別的C/C++指令的功能;詳細地研究了梯形圖轉(zhuǎn)換為指令表語言,以及由指令表語言向梯形圖語言的算法和數(shù)據(jù)結(jié)構(gòu)。調(diào)試器借助于虛擬機運行系統(tǒng)提供的服務可完成對應用程序的調(diào)試糾錯;討論了uCLinux操作系統(tǒng)和編譯調(diào)試技術(shù),以及采用ModBus/TCP工業(yè)通信協(xié)議的通信接口用于開發(fā)系統(tǒng)和運行系統(tǒng)之間的通信。 另一方面,本文分析了虛擬機運行系統(tǒng),它運行于安裝了uCLinux的ARM7平臺上,包括運行內(nèi)核模塊、系統(tǒng)管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統(tǒng)的研究與實現(xiàn)要求,本文在對其進行了uCLinux小型化研究的同時探討了雙內(nèi)核實時性方案,解決了uCLinux實時性不足的問題。運行內(nèi)核模塊調(diào)度和執(zhí)行應用程序并管理時鐘。系統(tǒng)管理模塊管理系統(tǒng)狀態(tài)和內(nèi)存。通信模塊用于開發(fā)系統(tǒng)及I/O設備通信。在此基礎上,對基于軟PLC的嵌入式系統(tǒng)的進行了設計與實現(xiàn),并通過試驗將編譯的目標代碼傳遞到基于軟PLC的嵌入式運行系統(tǒng)中,實現(xiàn)了控制功能,驗證了生成目標代碼的正確性和開發(fā)系統(tǒng)的可行性,實現(xiàn)了編輯界面友好,系統(tǒng)開放,性價比較高的軟PLC嵌入式系統(tǒng),達到了預期的目標,具有一定理論和應用價值。

    標簽: PLC 嵌入式系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:jiiszha

  • 基于面向?qū)ο蟮那度胧较到y(tǒng)軟件開發(fā)方法研究及其應用.rar

    十多年來,隨著信息技術(shù)、電子技術(shù)和通訊技術(shù)的發(fā)展,嵌入式系統(tǒng)已經(jīng)獲得了空前的應用和發(fā)展。隨著嵌入式應用系統(tǒng)功能復雜度的提高、對軟件產(chǎn)品的非功能約束的特別關(guān)注以及由于市場的激烈競爭導致嵌入式軟件推出周期的縮短,都使得嵌入式軟件開發(fā)人員面臨著嚴峻的危機和挑戰(zhàn)。傳統(tǒng)的結(jié)構(gòu)化開發(fā)方法已經(jīng)顯得力不從心,于是嵌入式軟件開發(fā)人員在軟件開發(fā)中引入了目前較為流行的“面向?qū)ο蠓椒?OO)”,.但是目前對該方法的應用還只是停留在傳統(tǒng)的以編程為中心的嵌入式軟件開發(fā)方法上,不能很好地保證軟件復用和代碼的重用,因此難以滿足市場對嵌入式軟件開發(fā)效率和開發(fā)質(zhì)量的要求。 本課題的研究內(nèi)容是應用面向?qū)ο蠓椒ǖ目蚣芗夹g(shù),對嵌入式系統(tǒng)領(lǐng)域的專有結(jié)構(gòu)組件進行封裝,創(chuàng)新性地提出了面向嵌入式系統(tǒng)領(lǐng)域的通用實時框架ARTIC(Abstract real-time contrO1)。ARTIC框架除了具有框架的共有優(yōu)點一最大限度實現(xiàn)軟件重用外,最突出的是具備以下兩個特點: 1、功能和非功能的分離 在應用面向?qū)ο蟮募夹g(shù)時,傳統(tǒng)的嵌入式軟件開發(fā)方法關(guān)注的重點是軟件結(jié)構(gòu)和功能分解,、忽略了嵌入式環(huán)境下特殊的非功能性要求。為了在實現(xiàn)系統(tǒng)功能需求的同時,保證軟件系統(tǒng)的非功能性需求的實現(xiàn),ARTIC框架引入了面向方面的思想,、把系統(tǒng)的非功能性需求從功能模塊中分離出來,為它們單獨設計組件。開發(fā)人員在應用該框架進行嵌入式軟件設計時,只需要關(guān)注功能需求的實現(xiàn),對于實時性、調(diào)度等非功能需求的實現(xiàn)可以通過調(diào)用ARTIC提供的時間管理模型和任務調(diào)度模型直接實現(xiàn)。 2、基于狀態(tài)機的主動對象設計模式 根據(jù)嵌入式系統(tǒng)通常由多個控制線程組成的特點,應用基于狀態(tài)機的主動對象設計模式,把嵌入式軟件系統(tǒng)構(gòu)建成多個主動對象的緝合。相對于傳統(tǒng)的面向?qū)ο蠓椒ǎ疚奶岢龅闹鲃訉ο蟮淖畲筇攸c在于:它提供對事件隊列、控制線程和表示主動對象動態(tài)行為狀態(tài)機等的封裝,并且該模式可以直接支持嵌入式系統(tǒng)的并行性。 ARTIC框架的應用能夠幫助嵌入式軟件的開發(fā)人員快速地開發(fā)出高質(zhì)量的嵌入式軟件,除此之外,因為它包含了一個微小的實時操作系統(tǒng)(RTOS) 報包裝,在某些場合可以作為一個簡易的RTOS使用。為了驗證ARTIC的性能,本文將該框架應用于硬幣搬送實時控制系統(tǒng)的開發(fā)設計,從該系統(tǒng)的應用中充分體現(xiàn)了ARTIC框架的優(yōu)點。

    標簽: 嵌入式系統(tǒng) 軟件開發(fā)

    上傳時間: 2013-06-21

    上傳用戶:cxl274287265

  • 嵌入式視頻監(jiān)控系統(tǒng)的FPGA圖像處理子系統(tǒng)設計.rar

    隨著圖像處理技術(shù)的不斷發(fā)展,圖像處理技術(shù)在國民經(jīng)濟和社會生活的各個方面都得到了廣泛的運用。與此同時,人們對圖像處理的要求也越來越高。傳統(tǒng)的數(shù)字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數(shù)字信號處理器(Digital Signal Process)。進入20世紀以來,伴隨著半導體技術(shù)的發(fā)展,現(xiàn)場可編程門陣列FPGA以其應用靈活、集成度高、功能強大、設計周期短、開發(fā)成本低的特點,越來越多地被應用在圖像處理領(lǐng)域。大量實踐證明,F(xiàn)PGA的并行處理能力與流水線作業(yè)能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統(tǒng)有著廣闊的發(fā)展前景。 本文研究的是一個在嵌入式視頻監(jiān)控系統(tǒng)下的圖像預處理子系統(tǒng)。首先實現(xiàn)了一個通用可重復配置的圖像處理算法研究硬件平臺,完成圖像的采集、接收、處理、存儲、輸出等功能。由于FPGA本身具有完全的可重復配置性,所以該架構(gòu)的硬件平臺可以很方便的升級和重復配置。其次在該平臺上,本文使用Verilog HDL硬件語言在FPGA芯片上實現(xiàn)了多種圖像預處理算法。在實現(xiàn)過程中,為了充分發(fā)揮FPGA在并行處理方面的強大功能,本文對算法做了一定的改進,使其盡量能使用并行處理的方式來完成。實驗結(jié)果表明,本圖像預處理系統(tǒng)能在毫秒級高速地完成多種圖像算法,完全能夠滿足視頻監(jiān)控系統(tǒng)50幀/秒的輸出要求。 最后根據(jù)視頻監(jiān)控系統(tǒng)在實際運用中出現(xiàn)的噪聲類型多樣化的情況,我們設計了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對下一幅圖像的噪聲采用更有針對性的圖像處理方法。

    標簽: FPGA 嵌入式視頻 圖像處理

    上傳時間: 2013-05-20

    上傳用戶:gundamwzc

  • 基于FPGA的嵌入式系統(tǒng)設計.rar

    隨著電子技術(shù)的不斷發(fā)展和進步,嵌入式系統(tǒng)也越來越廣泛的滲入到人類生活的方方面面。我們生活中常用的手機、數(shù)碼相機、掌上電腦、便攜式掃描儀等等都應用到了嵌入式系統(tǒng)。 論文首先介紹了嵌入式系統(tǒng),包括嵌入式系統(tǒng)的構(gòu)成、特點、發(fā)展趨勢以及FPGA在嵌入式中的應用等,指明嵌入式系統(tǒng)設計一般可分為硬件設計和軟件設計兩部分。 硬件設計部分,首先介紹了FPGA的相關(guān)知識,包括FPGA構(gòu)成、特性、開發(fā)工具、開發(fā)流程等,并對論文中選用的Altera公司的CyclonⅡ器件做了詳細的介紹。利用SOPC Builder、NiosⅡ等工具設計創(chuàng)建了NiosⅡ CPU內(nèi)核,添加以太網(wǎng)、Flash、PIO以及VGA接口等模塊,生成了一個Nios CPU內(nèi)核,完成硬件設計。 軟件設計部分,研究了嵌入式操作系統(tǒng)的發(fā)展、種類、特點等,簡單介紹了幾種代表性的嵌入式操作系統(tǒng)。選擇嵌入式操作系統(tǒng)時,綜合考慮了內(nèi)核、可移植性、可裁剪性、外掛模塊、成本、服務等各種因素,最終選用μCLinux操作系統(tǒng)。詳細介紹了μCLinux的特點、基本架構(gòu)、代碼結(jié)構(gòu)等。利用NiosⅡIDE為宿主機建立Linux開發(fā)環(huán)境。在IDE里配置Linux內(nèi)核和文件系統(tǒng),編譯后上載到做好的硬件平臺上。啟動μCLinux后將一個C語言編寫的九宮格求解程序下載到開發(fā)板中運行,檢驗運行結(jié)果,驗證嵌入式系統(tǒng)的正確性。 論文所做的只是嵌入式系統(tǒng)的一個應用實例。實際應用過程中,用戶可以根據(jù)自己的實際需要對軟硬件進行修改,以實現(xiàn)不同的功能。

    標簽: FPGA 嵌入式系統(tǒng)設計

    上傳時間: 2013-07-19

    上傳用戶:zhuoying119

  • ARM嵌入式系統(tǒng)C語言編程.rar

    ARM嵌入式系統(tǒng)C語言編程資料,歡迎各位朋友 下載

    標簽: ARM 嵌入式系統(tǒng) C語言編程

    上傳時間: 2013-06-06

    上傳用戶:himbly

  • 基于JTAG和FPGA的嵌入式SOC驗證系統(tǒng)研究與設計.rar

    隨著半導體制造技術(shù)不斷的進步,SOC(System On a Chip)是未來IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點。由于SOC設計的日趨復雜化,芯片的面積增大,芯片功能復雜程度增大,其設計驗證工作也愈加繁瑣。復雜ASIC設計功能驗證已經(jīng)成為整個設計中最大的瓶頸。 使用FPGA系統(tǒng)對ASIC設計進行功能驗證,就是利用FPGA器件實現(xiàn)用戶待驗證的IC設計。利用測試向量或通過真實目標系統(tǒng)產(chǎn)生激勵,驗證和測試芯片的邏輯功能。通過使用FPGA系統(tǒng),可在ASIC設計的早期,驗證芯片設計功能,支持硬件、軟件及整個系統(tǒng)的并行開發(fā),并能檢查硬件和軟件兼容性,同時還可在目標系統(tǒng)中同時測試系統(tǒng)中運行的實際軟件。FPGA仿真的突出優(yōu)點是速度快,能夠?qū)崟r仿真用戶設計所需的對各種輸入激勵。由于一些SOC驗證需要處理大量實時數(shù)據(jù),而FPGA作為硬件系統(tǒng),突出優(yōu)點是速度快,實時性好。可以將SOC軟件調(diào)試系統(tǒng)的開發(fā)和ASIC的開發(fā)同時進行。 此設計以ALTERA公司的FPGA為主體來構(gòu)建驗證系統(tǒng)硬件平臺,在FPGA中通過加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來構(gòu)建與PC的調(diào)試驗證數(shù)據(jù)鏈路,并采用定制的JTAG邏輯產(chǎn)生測試向量,通過JTAG控制SOC目標系統(tǒng),達到對SOC內(nèi)部和其他IP(IntellectualProperty)的在線測試與驗證。同時,該驗證平臺還可以支持SOC目標系統(tǒng)后續(xù)軟件的開發(fā)和調(diào)試。 本文介紹了芯片驗證系統(tǒng),包括系統(tǒng)的性能、組成、功能以及系統(tǒng)的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗證系統(tǒng)的硬件平臺,提出了驗證系統(tǒng)的總體設計方案,重點對驗證系統(tǒng)的數(shù)據(jù)鏈路的實現(xiàn)進行了闡述;詳細研究了嵌入式軟核處理器NIOS II系統(tǒng),并將定制的JTAG邏輯與處理器NIOS II相結(jié)合,構(gòu)建出調(diào)試與驗證數(shù)據(jù)鏈路;根據(jù)芯片驗證的要求,設計出軟核處理器NIOS II系統(tǒng)與PC建立數(shù)據(jù)鏈路的軟件系統(tǒng),并完成芯片在線測試與驗證。 本課題的整體任務主要是利用FPGA和定制的JTAG掃描鏈技術(shù),完成對國產(chǎn)某型DSP芯片的驗證與測試,研究如何構(gòu)建一種通用的SOC芯片驗證平臺,解決SOC驗證系統(tǒng)的可重用性和驗證數(shù)據(jù)發(fā)送、傳輸、采集的實時性、準確性、可測性問題。本文在SOC驗證系統(tǒng)在芯片驗證與測試應用研究領(lǐng)域,有較高的理論和實踐研究價值。

    標簽: JTAG FPGA SOC

    上傳時間: 2013-05-25

    上傳用戶:ccsp11

  • 基于FPGA的嵌入式TCPIP協(xié)議棧的實現(xiàn).rar

    本文論述了嵌入式TCP/IP協(xié)議棧的實現(xiàn),介紹了TCP/IP協(xié)議棧的原理,以及硬線實現(xiàn)TCP/IP協(xié)議棧的意義和應用。 第一章為緒論,介紹論文研究的目的、內(nèi)容、意義和國內(nèi)外研究發(fā)展的現(xiàn)狀。 第二章介紹FPGA設計的流程和Verilog HDL設計語言。著重介紹了FPGA的代碼輸入、編譯、綜合、仿真和下載等等步驟,并且介紹了FPGA設計中使用到的EDA軟件。介紹了Verilog HDL語言的起源,以及Verilog HDL語言的優(yōu)缺點,并與VHDL語言進行了簡單的比較。 第三章介紹嵌入式系統(tǒng)要實現(xiàn)的經(jīng)過剪裁的TCP/IP協(xié)議棧的內(nèi)容。著重介紹了要實現(xiàn)的TCP/IP協(xié)議棧的子協(xié)議,包括TCP協(xié)議、UDP協(xié)議、IP協(xié)議、ARP協(xié)議、ICMP協(xié)議。在介紹這些協(xié)議的時候,介紹了這些協(xié)議的工作原理,以及這些協(xié)議要用到的報文的格式。 第四章介紹實現(xiàn)剪裁的TCP/IP協(xié)議棧的實現(xiàn),具體介紹的經(jīng)過剪裁的TCP/IP各個模塊的設計工作。這個部分著重介紹各個模塊的設計方法,實現(xiàn)各個模塊的過程。在設計完這些模塊后,對這些模塊的仿真進行了仿真。 第五章是全文的總結(jié),概括了作者在這次畢業(yè)設計中的主要工作和課題的意義,同時指出了進一步工作的方向和需要解決的問題。

    標簽: TCPIP FPGA 嵌入式

    上傳時間: 2013-07-04

    上傳用戶:leesuper

  • 嵌入式TCPIP協(xié)議的FPGA實現(xiàn).rar

    隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設備都能夠很方便地實現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設計提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設計的熱點。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點,因此被大量應用于嵌入式系統(tǒng)設計中。 本文是基于FPGA高性價比、可靈活配置的特點,也是當前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設計方式,所以我們提出了基于FPGA的實現(xiàn)方案。本文通過在FPGA中硬件實現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標準MII接口,通過外接PHY實現(xiàn)網(wǎng)絡連接。最終成功地通過了驗證。 基于FPGA的實現(xiàn)可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統(tǒng)的集成度,減小PCB版圖面積和布線復雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設計有很大的實用價值。

    標簽: TCPIP FPGA 嵌入式

    上傳時間: 2013-04-24

    上傳用戶:xlcky

主站蜘蛛池模板: 淮滨县| 曲沃县| 靖远县| 海宁市| 铜陵市| 黔西县| 灵川县| 辛集市| 如皋市| 隆安县| 马尔康县| 建平县| 庐江县| 韩城市| 临泉县| 涞源县| 湘西| 渭源县| 竹山县| 晋江市| 枞阳县| 抚远县| 新田县| 永靖县| 淳化县| 高青县| 古蔺县| 安康市| 桐梓县| 大田县| 读书| 马尔康县| 蓬安县| 松桃| 永善县| 綦江县| 镇远县| 南平市| 鹤山市| 洛浦县| 唐海县|