機(jī)率統(tǒng)計(jì)作業(yè)平均數(shù)曲的越多 平均值越接近
標(biāo)簽: 平均值
上傳時(shí)間: 2013-12-31
上傳用戶:zhliu007
Java版本的操作系中的生產(chǎn)者與消費(fèi)者的代碼~
上傳時(shí)間: 2017-01-30
上傳用戶:czl10052678
3D游戲展示程序,加開發(fā)引擎源代碼,簡(jiǎn)單而實(shí)用
上傳時(shí)間: 2014-01-27
上傳用戶:784533221
本例展示了如何實(shí)現(xiàn)2個(gè)SPI之間的在全雙工(full-duplex)模式下通信,通過NSS軟件管理,實(shí)現(xiàn)了由主向從,接著又從向主發(fā)送數(shù)據(jù)。 在本例程中,設(shè)置SPI1和SPI2為8bit數(shù)據(jù)幀,9Mbit/s傳輸速率。 在第一階段,由主SPI1把SPI1_Buffer_Tx發(fā)送到SPI2,由從SPI2把SPI2_Buffer_Tx發(fā)送到SPI1。傳輸完成后,通過比較判斷傳輸是否正確。 由于NSS管腳由軟件管理,因此,可以在不改變硬件配置的情況下使SPI1由主變從,而SPI2由從變主。在第二階段,由從SPI1把SPI1_Buffer_Tx發(fā)送到SPI2,由主SPI2把SPI2_Buffer_Tx發(fā)送到SPI1。傳輸完成后,通過比較判斷傳輸是否正確。 在STM3210B-LK1上,如果以上4個(gè)傳輸都正確,則亮起LED1(LD4),否則亮起LED2(LD3)。
標(biāo)簽: full-duplex SPI 全雙工 模式
上傳時(shí)間: 2017-01-31
上傳用戶:lz4v4
本例展示了如何利用外設(shè)TIM2來(lái)產(chǎn)生四路頻率不同的信號(hào)。 TIM2時(shí)鐘設(shè)置為36MHz,預(yù)分頻設(shè)置為2,使用輸出比較-翻轉(zhuǎn)模式(Output Compare Toggle Mode)。 TIM2計(jì)數(shù)器時(shí)鐘可表達(dá)為:TIM2 counter clock = TIMxCLK / (Prescaler +1) = 12 MHz 設(shè)置TIM2_CCR1寄存器值為32768,則CC1更新頻率為TIM2計(jì)數(shù)器時(shí)鐘頻率除以CCR1寄存器值,為366.2 Hz。因此,TIM2通道1可產(chǎn)生一個(gè)頻率為183.1 Hz的周期信號(hào)。 同理,根據(jù)寄存器TIM2_CCR2 、TIM2_CCR3和 TIM2_CCR4的值,TIM2通道2可產(chǎn)生一個(gè)頻率為366.3 Hz的周期信號(hào);TIM2通道3可產(chǎn)生一個(gè)頻率為732.4 Hz的周期信號(hào);TIM2通道4可產(chǎn)生一個(gè)頻率為1464.8 Hz的周期信號(hào)。 可以通過示波器觀察各路輸出
上傳時(shí)間: 2014-01-22
上傳用戶:plsee
本例展示了如何設(shè)置TIM工作在輸出比較-非主動(dòng)模式(Output Compare Inactive mode),并產(chǎn)生相應(yīng)的中斷。 TIM2時(shí)鐘設(shè)置為36MHz,預(yù)分頻設(shè)置為35999,TIM2計(jì)數(shù)器時(shí)鐘可表達(dá)為: TIM2 counter clock = TIMxCLK / (Prescaler +1) = 1 KHz 設(shè)置TIM2_CCR1寄存器值為1000, CCR1寄存器值1000除以TIM2計(jì)數(shù)器時(shí)鐘頻率1KHz,為1000毫秒。因此,經(jīng)過1000毫秒的時(shí)延,置PC.06輸出為低電平。 同理,根據(jù)寄存器TIM2_CCR2 、TIM2_CCR3和 TIM2_CCR4的值,經(jīng)過500毫秒的時(shí)延,置PC.07輸出為低電平;經(jīng)過250毫秒的時(shí)延,置PC.08輸出為低電平;經(jīng)過125毫秒的時(shí)延,置PC.09輸出為低電平。 輸出比較寄存器的值決定時(shí)延的大小,當(dāng)計(jì)數(shù)器的值小于這個(gè)值的時(shí)候,點(diǎn)亮與PC.06-PC.09相連的LED;當(dāng)計(jì)數(shù)器的值達(dá)到這個(gè)值得時(shí)候,產(chǎn)生中斷,在TIM2的4個(gè)通道相應(yīng)的中斷里,把它們一一關(guān)閉。
標(biāo)簽: Inactive Compare Output mode
上傳時(shí)間: 2013-12-20
上傳用戶:ghostparker
本例展示了如何使用嵌套中斷向量控制器(Nested Vectored Interrupt Controller)來(lái)設(shè)置IRQ通道。 把3個(gè)計(jì)時(shí)器(TIM2,3,4)設(shè)置為在每一個(gè)計(jì)數(shù)器更新事項(xiàng)(counter update event)產(chǎn)生中斷。這三個(gè)計(jì)時(shí)器都與各自對(duì)應(yīng)的更新IRQ通道聯(lián)系起來(lái),并設(shè)置他們的中斷優(yōu)先級(jí),TIM2為0,TIM4為2。 在他們各自的中斷中:TIM2每1秒翻轉(zhuǎn)一次PC.06的狀態(tài);TIM3每2秒翻轉(zhuǎn)一次PC.07的狀態(tài);TIM4每3秒翻轉(zhuǎn)一次PC.08的狀態(tài)。 由于在STM3210B-LK1板上, 4個(gè)LED連接在PC.04 – PC.07,而不是STM3210B-EVAL上的PC.06 – PC.09,因此,程序要做相應(yīng)的改動(dòng)。
標(biāo)簽: Controller Interrupt Vectored Nested
上傳時(shí)間: 2013-12-18
上傳用戶:Zxcvbnm
介紹了一種用單自由度速率積分陀螺組成的衛(wèi)星用慣性敏感器陀螺漂移系 數(shù)測(cè)試的實(shí)用方法
上傳時(shí)間: 2017-02-03
上傳用戶:stvnash
J2EE 探險(xiǎn)者是專門針對(duì) Java 技術(shù)經(jīng)理、架構(gòu)設(shè)計(jì)師和開發(fā)人員的系列文章。該系列中的每一篇文章都會(huì)向您展示一種或幾種 J2EE 技術(shù),并經(jīng)常對(duì)它們加以權(quán)衡,從而幫助您做出富有見識(shí)的決策。
標(biāo)簽: J2EE Java 架構(gòu)設(shè)計(jì)
上傳時(shí)間: 2014-01-09
上傳用戶:invtnewer
一個(gè)雷達(dá)系統(tǒng)的模擬程序!比較逼真的展示雷達(dá)的工作過程1
標(biāo)簽: 雷達(dá)系統(tǒng) 模擬 工作過程 程序
上傳時(shí)間: 2014-09-04
上傳用戶:zaizaibang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1