專輯類-微波相關(guān)專輯-共31冊-341M 電磁場計算中的時域有限差分法(王常清)-382頁-12.3M-pdf版.pdf
上傳時間: 2013-04-24
上傳用戶:liuxiaojie
專輯類-單片機專輯-258冊-4.20G I2C-總線8-位遠程I-O-擴展口芯片PCF8574-的原.pdf
上傳時間: 2013-05-29
上傳用戶:15679277906
開發(fā)和研制無鐵心永磁電機是當(dāng)前電機領(lǐng)域的一項重要課題,無鐵心永磁電機可以解決傳統(tǒng)有鐵心電機存在的重量重、損耗高、振動噪聲大等問題。開發(fā)無鐵心永磁電機需要準(zhǔn)確計算電機的參數(shù)和性能,而實現(xiàn)這一任務(wù)的重要前提是獲得正確的磁場分布。無鐵心永磁電機氣隙外沒有鐵磁材料,其自身的結(jié)構(gòu)特點決定了無鐵心永磁電機的氣隙磁場屬于三維開域磁場,開域磁場工程問題的計算是近年來計算電磁學(xué)的研究熱點之一。 本文的研究內(nèi)容是國家高技術(shù)研究發(fā)展(863)計劃項目“新型稀土永磁電機設(shè)計與集成技術(shù)”的關(guān)鍵技術(shù)之一。針對無鐵心永磁電機的實際工程問題,計算方法的選擇力求既能保證一定的計算精度,又能節(jié)約計算機內(nèi)存和CPU時間。根據(jù)對各種開域電磁場計算方法的分析比較,本文將漸近邊界條件法和有限元法結(jié)合解決無鐵心永磁電機三維開域磁場計算問題。 本文主要由以下幾部分組成: 第一部分為無鐵心永磁電機三維開域磁場計算方法的研究。首先提出了基于標(biāo)量磁位的漸近邊界條件,建立了球形邊界的標(biāo)量磁位漸近邊界條件數(shù)學(xué)模型。為了盡可能減少節(jié)點的數(shù)量,結(jié)合無鐵心永磁電機的具體結(jié)構(gòu),推導(dǎo)了適合于盒形截斷邊界和圓柱形截斷邊界上簡便易行的一階和二階標(biāo)量漸近邊界條件算子,該算子具有簡單、有限元實施容易的特點。其次研究并建立了標(biāo)量漸近邊界條件與有限元法結(jié)合的三維開域靜磁場的數(shù)學(xué)模型,并提出具體的實施方法,推導(dǎo)出相應(yīng)的離散方程。通過對具有解析解的長方永磁體三維開域磁場的實例計算,驗證了方法和所編程序的正確性,并將漸近邊界條件法與截斷法在計算精度和人工外邊界距離方面做了比較。結(jié)果表明:在相同人工外邊界情況下,漸近邊界條件與截斷邊界條件相比,計算精度明顯提高,二階漸近邊界條件明顯優(yōu)于一階漸近邊界條件。與截斷法相比,漸近邊界條件法更節(jié)約計算機內(nèi)存和CPU時間,比較好地處理了計算量與計算精度之間的矛盾。 第二部分針對Halbach陣列內(nèi)轉(zhuǎn)子無鐵心永磁電機三維開域磁場問題進行深入研究。利用漸近邊界條件法,定量地計算了在定轉(zhuǎn)子均無鐵心的情況下電機內(nèi)部及周圍磁場的大小,總結(jié)出了Halbach陣列無鐵心永磁電機磁場的空間分布規(guī)律。 第三部分針對不同拓撲結(jié)構(gòu)的Halbach磁體陣列電機磁場問題進行對比研究。通過大量的計算,探討了Halbach陣列永磁電機在轉(zhuǎn)子無鐵心情況下影響氣隙磁密的各種因素,分析了不同Halbach磁體軸向長度對端部漏磁的影響規(guī)律,給出了無鐵心永磁電機漏磁系數(shù)、電樞計算長度等主要設(shè)計參數(shù)隨電機結(jié)構(gòu)尺寸的變化規(guī)律。 第四部分針對具有試驗數(shù)據(jù)的三種結(jié)構(gòu)的無鐵心永磁電機樣機進行了計算和分析,計算結(jié)果與試驗數(shù)據(jù)吻合,從而驗證了漸近邊界條件法處理三維開域磁場問題的有效性和實用性。
上傳時間: 2013-06-22
上傳用戶:ivan-mtk
隨著敵對人為干擾的日益增多和電磁環(huán)境的日益惡劣,抗干擾逐漸成為衛(wèi)星導(dǎo)航接收機的必備能力之一。傳統(tǒng)的單天線多延遲系統(tǒng)僅從時域抗干擾,抑制干擾能力有限。利用陣列天線,增加空域自由度,通過空域—時域級聯(lián)或空時聯(lián)合處理能夠顯著增強導(dǎo)航信號接收機的抗干擾性能。多個天線以不同的方式放置,即不同的陣形,會使得導(dǎo)航接收機具有不同的空域抗干擾性能。針對多種陣形對空域抗干擾性能的影響差異,開展了基于L陣、十字陣、均勻圓陣和帶圓心圓陣的自適應(yīng)抗干擾性能研究,分析了導(dǎo)致差異的原因,通過對比仿真,發(fā)現(xiàn)帶圓心的圓陣具有所選陣形中最優(yōu)的輸出信干噪比,進一步推廣到空時自適應(yīng)抗干擾,也具有同樣的結(jié)論。結(jié)合工程實現(xiàn),基于FPGA完成空時抗干擾硬件模塊設(shè)計,用Matlab產(chǎn)生的量化數(shù)據(jù)作為激勵,對硬件模塊的輸出結(jié)果進行分析,與非自適應(yīng)空時波束形成結(jié)果相比,實驗驗證了模塊的有效性;與Matlab仿真處理的結(jié)果相比,驗證了模塊的正確性。多種陣形自適應(yīng)抗干擾性能差異的研究對于一定孔徑和陣元個數(shù)條件下的陣列布陣具有一定的參考價值,空時抗干擾硬件模塊是抗干擾系統(tǒng)的核心,所做工作對工程實現(xiàn)具有一定的借鑒意義。
標(biāo)簽: FPGA 時域 導(dǎo)航系統(tǒng)
上傳時間: 2013-05-28
上傳用戶:thinode
一種8 位I/O口的單片機顯示器和鍵盤接口
上傳時間: 2013-07-29
上傳用戶:標(biāo)點符號
正交頻分復(fù)用(Orthogonal Frequency Division Multiplexing,OFDM)技術(shù)是一種多載波傳輸技術(shù),它的基本思想是在頻域內(nèi)將給定信道劃分成幾個相互正交的子信道,每個子信道使用一個子載波進行調(diào)制,各子載波并行傳輸。該技術(shù)可以有效提高頻譜利用率,能夠?qū)苟鄰叫?yīng)產(chǎn)生的頻率選擇性衰弱和載波間干擾,在時變、頻變、多徑干擾嚴(yán)重的水聲信道中具有較強的優(yōu)勢。 隨著計算機和多媒體通信技術(shù)的發(fā)展,嵌入式系統(tǒng)在各個領(lǐng)域的應(yīng)用不斷深入。其中,基于ARM技術(shù)知識產(chǎn)權(quán)(IP)核的微處理器依靠其高性能、低功耗和易擴展的特點,在工業(yè)控制、無線通信、消費電子等多個領(lǐng)域得到廣泛的應(yīng)用;隨著嵌入式系統(tǒng)復(fù)雜度的提高,操作系統(tǒng)已成為嵌入式系統(tǒng)不可缺少的一部分。其中,嵌入式Linux憑借免費開源、功能強大、成熟穩(wěn)定等特點,目前已成為主要的嵌入式操作系統(tǒng)之一。 數(shù)字信號處理器(Digital Signal Processor,DSP)具有很強的數(shù)字信號處理能力,可以滿足各種高實時要求,但其尋址范圍小,I/O功能較差。ARM+DSP雙處理器的結(jié)構(gòu)可以充分利用ARM和DSP各自的優(yōu)勢實現(xiàn)協(xié)同工作。 本論文的主要工作是研究和實現(xiàn)一個基于OFDM技術(shù)的由ARM+DSP硬件平臺實現(xiàn)的能夠完成水下聲信道圖像傳輸?shù)南到y(tǒng)。主要研究內(nèi)容包括OFDM系統(tǒng)的基本原理、ARM+DSP底層硬件的驅(qū)動和控制,Linux操作系統(tǒng)的移植、MiniGUI人機界面的設(shè)計、相關(guān)應(yīng)用軟件的編寫以及在TMS320VC5502上初步實現(xiàn)OFDM的調(diào)制解調(diào),以期對今后水下圖像傳輸系統(tǒng)的實現(xiàn)能具有較大的參考價值。
標(biāo)簽: ARMDSP OFDM 圖像傳輸系統(tǒng)
上傳時間: 2013-05-20
上傳用戶:Ruzzcoy
I/O并行口直接驅(qū)動LED顯示1. 實驗任務(wù) 如圖13所示,利用AT89S51單片機的P0端口的P0.0-P0.7連接到一個共陰數(shù)碼管的a-h(huán)的筆段上,數(shù)碼管的公共端接地。在數(shù)碼
標(biāo)簽: LED 并行口 直接驅(qū)動 電路圖
上傳時間: 2013-06-15
上傳用戶:kytqcool
介紹了Infineon(英飛凌)公司DAVE2.O軟件的使用方法和一些需注意的要點,并按照流程編寫了一個“Infineon XC164CM”的閃燈測試程序
上傳時間: 2013-07-13
上傳用戶:牛布牛
區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設(shè)計要求,設(shè)計了一種基于單片機和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達25ns。 本文詳細給出了系統(tǒng)的設(shè)計方案。該方案提出了一種在后端用單片機處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設(shè)計,提高了測時精度;提出了一種基于系統(tǒng)基準(zhǔn)時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗過程提供了有效數(shù)據(jù),進一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設(shè)計了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機通信、單片機I/O總線擴展等;實現(xiàn)了系統(tǒng)單片機程序,包括單片機和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實現(xiàn)、LCD液晶菜單的設(shè)計和打印機的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計算公式;通過實驗室模擬測試以及靶場現(xiàn)場測試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設(shè)計要求、人機界面友好。
上傳時間: 2013-07-25
上傳用戶:pwcsoft
異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實現(xiàn)了不同時鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點,使得整個系統(tǒng)可靠性高和抗干擾能力強,系統(tǒng)可以工作在讀寫時鐘頻率漂移達到正負300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴充性。
上傳時間: 2013-08-08
上傳用戶:13817753084
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1