亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

對比分析

  • 應用EDA 技術仿真電子線路分析

    應用EDA 技術仿真電子線路分析 摘 要 介紹了電子電路仿真軟件Elect ronicsWo rkbench 在EDA 中的應用, 給出了仿真實

    標簽: EDA 仿真 電子線路

    上傳時間: 2013-07-27

    上傳用戶:變形金剛

  • 超寬帶脈沖與MB-OFDM物理層的FPGA實現(xiàn)

    現(xiàn)代通信系統(tǒng)對帶寬和數(shù)據(jù)速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點,成為解決企業(yè)、家庭、公共場所等高速因特網(wǎng)接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復用物理層提案(MBOA)的調(diào)制技術,并在FPGA上實現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機需要M/2個相關器,遠比M元正交調(diào)制所需的相關器數(shù)量少。誤碼率一定時,維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動時延的影響,但當抖動時延范圍小于0.02ns時,其影響較為不明顯。本文認為1~8階的Hermite脈沖皆可用,可構成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時傳輸,其多用戶的誤比特率上限低于高斯單脈沖構成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個脈沖可用的情況下,最多可容64個用戶同時通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語言實現(xiàn)了調(diào)制與解調(diào)結構,并用Modelsim做了時序驗證。用Verilog編程實現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結果一致。為了達到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個混和基多通道流水線的FFT算法結構被提出。其有效的實現(xiàn)方法也被提出。這種結構采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲和復數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個128點FFT變換在此結構模式下只需要242.4ns,滿足了MBOA的要求。

    標簽: MB-OFDM FPGA 超寬帶 脈沖

    上傳時間: 2013-07-29

    上傳用戶:TI初學者

  • 雙信號快速測頻技術及FPGA實現(xiàn)

    建立在數(shù)據(jù)率轉換技術之上的寬帶數(shù)字偵察接收機要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實時的信號處理能力。雙信號數(shù)據(jù)率轉換技術是寬帶數(shù)字偵察接收機關鍵技術之一,是解決寬帶數(shù)字接收機中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問題的可行方案。測頻技術以及帶通濾波,即寬帶數(shù)字下變頻技術,是實現(xiàn)數(shù)據(jù)率轉換系統(tǒng)的關鍵技術。本文首先介紹了寬帶數(shù)字偵察接收關鍵技術之一的數(shù)據(jù)率轉換技術,著重研究了快速、高精度雙信號測頻算法以及實驗系統(tǒng)硬件實現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號特征,指出寬帶數(shù)字接收機必須滿足寬監(jiān)視帶寬、流水作業(yè)以及近實時的響應時間。給出了一種頻率引導式的數(shù)字接收機方案,簡要介紹這種接收機的關鍵技術——快速、高精度頻率估計以及高效的數(shù)據(jù)率轉換。 (2)介紹了FFT技術在測頻算法中的應用,比較了FFT專用芯片及其優(yōu)點和缺點,指出為了滿足實時處理要求,必須選用FPGA設計FFT模塊。 (3)在分析常規(guī)的插值算法基礎上,提出了一種單信號的快速插值頻率估計方法,只需三個FFT變換系數(shù)的實部構造頻率修正項,計算量低。該方法具有精度高、測頻速率快的特點。 (4)基于DFT理論和自相關理論,提出了結合FFT和自相關的雙信號頻率估計算法。該方法先用DFT估計其中一個信號的頻率和幅度,以此頻率對信號解調(diào)并對消該頻率成分,最后利用自相關理論估計出另一個信號的頻率。 (5)基于DFT理論和FFT技術,研究了信號平方與FFT結合的雙信號頻率估計算法。根據(jù)信號中兩頻率分量的幅度比,只需一次一維平方信號譜峰搜索,就可以得到雙信號的和頻與差頻分量的估計值,并利用插值技術提高測頻精度。該算法能夠精確地估計頻率間隔小的雙信號頻率,且容易地擴展到復信號,F(xiàn)PGA硬件實現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號頻率估計算法。方法在利用AR(2)模型系數(shù)估計雙正弦信號頻率之和的同時,利用FFT快速測頻算法估計其中強信號分量的頻率值。算法仿真驗證和性能分析表明了提出的算法能快速高精度地估計雙信號頻率。 (7)給出了基于頻譜重心算法的雷達雙信號頻率估計的FPGA硬件實現(xiàn)架構,并進行了時序仿真。 (8)討論了雙信號帶寬匹配接收系統(tǒng)的硬件設計方案,給出了快速測頻及帶寬估計模塊設計。

    標簽: FPGA 信號 測頻

    上傳時間: 2013-06-02

    上傳用戶:youke111

  • 數(shù)字式π/4-DQPSK調(diào)制解調(diào)研究與FPGA實現(xiàn)

      數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術,具有頻譜利用率高、頻譜特性好、抗衰落性能強、可用非相干解調(diào)等突出特點。在移動通信、衛(wèi)星通信中得到廣泛應用。  本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個模塊的設計實現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設計;采用VHDL硬件描述語言在Xilinx公司的ISE5.2開發(fā)環(huán)境下設計實現(xiàn)各個模塊,通過了時序仿真,實現(xiàn)了正確解調(diào);分析了在實現(xiàn)過程中,采用1bit差分檢測了誤碼率。文章由推出的誤碼率表達式得到靜態(tài)高斯噪聲下,信噪比為16dB時誤碼率可達10-8。用Protel99SE進行PCB板設計,完成程序下載進FPGA芯片以及電路調(diào)試,其輸入符號速率200kbps,調(diào)制中頻455kHz。測試結果驗證了程序的正確,實現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預定的目標。  

    標簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)

    上傳時間: 2013-04-24

    上傳用戶:June

  • FPGA在相位激光測距信號處理技術中的應用

    本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術。根據(jù)課題的要求,給出了電路系統(tǒng)設計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。  根據(jù)電路系統(tǒng)設計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。  文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結果和混頻電路、比較電路、數(shù)字檢相電路的實驗結果,對在沒有零角度位置標志信號和沒有允許計數(shù)標志信號條件下的實驗結果的精度進行了分析。根據(jù)誤差結果分析,提出了下一步研究改進的措施和思路。  

    標簽: FPGA 相位 激光測距 信號處理技術

    上傳時間: 2013-04-24

    上傳用戶:yare

  • 基于FPGA的頻率特性測試儀的研制

    頻率特性測試儀(簡稱掃頻儀)是一種測試電路頻率特性的儀器,它廣泛應用于無線電、電視、雷達及通信等領域,為分析和改善電路的性能提供了便利的手段。而傳統(tǒng)的掃頻儀由多個模塊構成,電路復雜,體積龐大,而且在高頻測量中,大量的分立元件易受溫度變化和電磁干擾的影響。為此,本文提出了集成化設計的方法,針對可編程邏輯器件的特點,對硬件實現(xiàn)方法進行了探索。 本文對三大關鍵技術進行了深入研究: 第一,由掃頻信號發(fā)生器的設計出發(fā),對直接數(shù)字頻率合成技術(DDS)進行了系統(tǒng)的理論研究,并改進了ROM壓縮方法,在提高壓縮比的同時,改進了DDS系統(tǒng)的雜散度,并且利用該方法實現(xiàn)了幅度和相位可調(diào)制的DDS系統(tǒng)-掃頻信號發(fā)生器。 第二,為了提高系統(tǒng)時鐘的工作頻率,對流水線算法進行了深入的研究,并針對累加器的特點,進行了一系列的改進,使系統(tǒng)能在100MHz的頻率下正常工作。 第三,從系統(tǒng)頻率特性測試的理論出發(fā),研究如何在FPGA中提高多位數(shù)學運算的速度,從而提出了一種實現(xiàn)多位BCD碼除法運算的方法—高速串行BCD碼除法;隨后,又將流水線技術應用于該算法,對該方法進行改進,完成了基于流水線技術的BCD碼除法運算的設計,并用此方法實現(xiàn)了頻率特性的測試。 在研究以上理論方法的基礎上,以大規(guī)模可編程邏輯器件EP1K100QC208和微處理器89C52為實現(xiàn)載體,提出了基于單片機和FPGA體系結構的集成化設計方案;以VerilogHDL為設計語言,實現(xiàn)了頻率特性測試儀主要部分的設計。該頻率特性測試儀完成掃頻信號的輸出和頻率特性的測試兩大主要任務,而掃頻信號源和頻率特性測試這兩大主要模塊可集成在一片可編程邏輯器件中,充分體現(xiàn)了可編程邏輯器件的優(yōu)勢。 本文首先對相關的概念理論進行了介紹,包括DDS原理、流水線技術等,進而提出了系統(tǒng)的總體設計方案,包括設計工具、語言和實現(xiàn)載體的選擇,而后,簡要介紹了微處理器電路和外圍電路,最后,較為詳細地闡述了兩個主要模塊的設計,并給出了實現(xiàn)方式。

    標簽: FPGA 頻率特性 測試 儀的研制

    上傳時間: 2013-06-08

    上傳用戶:xiangwuy

  • 基于FPGA的高速高階FIR濾波器設計

      隨著雷達、圖像、通信等領域?qū)π盘柛咚偬幚淼囊螅芯咳藛T正尋求高速的數(shù)字信號處理算法,以滿足這種高速地處理數(shù)據(jù)的需要。常用的高速實時數(shù)字信號處理的器件有ASIC、可編程的數(shù)字信號處理芯片、FPGA,等等。  本文研究了時域FPGA上實現(xiàn)高速高階FIR數(shù)字濾波器結構,并實現(xiàn)了高壓縮比的LFM脈沖信號的匹配濾波。文章根據(jù)FIR數(shù)字濾波器理論,分析比較實現(xiàn)了FIR濾波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上設計了高速高階FIR濾波器。并詳細進行了分析;設計出了一個256階的線性調(diào)頻脈沖壓縮信號的匹配濾波器設計實例,并用ModelSim軟件進行了仿真。

    標簽: FPGA FIR 濾波器設計

    上傳時間: 2013-07-18

    上傳用戶:yt1993410

  • 基于DSP和FPGA的四關節(jié)實驗室機器人控制器的研制

    在機器人學的研究領域中,如何有效地提高機器人控制系統(tǒng)的控制性能始終是研究學者十分關注的一個重要內(nèi)容。在分析了工業(yè)機器人的發(fā)展歷程和機器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標是針對四關節(jié)實驗室機器人特有的機械結構和數(shù)學模型,建立一個新型全數(shù)字的基于DSP和FPGA的機器人位置伺服控制系統(tǒng)的軟、硬件平臺,實現(xiàn)對四關節(jié)實驗室機器人的精確控制。 本論文從實際情況出發(fā),首先分析了所研究的四關節(jié)實驗室機器人的本體結構,并對其抽象簡化得到了它的運動學數(shù)學模型。在明確了實現(xiàn)機器人精確位置伺服控制的控制原理后,我們對機器人控制系統(tǒng)的諸多可行性方案進行了充分論證,并最終決定采用了三級CPU控制的控制體系結構:第一級CPU為上位計算機,它實現(xiàn)對機器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機器人實時軌跡規(guī)劃等控制算法的運算;第二級CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實現(xiàn)了對機器人多個關節(jié)的高速并行驅(qū)動;第三級CPU為交流伺服驅(qū)動處理器,它實現(xiàn)了機器人關節(jié)伺服電機的精確三閉環(huán)誤差驅(qū)動控制,以及電機的故障診斷和自動保護等功能。此外,我們采用比普通UART速度快得多的USB來實現(xiàn)上位計算機.與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機器人系統(tǒng)的軟件設計包括兩個部分:一是采用VC++實現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負責機器人實時軌跡規(guī)劃等控制算法的運算,同時完成用戶與機器人系統(tǒng)之間的信息交互;二是采用C語言實現(xiàn)的下位DSP控制程序,它主要負責接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號,實現(xiàn)對機器人的實時驅(qū)動,同時還能夠?qū)崟r的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機器人的當前狀態(tài)信息。 研究開發(fā)出來的四關節(jié)實驗室機器人控制器具有控制實時性好、定位精度高、運行穩(wěn)定可靠的特點,它允許用戶通過上位控制計算機實現(xiàn)對機器人的各種設定作業(yè)的控制,也可以讓用戶通過機器人控制箱現(xiàn)場對機器人進行回零、示教等各項操作。

    標簽: FPGA DSP 實驗室 機器人控制器

    上傳時間: 2013-06-11

    上傳用戶:edisonfather

  • 無線擴頻集成電路開發(fā)中信道編解碼技術研究與FPGA實現(xiàn)

    本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現(xiàn)思路和方法進行相關研究。 近年來無線局域網(wǎng)IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發(fā)一套擴頻通信芯片具有重大的現(xiàn)實意義。無線擴頻通信系統(tǒng)與常規(guī)通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現(xiàn)的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴頻通信技術的發(fā)展狀態(tài)以及國內(nèi)外開發(fā)擴頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數(shù)學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數(shù)。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發(fā)基帶擴頻通信系統(tǒng)的設計思路和方法。首先對FPGA開發(fā)流程以及實際開發(fā)的工具進行了簡要的介紹,然后給出了擴頻通信系統(tǒng)的總體設計。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關功能模塊的實現(xiàn)原理和方法進行分析。第七章對論文的工作進行總結。

    標簽: FPGA 無線擴頻 信道編解 技術研究

    上傳時間: 2013-07-07

    上傳用戶:時代電子小智

  • OFDM系統(tǒng)中信道編碼的FPGA實現(xiàn)及降低峰均比的研究

    低壓電力線通信(PLC)具有網(wǎng)絡分布廣、無需重新布線和維護方便等優(yōu)點。近年來,低壓電力線通信被看成是解決信息高速公路“最后一英里”問題的一種方案,在國內(nèi)外掀起了一個新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關噪聲和窄帶噪聲,因此在電力線通信系統(tǒng)中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實現(xiàn)OFDM系統(tǒng)中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時為了與PC機進行通信,還在FPGA上做了一個RS232串行接口模塊,以上所有的模塊均采用硬件描述語言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統(tǒng)所面臨的一個重要問題,必須要考慮如何降低大峰值功率信號出現(xiàn)的概率。本文重點研究了三種降低PAR的方法:即信號預畸變技術、信號非畸變技術和編碼技術。這三種方法各有優(yōu)缺點,但是迄今為止還沒有一種好方法能夠徹底地解決OFDM系統(tǒng)中較高PAR的弊病。本論文內(nèi)容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術的發(fā)展歷程。第二章詳細介紹了OFDM的原理以及實現(xiàn)OFDM所采用的一些技術細節(jié)。第三章詳細介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結構以及方案中采用的卷積碼和交織的原理及設計。第四章詳細討論了編碼方案如何在FPGA上實現(xiàn),包括可編程邏輯器件FPGA/CPLD的結構特點,開發(fā)流程,以及串口通信接口、編解碼器的FPGA設計。第五章詳細介紹了如何降低OFDM系統(tǒng)中的峰值平均功率比。最后,在第六章總結全文,并對課題中需要進一步完善的方面進行了探討。

    標簽: OFDM FPGA 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:520

主站蜘蛛池模板: 石城县| 南川市| 东源县| 棋牌| 永仁县| 保山市| 达日县| 弋阳县| 郯城县| 静乐县| 江阴市| 龙游县| 津市市| 庐江县| 福贡县| 洪雅县| 庄浪县| 佛学| 东宁县| 静乐县| 广东省| 潜山县| 福鼎市| 台湾省| 甘德县| 广丰县| 宁国市| 大悟县| 隆化县| 长沙市| 精河县| 辽阳市| 文山县| 江永县| 雷州市| 浦江县| 虎林市| 嘉黎县| 永兴县| 资源县| 怀仁县|