亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

專用語言

  • 用單片機配置FPGA—PLD設計技巧

    用單片機配置FPGA—PLD設計技巧 Configuration/Program Method for Altera Device Configure the FLEX Device You can use any Micro-Controller to configure the FLEX device–the main idea is clocking in ONE BITof configuration data per CLOCK–start from the BIT 0􀂄The total Configuration time–e.g. 10K10 need 15K byte configuration file•calculation equation–10K10* 1.5= 15Kbyte–configuration time for the file itself•15*1024*8*clock = 122,880Clock•assume the CLOCK is 4MHz•122,880*1/4Mhz=30.72msec

    標簽: FPGA PLD 用單片機 設計技巧

    上傳時間: 2013-10-09

    上傳用戶:a67818601

  • HT48&HT46 MCU用軟件執行I2C總線的控制功能的方

    I2C 總線包括了兩條串行總線(時鐘線SCL 和數據線SDA),通過這兩條總線能實現多個芯片之間的通信。在互相連接的芯片中,至少有一個芯片作為總線控制器,而其它芯片則作為從控制器。在本應用說明中,介紹了用Holtek 的八位RISC 結構的單片機作為單總線控制器的軟件實現的方法。在本文的示例中,采用了一片EEPROM(型號HT24LC02,2Kbit)作為從控制器參與測試。電路說明:HT24LC02 的A0、A1、A2、VSS、WP 引腳接地,VCC 接+5V,SCL 接PA3,SDA 接PA2使用說明:例程中先向eeprom 中寫數據,寫完后,再將eeprom 中內容讀出來,并將讀出數據進行比較,若數據不相等程序跳到fail_out 中;若相等,最后程序跳到ok_end 中。本說明中提供了一個源文件OP_HT24.ASM 和一個包含文件HT24.ASM。在應用時,要將OP_HT24.ASM 文件添加到用戶的project 中,并修改HT24.INC 文件中的變量設置,以建立SCL/SDA引腳來與用戶的應用電路相匹配。

    標簽: HT MCU I2C 48

    上傳時間: 2013-10-19

    上傳用戶:ming52900

  • LED顯示屏恒流驅動電路設計

    摘要: 本文介紹了L ED 顯示屏常規型驅動電路的設計方式及其存在的缺陷, 提出了簡單的L ED 顯示屏恒流驅動方式及電路的實現。關鍵詞:L ED 顯示屏 動態掃描 驅動電路中圖分類號: TN 873+ . 93   文獻標識碼:A    文章編號: 1005- 9490(2001) 03- 0252- 051 引 言  L ED 顯示屏是80 年代后期在全球迅速發展起來的新型信息顯示媒體, 它利用發光二極管構成的點陣模塊或像素單元, 組成大面積顯示屏幕, 以其可靠性高、使用壽命、環境適應能力強、性能價格比高、使用成本低等特點, 在信息顯示領域已經得到了非常廣泛的應用[ 1 ]。L ED 顯示屏主要包括發光二極管構成的陣列、驅動電路、控制系統及傳輸接口和相應的應用軟件等, 其中驅動電路設計的好壞, 對L ED 顯示屏的顯示效果、制作成本及系統的運行性能起著很重要的作用。所以, 設計一種既能滿足控制驅動的要求, 同時使用器件少、成本低的控制驅動電路是很有必要的。本文就常規型驅動電路的設計作些分析并提出恒流驅動電路的設計方式。2 L ED 顯示屏常規驅動電路的設計  L ED 顯示屏驅動電路的設計, 與所用控制系統相配合, 通常分為動態掃描型驅動及靜態鎖存型驅動二大類。以下就動態掃描型驅動電路的設計為例為進行分析:動態掃描型驅動方式是指顯示屏上的4 行、8 行、16 行等n 行發光二極管共用一組列驅動寄存器, 通過行驅動管的分時工作, 使得每行L ED 的點亮時間占總時間的1ön , 只要每行的刷新速率大于50 Hz, 利用人眼的視覺暫留效應, 人們就可以看到一幅完整的文字或畫面[ 2 ]。常規型驅動電路的設計一般是用串入并出的通用集成電路芯片如74HC595 或MC14094 等作為列數據鎖存, 以8050 等小功率N PN 三極管為列驅動, 而以達林頓三極管如T IP127 等作為行掃描管, 其電路如圖1 所示。

    標簽: LED 顯示屏 恒流驅動 電路設計

    上傳時間: 2014-02-19

    上傳用戶:lingzhichao

  • 用VHDL語言進行MCS-51兼容單片機ip核開發

    用VHDL語言進行MCS-51兼容單片機ip核開發  

    標簽: VHDL MCS 51兼容 語言

    上傳時間: 2013-10-28

    上傳用戶:nem567397

  • 用c5402構建的聲回波對消器

    用c5402構建的聲回波對消器

    標簽: c5402 回波

    上傳時間: 2014-12-28

    上傳用戶:pei5

  • 用TI dsp做變頻器的資料

    用TI dsp做變頻器的資料

    標簽: dsp 變頻器

    上傳時間: 2013-11-14

    上傳用戶:13160677563

  • 用ModelSimSE進行功能仿真和時序仿真的方法(ALTERA篇)

    用ModelSimSE進行功能仿真和時序仿真的方法(ALTERA篇)

    標簽: ModelSimSE ALTERA 功能仿真 時序仿真

    上傳時間: 2013-10-20

    上傳用戶:hehuaiyu

  • 基于Altera 28nm FPGA的100-Gbit OTN復用轉發器解決方案

      100-Gb光傳送網(OTN)復用轉發器   a. 提供連續數據范圍在600 Mbps到14.1 Gbps之間的串行收發器,通過使用方便的部分重新配置功能支持多標準客戶側接口;   b. 44個獨立發送時鐘域,提高了時鐘靈活性;   c. 收發器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標簽: Altera FPGA Gbit 100

    上傳時間: 2013-11-19

    上傳用戶:zhyiroy

  • 用FPGA設計多功能數字鐘

    用FPGA設計多功能數字鐘

    標簽: FPGA 多功能 數字

    上傳時間: 2013-11-16

    上傳用戶:1234567890qqq

  • 用VerilogHDL實現基于FPGA的通用分頻器的設計

    用VerilogHDL實現基于FPGA的通用分頻器的設計

    標簽: VerilogHDL FPGA 分頻器

    上傳時間: 2013-10-28

    上傳用戶:xiaoxiang

主站蜘蛛池模板: 家居| 垦利县| 南华县| 恩平市| 苍溪县| 兰考县| 德保县| 镇宁| 白河县| 彭阳县| 武功县| 疏附县| 东莞市| 镇原县| 大荔县| 繁昌县| 织金县| 突泉县| 张掖市| 饶平县| 白玉县| 电白县| 岑巩县| 胶州市| 苗栗市| 万宁市| 茶陵县| 乌拉特中旗| 安西县| 安义县| 日照市| 皮山县| 娄底市| 莆田市| 白银市| 韶关市| 黄大仙区| 大邑县| 威海市| 五河县| 金昌市|