亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

射頻直接采樣

  • 基于Multisim 10的共射極放大器設(shè)計(jì)與仿真

    利用Multisim 10仿真軟件對共射極放大電路進(jìn)行了計(jì)算機(jī)輔助設(shè)計(jì)和仿真。運(yùn)用直流工作點(diǎn)對靜態(tài)工作點(diǎn)進(jìn)行了分析和設(shè)定;利用波特圖示儀分析了電路的頻率特性;對電壓增益、輸入電阻和輸出電阻進(jìn)行了仿真測試,測試結(jié)果和理論計(jì)算值基本一致。研究表明,Multisim 10仿真軟件具有強(qiáng)大的設(shè)計(jì)和仿真分析功能,可以縮短設(shè)計(jì)周期,保障操作安全,方便調(diào)試、節(jié)省成本和提高設(shè)計(jì)質(zhì)量等。

    標(biāo)簽: Multisim 共射 仿真 放大器設(shè)計(jì)

    上傳時(shí)間: 2014-12-23

    上傳用戶:dianxin61

  • 傳輸線變壓器在射頻功率放大器中的應(yīng)用

    介紹由傳輸線變壓器(又稱為魔T 混合網(wǎng)絡(luò)) 構(gòu)成功率合成和功率分配的工作原理以及在射頻大功率放大器中的應(yīng)用。

    標(biāo)簽: 傳輸線變壓器 中的應(yīng)用 射頻功率放大器

    上傳時(shí)間: 2014-08-15

    上傳用戶:ghostparker

  • 射頻遙控在家電遙控器中的應(yīng)用電路圖

    射頻遙控在家電遙控器中的應(yīng)用電路圖

    標(biāo)簽: 射頻遙控 家電遙控器 中的應(yīng)用 電路圖

    上傳時(shí)間: 2013-11-19

    上傳用戶:erkuizhang

  • RF前置放大電路基礎(chǔ)知識

      RF前置放大電路即讀取光碟片射頻信號的放大電路.其放大電路性能的好壞會直接影響到DVD-ROM產(chǎn)品性能的好壞.其主要功能如下:   (1)對鐳射二極體供電進(jìn)行控制.并產(chǎn)生參考   電壓.   (2)對從光感檢測器輸出的微弱電流信號轉(zhuǎn)成   電壓信號進(jìn)行放大處理.

    標(biāo)簽: 前置放大電路 基礎(chǔ)知識

    上傳時(shí)間: 2013-11-22

    上傳用戶:linlin

  • 時(shí)鐘應(yīng)用中的直接數(shù)字頻率合成器

    直接數(shù)字式頻率合成器(DDS)—DDS同DSP(數(shù)字信號處理)一樣,也是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn)。

    標(biāo)簽: 時(shí)鐘 數(shù)字頻率合成器

    上傳時(shí)間: 2013-10-21

    上傳用戶:ccclll

  • 寬頻帶高功率射頻脈沖功率放大器

    利用MOS場效應(yīng)管(MOSFET),采取AB類推挽式功率放大方式,采用傳輸線變壓器寬帶匹配技術(shù),設(shè)計(jì)出一種寬頻帶高功率射頻脈沖功率放大器模塊,其輸出脈沖功率達(dá)1200W,工作頻段0.6M~10MHz。調(diào)試及實(shí)用結(jié)果表明,該放大器工作穩(wěn)定,性能可靠

    標(biāo)簽: 寬頻帶 高功率 射頻 脈沖功率放大器

    上傳時(shí)間: 2013-11-17

    上傳用戶:waitingfy

  • 時(shí)鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時(shí)鐘分相技術(shù)并討論了時(shí)鐘分相技術(shù)在高速數(shù)字電路設(shè)計(jì)中的作用。 關(guān)鍵詞: 時(shí)鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79  文獻(xiàn)標(biāo)識碼:A   文章編號: 025820934 (2000) 0620437203 時(shí)鐘是高速數(shù)字電路設(shè)計(jì)的關(guān)鍵技術(shù)之一, 系統(tǒng)時(shí)鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時(shí)鐘設(shè)計(jì)上面。但隨著系統(tǒng)時(shí)鐘頻率的升高。我們的系統(tǒng)設(shè)計(jì)將面臨一系列的問 題。 1) 時(shí)鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時(shí)鐘對電路板的設(shè)計(jì)提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時(shí)鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時(shí)鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計(jì)中對高頻時(shí)鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時(shí)鐘分相技術(shù), 以低頻的時(shí)鐘實(shí)現(xiàn)高頻的處 理。 1 時(shí)鐘分相技術(shù) 我們知道, 時(shí)鐘信號的一個周期按相位來分, 可以分為360°。所謂時(shí)鐘分相技術(shù), 就是把 時(shí)鐘周期的多個相位都加以利用, 以達(dá)到更高的時(shí)間分辨。在通常的設(shè)計(jì)中, 我們只用到時(shí)鐘 的上升沿(0 相位) , 如果把時(shí)鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時(shí)間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時(shí)鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時(shí)間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時(shí)來達(dá)到時(shí)鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時(shí)間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實(shí)現(xiàn)高精度的時(shí)間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實(shí)現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時(shí)鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時(shí)鐘分相技術(shù)在實(shí)際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時(shí)間性能, 必須確保分相時(shí)鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計(jì)中, 通常用一個低頻、高精度的 晶體作為時(shí)鐘源, 將這個低頻時(shí)鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時(shí)鐘, 對這個時(shí)鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動的分 相時(shí)鐘。 這部分電路在實(shí)際運(yùn)用中獲得了很好的效果。下面以應(yīng)用的實(shí)例加以說明。2 應(yīng)用實(shí)例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時(shí)鐘分為4 個相位 數(shù)據(jù), 與其同步的時(shí)鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時(shí), 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時(shí)鐘, 即要獲取與數(shù) 據(jù)同步的時(shí)鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時(shí)鐘信號, 一般時(shí)間 分辨應(yīng)該達(dá)到1ö4 的時(shí)鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時(shí)鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計(jì)帶來很多的困擾。 我們在這里使用鎖相環(huán)和時(shí)鐘分相技術(shù), 將一個16MHz 晶振作為時(shí)鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時(shí)鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時(shí)鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時(shí)鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時(shí)鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認(rèn)為下一相位的時(shí)鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計(jì)了圖4 所示的時(shí)鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時(shí)鐘: 用這4 個 時(shí)鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時(shí)鐘。這里, 我們運(yùn)用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時(shí)鐘進(jìn)行了4 分 相, 成功地實(shí)現(xiàn)了同步時(shí)鐘的獲取, 這部分 電路目前已實(shí)際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價(jià)格昂貴, 而且系統(tǒng)設(shè)計(jì) 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時(shí)鐘分相, 用以替代高速的ADC, 但由 于時(shí)鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時(shí)鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達(dá)到很 好的時(shí)間分辨。 現(xiàn)在使用時(shí)鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時(shí)鐘分別作為ADC 的 轉(zhuǎn)換時(shí)鐘, 對模擬信號進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點(diǎn)依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時(shí)鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運(yùn)用時(shí)鐘分相技術(shù), 可以有效地用低頻時(shí)鐘實(shí)現(xiàn)相當(dāng)于高頻時(shí)鐘的時(shí)間性能, 并 避免了高速數(shù)字電路設(shè)計(jì)中一些問題, 降低了系統(tǒng)設(shè)計(jì)的難度。

    標(biāo)簽: 時(shí)鐘 分相 技術(shù)應(yīng)用

    上傳時(shí)間: 2013-12-17

    上傳用戶:xg262122

  • 射頻電路PCB設(shè)計(jì)

    射頻電路PCB設(shè)計(jì)

    標(biāo)簽: PCB 射頻電路

    上傳時(shí)間: 2014-01-13

    上傳用戶:a1054751988

  • 射頻電路PCB設(shè)計(jì)中注意問題

      PCB 設(shè)計(jì)對于電路設(shè)計(jì)而言越來越重要。但不少設(shè)計(jì)者往往只注重原理設(shè)計(jì),而對PCB 板的設(shè)計(jì)布局考慮不多,因此在完成的電路設(shè)計(jì)中常會出現(xiàn)EMC 問題。文中從射頻電路的特性出發(fā),闡述了射頻電路PCB 設(shè)計(jì)中需要注意的一些問題。

    標(biāo)簽: PCB 射頻電路

    上傳時(shí)間: 2013-10-24

    上傳用戶:jiangxiansheng

  • protel 99se進(jìn)行射頻電路PCB設(shè)計(jì)的流程

    介紹了采用protel 99se進(jìn)行射頻電路pcb設(shè)計(jì)的設(shè)計(jì)流程為了保證電路的性能。在進(jìn)行射頻電路pcb設(shè)計(jì)時(shí)應(yīng)考慮電磁兼容性,因而重點(diǎn)討論了元器件的布局與布線原則來達(dá)到電磁兼容的目的.關(guān)鍵詞 射頻電路 電磁兼容 布局

    標(biāo)簽: protel PCB 99 se

    上傳時(shí)間: 2013-11-14

    上傳用戶:竺羽翎2222

主站蜘蛛池模板: 方山县| 彰化县| 灵丘县| 色达县| 大连市| 重庆市| 大邑县| 洛阳市| 大方县| 华阴市| 务川| 奉化市| 和平区| 开远市| 垦利县| 南平市| 宁武县| 马尔康县| 拜泉县| 离岛区| 昭平县| 武清区| 舞阳县| 甘泉县| 从江县| 离岛区| 陈巴尔虎旗| 晋中市| 通化县| 德格县| 会理县| 景东| 富宁县| 东乡县| 阳江市| 同江市| 浪卡子县| 锡林浩特市| 濮阳县| 金平| 抚松县|