裡面包含VB控制電腦i/p port所需的軟件,以及相關(guān)的範(fàn)例
標(biāo)簽: port 控制
上傳時(shí)間: 2013-12-22
上傳用戶:璇珠官人
一種基于BP神經(jīng)網(wǎng)絡(luò)整定的PID控制的matlab源程序
標(biāo)簽: matlab PID BP神經(jīng)網(wǎng)絡(luò) 整定
上傳時(shí)間: 2015-11-24
上傳用戶:kelimu
本文提出一個(gè)根值4 蝴蝶元素使用(m, n) - 櫃臺(tái)減少硬體複雜, 延遲時(shí)間, 和電力消費(fèi)被介入在使用常規(guī)加法器。並且一臺(tái)修改過(guò)的換向器為FFT 算法被描述與用管道運(yùn)輸?shù)膶?shí)施一起為連續(xù)輸入資料減少資料記憶要求。
標(biāo)簽: FFT 元素 修改 加法器
上傳時(shí)間: 2015-12-04
上傳用戶:541657925
串口控制8路舵機(jī)程序,本程序適用于III型實(shí)驗(yàn)板,如有需要請(qǐng)與我聯(lián)系
標(biāo)簽: III 程序 串口控制 8路
上傳用戶:時(shí)代電子小智
基于REF神經(jīng)網(wǎng)絡(luò)整定的PID控制,網(wǎng)絡(luò)分三層被控對(duì)象為二階
標(biāo)簽: REF PID 神經(jīng)網(wǎng)絡(luò) 整定
上傳時(shí)間: 2014-01-16
上傳用戶:a3318966
使用FPGA設(shè)計(jì)WiMax接收機(jī)之OFDM同步硬體電路(內(nèi)附VHDL code)
標(biāo)簽: WiMax FPGA OFDM VHDL
上傳時(shí)間: 2016-01-22
上傳用戶:zhuyibin
基于BP神經(jīng)網(wǎng)絡(luò)整定的PlD控制,神經(jīng)網(wǎng)絡(luò),根據(jù)系統(tǒng)的運(yùn)行狀態(tài),調(diào)節(jié)PID控制器的參數(shù),以期達(dá)到某種性能指標(biāo) 的最優(yōu)化,使輸出層神經(jīng)元的輸出狀態(tài)對(duì)于控制器的三個(gè)可調(diào)參數(shù)
標(biāo)簽: PlD BP神經(jīng)網(wǎng)絡(luò) 整定 控制
上傳時(shí)間: 2013-12-17
上傳用戶:李彥東
基于RBF神經(jīng)網(wǎng)絡(luò)整定的PID控制 徑向基函數(shù)具有單隱居的三層前饋網(wǎng)絡(luò)。是—種局部逼近網(wǎng)絡(luò),己證明它能以任意精度逼近杠意連續(xù)函數(shù)。
標(biāo)簽: RBF PID 網(wǎng)絡(luò) 神經(jīng)網(wǎng)絡(luò)
上傳用戶:hewenzhi
ADS操作影片,教我們?cè)觞Ntuning電路.中文發(fā)音,步驟清楚,非常適合初學(xué)入門者.希望對(duì)大家有幫助.
標(biāo)簽: tuning ADS 操作 家
上傳時(shí)間: 2016-02-25
上傳用戶:trepb001
一個(gè)可以計(jì)算分壓電路的源碼。 可透過(guò)輸出與輸入電壓,計(jì)算電阻的大小;或透過(guò)輸入電壓與電阻,計(jì)算最後輸出之電壓
標(biāo)簽: 分
上傳時(shí)間: 2014-12-09
上傳用戶:hoperingcong
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1