亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

安卓計(jì)(jì)算器布局

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時(shí)間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動(dòng)

    USBISP下載器驅(qū)動(dòng)USBISP下載器驅(qū)動(dòng)及說(shuō)明(USBISP配置用戶用)\RZ-USBISP使用說(shuō)明

    標(biāo)簽: USBISP 下載器 驅(qū)動(dòng)

    上傳時(shí)間: 2013-07-03

    上傳用戶:coeus

  • FPGA布局算法研究和軟件實(shí)現(xiàn)

    FPGA布局算法和軟件位于工藝映射和布線之間,是一個(gè)承上啟下的階段,對(duì)最終的布通率和時(shí)序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國(guó)內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優(yōu)化裝箱和布局。本文給了基于學(xué)術(shù)界標(biāo)準(zhǔn)布局布線軟件VPR的一個(gè)軟件實(shí)現(xiàn),并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實(shí)現(xiàn),在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來(lái)的平均額外時(shí)間開(kāi)銷不到20%。 FPGA布局軟件實(shí)現(xiàn)對(duì)整個(gè)FPGA CAD流程的運(yùn)行效率,算法的可擴(kuò)展性也有著不可忽視的影響。現(xiàn)代FPGA有著多樣而復(fù)雜的邏輯和布線資源。而學(xué)術(shù)界的布局軟件'VPR所面向的FPGA卻只能處理十分簡(jiǎn)單的FPGA結(jié)構(gòu),對(duì)于宏、總線、多時(shí)鐘等實(shí)際應(yīng)用中很重要的部分都沒(méi)有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結(jié)構(gòu)的邏輯單元層來(lái)統(tǒng)一處理多種類型的邏輯資源。針對(duì)相對(duì)位置約束在現(xiàn)代FPGA布局軟件中的重要地位,我們提出了一種處理相對(duì)位置約束的方法。這些討論均已經(jīng)在面向Xilinx SpartanⅡ芯片布局的原型系統(tǒng)中得到了實(shí)現(xiàn),初步證實(shí)了這些方法的可擴(kuò)展性和實(shí)用性。

    標(biāo)簽: FPGA 布局 算法研究 軟件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-21

    上傳用戶:ezgame

  • FPGA低功耗布局布線算法的研究

    本文對(duì)嵌入硬核的FPGA布線通道寬度分布和改進(jìn)FPGA布局算法進(jìn)行了研究。文章在嵌入硬核的FPGA布線通道寬度分布研究中,引入了四種架構(gòu),其布線通道寬度分布函數(shù)分別為均勻、脈沖、高斯和三角分布。通過(guò)修改VPR工具的源代碼,使平臺(tái)適用于具有嵌入硬核的FPGA架構(gòu),利用MCNC基準(zhǔn)電路來(lái)測(cè)試這四種架構(gòu)的性能。實(shí)驗(yàn)結(jié)果表明:在以網(wǎng)線平均長(zhǎng)度作為指標(biāo)的測(cè)試中,通道寬度均勻分布的架構(gòu)具有更短的布線長(zhǎng)度、更優(yōu)的性能。

    標(biāo)簽: FPGA 低功耗 布局布線 法的研究

    上傳時(shí)間: 2013-06-27

    上傳用戶:xsnjzljj

  • FPGA結(jié)構(gòu)和布局布線算法研究

    論文設(shè)計(jì)了一種FPGA結(jié)構(gòu)描述方法,解決了FPGA建模問(wèn)題。FPGA結(jié)構(gòu)描述方法包含邏輯單元信息,互連線信息等10部分。當(dāng)采用不同的FPGA芯片進(jìn)行布局布線時(shí),只需要使用結(jié)構(gòu)描述方法重新定義這種FPGA芯片的結(jié)構(gòu),不需要改變布局布線工具。 為了配合FPGA編程下載,論文改進(jìn)了劃分網(wǎng)表算法,能夠生成LUT配置信息文件。改進(jìn)了布局布線算法,能夠支持更多的商用FPGA結(jié)構(gòu)特征,開(kāi)發(fā)的布局布線工具在可布通性上和VPR接近,布局階段能夠減少21%的邏輯單元交換次數(shù),它在布局布線之后生成內(nèi)部連接信息,布局信息和布線信息。這些信息提供給布局布線的下一階段編程下載必要的支持,可以生成位流文件下載到FPGA中。

    標(biāo)簽: FPGA 布局布線 算法研究

    上傳時(shí)間: 2013-07-29

    上傳用戶:氣溫達(dá)上千萬(wàn)的

  • C8051編程器資料

    c8051編程器資料,u-ec2,u-ec5,u-pdc 資料

    標(biāo)簽: C8051 編程器

    上傳時(shí)間: 2013-05-31

    上傳用戶:1134473521

  • 卷積Turbo碼編譯碼器FPGA實(shí)現(xiàn)

    卷積Turbo碼因其優(yōu)異的糾錯(cuò)性能越來(lái)越受人門的關(guān)注,而編碼器和譯碼器是編碼理論實(shí)際應(yīng)用的重點(diǎn)和難點(diǎn)。論文根據(jù)IEEE802.16e標(biāo)準(zhǔn),以低時(shí)延、高吞吐量、支持高時(shí)鐘頻率、參數(shù)可配置為目標(biāo),對(duì)卷積Turbo碼編碼器和譯碼器的FPG...

    標(biāo)簽: Turbo FPGA 卷積 編譯碼器

    上傳時(shí)間: 2013-05-19

    上傳用戶:cuibaigao

  • 555定時(shí)器電路設(shè)計(jì)軟件

    555定時(shí)器電路設(shè)計(jì)軟件,有很多555電路參數(shù)的計(jì)算

    標(biāo)簽: 555 定時(shí)器電路 設(shè)計(jì)軟件

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

  • 基于vhdl的移位寄存器設(shè)計(jì)

    16位帶有并行預(yù)置功能的右移移位寄存器,CLK1是時(shí)鐘信號(hào), LOAD是并行數(shù)據(jù)使能信號(hào),QB是串行輸出端口

    標(biāo)簽: vhdl 移位寄存器

    上傳時(shí)間: 2013-04-24

    上傳用戶:diamondsGQ

  • 直流斬波器工作原理

    簡(jiǎn)介直流斬波器工作原理,有直流展播電路阿四分紅派個(gè) 一個(gè)一個(gè)

    標(biāo)簽: 直流 斬波器 工作原理

    上傳時(shí)間: 2013-06-12

    上傳用戶:guh000

主站蜘蛛池模板: 灵寿县| 农安县| 博爱县| 龙海市| 湾仔区| 晋江市| 龙江县| 区。| 班戈县| 桃园市| 靖安县| 建昌县| 扎鲁特旗| 谷城县| 武汉市| 潜江市| 文成县| 二手房| 雅安市| 黄平县| 玛多县| 文登市| 永年县| 旅游| 丰镇市| 普格县| 古交市| 贵州省| 达拉特旗| 肇东市| 甘孜县| 洱源县| 武陟县| 柏乡县| 梁河县| 富平县| 封丘县| 石屏县| 吉林市| 抚松县| 津市市|