采用UART做LIN總線的主節(jié)點(diǎn)應(yīng)用:本應(yīng)用例使用SPMC75F2313A和通用LIN Bus收發(fā)器TJA1020(或ATA6661)實(shí)現(xiàn)LIN(Local Interconnect Network)是低成本的汽車網(wǎng)絡(luò)的傳輸。1.2 LIN Bus規(guī)范LIN 是低成本網(wǎng)絡(luò)中的汽車通訊協(xié)議標(biāo)準(zhǔn),LIN(Local Interconnect Network)是低成本的汽車網(wǎng)絡(luò),它是現(xiàn)有多種汽車網(wǎng)絡(luò)在功能上的補(bǔ)充由于能夠提高質(zhì)量、降低成本,LIN 將是在汽車中使用汽車分級(jí)網(wǎng)絡(luò)的啟動(dòng)因素。LIN 的標(biāo)準(zhǔn)化將簡(jiǎn)化多種現(xiàn)存的多點(diǎn)解決方案且將降低在汽車電子領(lǐng)域中的開發(fā)生產(chǎn)服務(wù)和后勤成本。LIN 標(biāo)準(zhǔn)包括傳輸協(xié)議規(guī)范、傳輸媒體規(guī)范、開發(fā)工具接口規(guī)范和用于軟件編程的接口LIN在硬件和軟件上保證了網(wǎng)絡(luò)節(jié)點(diǎn)的互操作性并有可預(yù)測(cè)EMC的功能。
標(biāo)簽: UART LIN 總線 主節(jié)點(diǎn)
上傳時(shí)間: 2013-10-15
上傳用戶:AISINI005
UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders: \vhdl_source -- Source VHDL files: uart.vhd - top level file txmit.vhd - transmit portion of uart rcvr.vhd - - receive portion of uart \vhdl_testfixture -- VHDL Testbench files. This files only include the testbench behavior, they do not instantiate the DUT. This can easily be done in a top-level VHDL file or a schematic. This folder contains the following files: txmit_tb.vhd -- Test bench for txmit.vhd. rcvr_tf.vhd -- Test bench for rcvr.vhd.
標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)
上傳時(shí)間: 2013-11-07
上傳用戶:jasson5678
AD接收UART發(fā)送模塊
上傳時(shí)間: 2013-10-28
上傳用戶:zhang_yi
嵌入式 基于TI公司Cortex-M3的uart超級(jí)通信開發(fā) 實(shí)現(xiàn)兩個(gè)數(shù)相加求和
標(biāo)簽: Cortex-M uart TI公司 超級(jí)
上傳時(shí)間: 2013-11-18
上傳用戶:shuizhibai
為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊。通過仿真和實(shí)際應(yīng)用證明系統(tǒng)的準(zhǔn)確性,該方法和理念具有一定的通用性,為數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)提供了一個(gè)新思路,使系統(tǒng)更緊湊,易維護(hù),更可靠。
上傳時(shí)間: 2013-10-11
上傳用戶:lliuhhui
設(shè)計(jì)了一種基于NiosⅡ的UART系統(tǒng),采用軟硬件協(xié)作設(shè)計(jì)的思想調(diào)用了UART核并通過編譯相關(guān)軟件驅(qū)動(dòng)的方式實(shí)現(xiàn)RS232協(xié)議的通信。首先介紹了UART的協(xié)議原理,然后描述了基本的硬件構(gòu)造和軟件編程方法。編譯仿真無誤后下載到芯片通過串口調(diào)試軟件進(jìn)行了調(diào)試驗(yàn)證。
上傳時(shí)間: 2013-10-27
上傳用戶:huyahui
UART 4 UART參考設(shè)計(jì),Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders: \vhdl_source -- Source VHDL files: uart.vhd - top level file txmit.vhd - transmit portion of uart rcvr.vhd - - receive portion of uart \vhdl_testfixture -- VHDL Testbench files. This files only include the testbench behavior, they do not instantiate the DUT. This can easily be done in a top-level VHDL file or a schematic. This folder contains the following files: txmit_tb.vhd -- Test bench for txmit.vhd. rcvr_tf.vhd -- Test bench for rcvr.vhd.
標(biāo)簽: UART Xilinx VHDL 參考設(shè)計(jì)
上傳時(shí)間: 2013-11-02
上傳用戶:18862121743
USB TO RS232 RS485 UART轉(zhuǎn)接板電路原理圖
上傳時(shí)間: 2013-10-22
上傳用戶:macarco
arm s3c44b0x 的uart程序源碼
標(biāo)簽: s3c44b0x uart arm 程序源碼
上傳時(shí)間: 2013-11-30
上傳用戶:chenlong
arm s3c44b0x 的uart程序源碼
標(biāo)簽: s3c44b0x uart arm 程序源碼
上傳時(shí)間: 2015-01-09
上傳用戶:huannan88
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1